TW474024B - Passivation of GaN based FETs - Google Patents

Passivation of GaN based FETs Download PDF

Info

Publication number
TW474024B
TW474024B TW89115821A TW89115821A TW474024B TW 474024 B TW474024 B TW 474024B TW 89115821 A TW89115821 A TW 89115821A TW 89115821 A TW89115821 A TW 89115821A TW 474024 B TW474024 B TW 474024B
Authority
TW
Taiwan
Prior art keywords
gan
layer
barrier layer
passivation
drain
Prior art date
Application number
TW89115821A
Other languages
English (en)
Inventor
Bruce Mcrae Green
James Richard Shealy
Lester Fuess Eastman
Original Assignee
Cornell Res Foundation Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Cornell Res Foundation Inc filed Critical Cornell Res Foundation Inc
Application granted granted Critical
Publication of TW474024B publication Critical patent/TW474024B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66848Unipolar field-effect transistors with a Schottky gate, i.e. MESFET
    • H01L29/66856Unipolar field-effect transistors with a Schottky gate, i.e. MESFET with an active layer made of a group 13/15 material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • H01L21/285Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation
    • H01L21/28506Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers
    • H01L21/28575Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising AIIIBV compounds
    • H01L21/28587Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising AIIIBV compounds characterised by the sectional shape, e.g. T, inverted T
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5221Crossover interconnections
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66446Unipolar field-effect transistors with an active layer made of a group 13/15 material, e.g. group 13/15 velocity modulation transistor [VMT], group 13/15 negative resistance FET [NERFET]
    • H01L29/66462Unipolar field-effect transistors with an active layer made of a group 13/15 material, e.g. group 13/15 velocity modulation transistor [VMT], group 13/15 negative resistance FET [NERFET] with a heterojunction interface channel or gate, e.g. HFET, HIGFET, SISFET, HJFET, HEMT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • H01L29/7782Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with confinement of carriers by at least two heterojunctions, e.g. DHHEMT, quantum well HEMT, DHMODFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/80Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier
    • H01L29/812Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier with a Schottky gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/2003Nitride compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Junction Field-Effect Transistors (AREA)

Description

474024 A7 B7 __ 五、發明説明(1 ) [發明領域] (請先閱讀背面之注意事項再填寫本頁) 本發明大致關係GaN爲主場效電晶體(FET)裝置,及其 製作方法,該方法使用鈍化層以改良裝置效能。 [.發明背景] 現在於各種軍事及商業無線通訊應用中,對於高功率高 效微波電晶體放大器及開關裝置有著強大的需求。隨著III 族氮化物之成長的需求已經刺激了高功率GaN爲主異質場 效電晶體(HFET)之發展,諸HFET包含AlGaN/GaN高電子遷 移率電晶體(HEMT)及MISFET(金屬絕緣半導體場效電晶體) 及GaN MESFET(金屬半導體場效電晶體)。然而,一嚴重之 於汲極電流之頻率相關下陷或甚至崩潰已經損害由GaN爲 主異質結構FET技術所實現之飽和輸出功率及效率。於好多 實驗室中,已經進行努力,以了解此作用。然而,到現在爲 此,對於此問題於文獻中均未有解答。 [發明槪要] 經濟部智慧財產局員工消費合作社印製 本發明想經由諸裝置之使用及其製造方法,而克服了先 前GaN爲主FET裝置之缺點‘,以大量降低或減少上述頻率 相關汲極電流下陷。更明確地說,本發明關於GaN爲主 HFET裝置,其係利用於通道區域上之於裝置之外露AiGaN 或GaN表面上的介電質鈍化層。於AlGaN/GaN HEMT及 MISFET之實驗中,使用例如ShN4之介電質,鈍化層被認爲 可以控制不想要的頻率相關電流及降低崩潰電壓。 -4 - 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 474024 A7 B7 五、發明説明(2) 發明人推論此與頻率有關之電流衰減係由於裝置之閘極 及汲極間之慢作用捕獲狀態所致。這些捕獲狀態被假設爲有 關於由懸浮鍵所造成之表面狀態,於表面之線差排,及由大 氣環境所吸收離子。這些狀態捕獲由閘極所射出之電子並於 表面或接近表面處創造一電荷層,其空乏了於閘極及汲極間 之高場區中之通道。因爲,於此表面層之捕獲狀態之時間常 數由幾秒變化至毫秒,所以不可能使得被包含於表面層中之 電子於大信號RF操作時,完全地調制通道電荷。結果是降低 之RF電流擺動及輸出功率。另外,沿著此表面層之導通及 離子化限制了諸裝置之崩潰電壓。 表面鈍化被假定爲消除產生頻率有關電流之表面有關的 影響。無論如何,實驗結果建立了使用鈍化層,大量降低或 消除了頻率有關之電流下陷及有關崩潰電壓的降低。例如, 於第一實驗中,將Si;N4鈍化層加入至未摻雜AlGaN/GaN之 HEMT中,被發現到當4GHz時,飽和功率密度增加至100%, 並增加崩潰電壓平均値之25%。再者,鈍化處理對於藍寶石 基材上之未摻雜AlGaN/GaN HEMT,完成了一最新發展之功 率密度(於4GHz之4瓦/毫米)。相較下,於成長於SiC基材上 之AlGaN/GaN HEMT所報導之最新發展功率效能爲於8.2GHz 時爲9.1W/毫米,與由9.8瓦(8.2GHz)之單一裝置取出之總功 率。另外,也報導成長於藍寶石基材上之1.5毫米週邊HEMT 上,於4GHz時有78%(1.8瓦/毫米)功率增加效率(PAE)。 於另一實驗中,開發出用以由未摻雜AlGaN/GaN異質 結構處,製造高功率MISFET之製程,其中裝置係於成長後 (請先閱讀背面之注意事項再填寫本頁) 裝 訂 經濟部智慈財產局員工消費合作钍印製 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -5- 474024 A7 B7 五、發明説明(3) 以Si3N4鈍化。藉由採用成長後鈍化,甲類微波效能於4 G Η z取得以4.2瓦/毫米之最大P。及36%PAE。此用於藍寶石 上之小裝置之效能可以比擬最新發展之結果(於6GHz之4.6瓦 /毫米及具44%PAE)。這些結果同時展現AlGaN/GaN MISFET 裝置已經可以適用於高功率微波應用中。 [圖式簡要說明] 本發明之特性及優點將由以下若干實施例之詳細說明配 合上附圖而更能了解。 第1至9圖爲用以製造依據本發明之一較佳實施例之GaN 爲主FET之若干製造步驟示意圖,第9圖示出具有依據本發 明第一較佳實施例於其上形成一鈍化層之完整FET。 第10圖爲另一鈍化FET結構示意圖,其係依據本發明第 二實施例構建。 第11圖爲一第三鈍化FET結構示意圖,其係依據本發明 第三實施例構建。 第12圖爲一鈍化MISFET結構,其係依據本發明第四實 施例建構。 第13圖爲一輸出功率及功率增加效率(插圖)對於2x 125 X 0.5/z m2HEMT 於以 4GHz 頻率,Vd=15 伏,Vg = -4 伏(於鈍化 前,ZL=131+jl20,Zs = 22+j90,於鈍化後 Zl=122+」51, Zs = 32 + j85)偏壓點前後之函數。 第14圖爲0.5/zm閘長度AlGaN/GaN HEMT裝置鈍化前後 ,崩潰電壓爲閘極-汲極間距之函數,其中顯示ShN4鈍化層 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ^7] ~ (請先閲讀背面之注意事項再填寫本頁) 裝· 訂 經濟部智慧財產局P、工消費合作社印^ 474024 A7 B7五、發明説明(4) 加入,增加崩潰電壓〜25%。 第15圖爲輸出功率及增加功率效率對於鈍化一 2x 〇.4 μ mAlGaN/GaN ΗΕΜΤ以Vd = 25伏,Vg = -4伏之偏壓點之函數, 展現4瓦/毫米飽和輸出功率(Zu=187+j66,Zs=106 + jl08);及 第1 6圖爲汲極電流爲所施加閘極偏壓之函數的圖表,其 用以比較依據本發明第四實施例建構之MISFET之値與未鈍 化HEMT之値。 (請先閱讀背面之注意事項存填寫本頁) -装· 經濟部智慧財產局員工消費合作社印製 主要 元件 對 照 10 場 效 電 晶 體 12 基 材 14 緩 衝 層 16 阻 障 層 18 凸 塊 20 源 極 歐 姆 接 Max 觸 22 汲 極 歐 姆 接 觸 23 通 道 TE 域 24 源 極 25 汲 極 26 閘 極 28 金 屬 內 連 線 30 金 屬 內 連 線 32 介 電 質 鈍 化 層 34 遮 罩 層 訂 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) -7- 474024 A7 B7 五、發明説明(5) 36 空橋金屬化部 38 底塗金屬層 40 鍍金層 42 頂面 44 金屬絕緣金屬 46 頂板 50 光阻罩 52 遮罩 54 金屬堆疊多層 56 光阻層 58 金屬堆疊 60 光阻層 62 金屬層 64 蝕刻遮罩 66 光阻 70 MISFET 72 薄化金屬 (請先閱讀背面之注意事項再填寫本頁} -裝 _線 經濟部智慧財產局Μ工消費合作社印製 [較佳實施例之詳細說明] 參考第1至9圖,顯示出一種用以依據本發明第一較佳實 施例,以形成一 GaN爲主FET之製程。第9圖爲一完成 FET10,其係爲 AlGaN/GaN HEMT 或 GaN MESFET,這係取 決於用於現在予以討論之各裝置層的材料而g。FET1〇彳系形 成於一基材12上,基材可以是任意適當材料,例如藍寶石, 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) -8 - 474024 A7 B7 五、發明説明(6)
SiC,GaN等。一較佳由GaN形成之緩衝層14及於HEMT時 爲由未摻雜AlGaN之阻障層16,及於MESFET爲摻雜GaN 係形成於基材12上。這些一起形成一凸台18,其係爲以將 FET10與基材12上之其他FET(未示出)相隔。 一源極歐姆接觸20及一汲極歐姆接觸22係安置於阻障層 16之上方,藉以形成一通道區23,其係就在源極24及汲極25 間之阻障層16下。一閘極26係同時安置於源極及汲極接觸20 及22間之阻障層16上。較佳由金形成之第一及第二金屬內連 線28及30係分別安置於源極及汲極接觸20及22上。 對於本發明之此實施例及所有實施例之關鍵是一介電質 鈍化層32之提供,該鈍化層係安置於源極及汲極接觸20及22 間之阻障層外露面之頂面上。較佳地,鈍化層32係由氮化矽 ,二氧化矽,聚亞醯胺,或其他適當介電質材料作成。將由 以下所配合若干實驗結果所更詳細討論的,鈍化層32會大量 降低前述之電荷捕獲現象,因而,增加了輸出功率及崩潰電 壓。 完成之FET10係示於第9圖中,其示出加入一阻抗層34 及一空橋金屬化部36,金屬化部係由塗底金屬層38及一鍍金 層40構成。空橋36提供一多層內連線設計及一頂板42給金屬 絕緣金屬(MIM)電容44,一由第一內連線28形成之底板46。 FET10之製造包含七個遮罩層,這些係依序示於第1至9 圖中。首先,緩衝層14及阻障層16係使用磊晶生長製程,例 如有機金屬氣相磊晶法,或分子束磊晶成長(MBE)而成長於 基材12上。再者,如於第1圖所示,主動凸台18之界定係使 (請先閱讀背面之注意事項再填寫本頁) •裝·
、1T 經濟部智慧財產局貞工消費合作社印% 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) -9- 474024 經濟部智慧財產局S工消費合作社印製 A7 _B7_ ___五、發明説明(7 ) 用第一光阻罩50及乾鈾刻法加以執行。一旦光阻罩50被作出 圖案,凸台18係使用反應離子蝕刻(RIE),或濕化學蝕刻加 以蝕刻,以鈾刻AlGaN/GaN阻障層16及全部或部份GaN緩 衝層14。 於第2圖中,用於鈾刻凸台18用之阻抗罩50被移開及施 加上光阻並作出圖案,以形成第二阻抗罩52,其定義用以界 定源極及汲極接觸20及22之歐姆接觸金屬化之”剝離”分佈 。於光阻作出圖案後,一 Ti/Al/Ti/Au金屬堆疊多層54(示出 一層)係藉由蒸鍍或其他適當方法加以沉積β於蒸鍍後,使 用一溶劑以溶解於歐姆接觸金屬堆疊下之光阻,因而,剝離 開沉積於阻障層16上之多層54以外之所有區域之在上層金屬 。於光阻及過量金屬去除後,使用高溫回火(例如800°C 30秒) ,以將於金屬堆疊多層54中之鋁擴散入AlGaN阻障層16,以 形成歐姆源極及汲極接觸20及22。 於歐姆接觸20及22形成後,另一光阻層56係被沉積並作 出圖案,用以形成閘極26,如於第3圖所示。光阻層56係使 用光或電子束微影術加以曝露並顯影。於光阻層56中之閘極 26作出圖案後,一 Ni/Au金屬堆疊58係沉積以形成至AlGaN 阻障層16之整流接觸。第3圖示出一典型電子束微影製程, 藉以光阻係外露及顯影,以形成”菇”狀閘極26,其大剖面積 使閘極電阻最小。於歐姆接觸製造步驟中,過量金屬係使用 剝離技術加以去除,如於第4圖所示,藉以留下閘極26外露 於源極及汲極歐姆接觸20及22之間。 用於電路連接及電容電極之導線沉積係發生於閘極金屬 (請先閱讀背面之注意事項再填寫本頁) _裝-
、1T ,c 本紙張尺度適用中國國家標準(CNS ) A4規格(21〇X;297公釐) -10- 474024 經濟部智慧財產局員工消費合作社印災 A7 _B7___五、發明説明(8 ) 化後,如於第5圖所示。此步驟包含將光阻層60作出圖案’ 使用一剝離分佈法,沉積一金屬層62,及然後使用溶劑剝離 過量金屬。被沉積金屬包含鈦黏著層及金,用作爲低電阻內 連線。 於沉積並作出內連線金屬後,一薄層介電質32係沉積於 整個裝置晶圓上,如於第6圖所示。較佳地,電漿加強化學 氣相沉積(PECVD)係被使用,以用於氮化矽沉積,但也可能 使用其他沉積技術。然而,氮化矽之折射率必須接近2.0, 以確保高電阻率。用於積體電容之介電質可以以此方式沉積 〇 於沉積鈍化層32後,光阻係被沉積並作出圖案,以形成 一定義介電質之窗口的蝕刻遮罩64,作爲導電,如於第7圖 所示。介電質之蝕刻係使用一 CHF3/〇2加以完成。於此蝕刻 步驟後,殘留光阻係使用溶劑加以去除。 示於第9圖之空橋36之形成係在對介電鈍化層32沉稹及 作出圖案之後。參考第8圖,此步驟首先包含沉積薄塗底金 屬層38於阻抗層66之頂面,該阻抗層係被作出有孔之圖案, 孔中係完成有裝置之電氣接觸。於塗底金屬層38之沉積後, 另一層阻抗係加入,以定義空橋36。最後,金層40係被鍍於 塗底金屬層38之頂面,以完成示於第9圖之空橋間距36。 前述段落說明整個使用介電質鈍化層於閘極層後之 AlGaN/GaN電晶體毫米1C處理之步驟。用以鈍化裝置表面 之其他設計係示於第10及11圖。示於第1〇圖之完成裝置之鈍 化設計說明於凸台蝕刻步驟前,沉積氮化矽鈍化層32於 ^紙張尺度適用中國國家標準(CNS ) A4規格(210X297公羡) ~ (請先閱讀背面之注意事項再填寫本頁) .裝· 訂 ▼線 474024 A7 B7 五、發明説明(9 ) (請先閲讀背面之注意事項再填寫本頁)
AlGaN/GaN HEMT晶圓表面上,並於具有高X之AlxGa^N 時,可以沉積於磊晶反應器中。於此時,窗口係經由處理層 次完成於介電質中’於鬧極,歐姆接觸’內連線,及空橋處 。MIM電容係使用其他介電層加以形成,該介電層係以相同 於上述處理步驟之方式處理。於其他處理步驟前,將介電質 鈍化具有防止污染物進入氮化矽/AlGaN界面之優點。這些 污染物之控制係重要的,以防止於ShN4及AlGaN間之導通 界面狀態的形成。第11圖示出第10圖之電晶體實施例之變化 ,其中介電層32係放置於裝置頂面,於凸台蝕刻之後,及窗 口係開放於介電質中,作爲閘極,歐姆接觸及內連線金屬化 〇 經濟部智慈財4局員工消费合作社印製 於其他實施例中,一製程係加以開發,以由表面鈍化未 摻雜AlGaN/GaN異質結構,經由有機金屬氣相磊晶(OMVPE) ,製造MISFET裝置於2”直徑藍寶石基材上。於1.0微米GaN 緩衝層上之34奈米AU.35Ga〇.65N阻障層之結構中,對於l.lx 1013cm·2之2DEG密度,展現了約1125cm2/V.s之遷移率。於此 新製程中,凸台隔離及歐姆窗口及金屬化步驟係以微影術完 成,而電子束微影術係用以定義具有0.6微米足跡之閘極。 一 Cl2爲主之電子迴旋共振(ECR)乾蝕係被用以定義150奈米 凸台,作裝置隔離用。然後,有圖案之晶圓係被鈍化以 ShN4膜27奈米厚,其係被沉積於商用SisNU沉積系統中。由 此點,異質結構表面係與後續處理步驟作密封隔離。然後, 歐姆窗口係被作出圖案,並以CF4於反應離子蝕刻法(R I E ) 中,蝕刻穿過該介電質。然後,一 -12- 本紙張尺度適用中國國家標準(CMS ) A4規格(210X29*7公釐) 474024 A7 _B7_ 五、發明説明(id (請先閱讀背面之注意事項再填寫本頁)
Ti/Al/Ti/Au(20/100/50/150奈米)分層金屬化係被蒸鍍並剝離 作歐姆接觸。合金分層金屬係完成於%中,以850°C進行120 秒。由傳導長度法(TLM)結構中,典型歐姆傳導電阻約1.2歐 姆-毫米,具有530歐姆每平方之片電阻。於以Ni/Au(20/400 奈米)閘金屬化前,閘極下之介電質係被以相同用於歐姆窗 之CF4爲主RIE,切薄至約18奈米。然後,蕭基閘金屬化係 被蒸鍍並剝離以定義0.6閘極。 所得結構係示於第12圖中,其顯示一 MISFET70,其包 含所有相同於第9圖之ΗΕΜΤ10之元件。唯一差異是閘極26係 形成於鈍化層32之薄區72之頂部上。 爲了測試鈍化層32於消除電荷捕獲之效用,藉以增加功 率密度,以進行以下實驗。首先,沒有鈍化之2χ 125χ 0.5 // m2之ΗΕΜΤ之直流,小信號及大信號特徵係被決定。另外, 在2父75父0.5//1112直線閘指部裝置上,於1.5//111,2//111及2.5 // m之閘極-汲極間距下量取崩潰電壓。具有0伏於閘極(IDSS) 之2x 125x 0.5 // m2之最大靜態電流爲520毫安每毫米。fT及 f…分別爲 25.3 GHz 及 40.3GHz。 經濟部智慧財產局員工消費合作社印製 使用對焦微波電腦控制微波調諧器,於2x 125x 0.5 // m2HEMT於4GHz所取之負載資料顯示最大飽和輸出功率於 Vd=10伏時爲0·5瓦每毫米,及於Vd=15伏時,爲1.0瓦每毫米 ,分別具有31%及36%之最大PAE。用於這些量測之閘極-源 極偏壓係被保持固定於-4伏(120毫安每毫米)。膝部電壓Vknee 爲4伏。基於裝置之I-V特徵之最大甲類飽和輸出功率之簡 單估計爲 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) -13- 474024 A7 _B7___ 五、發明説明(1l)
Psat=A ΙΔ V/8 (1) (請先閲讀背面之注意事項再填寫本頁) 其中△ V = 2(VD-Vk_)及△ I = IDmax(以毫安每毫米爲單位)並 應於VD=15伏時爲1.7瓦每毫米,及於Vd=10伏時,爲0.8瓦每 毫米。雖然此計算最大功率之方法於本質上爲近似,但於期 待値及量測輸出功率間之差異性係太大而不能認定爲計算程 序或任何小實驗誤差(典型功率量測誤差^ 0.5分貝)。假設沒 有可用RF電流限制了飽和功率及效率。然後,裝置晶圓係 使用丙酮,甲醇,異丙醇,及DI水(以此順序)淸洗,然後 ,被浸於30:1緩衝氧化物蝕刻劑中30秒。於這些淸洗及蝕刻 步驟後,於裝置特性中並未看到重大改變。 經濟部智慈財產局員工消費合作钍印製 然後,使用矽烷Si3HU及氨(NH3)源之IPE電漿加強化學 氣相沉積(PECVD)系統係被使用以於300°C之底板溫度,沉積 350奈米厚之Shm鈍化層於裝置晶圓上。於鈍化後,HEMT 之直流,小信號,大信號及崩潰特徵係被再度量測。2x 125 X 0.5# m2裝置之IDSS値(於低汲極-源極偏壓)係由每毫米520 毫安增加至每毫米640毫安。因爲ShNU之導熱率(0.37瓦/公 分-K)係大約相同於藍寶石(0.42瓦/公分-K),並相較於裝置 尺寸係很薄(350奈米相比於微米),所以鈍化層不可能改變裝 置之熱阻,以增加電流。再者,電流由於ShNWAlGaN界面 之正電荷增加而上升,造成了於通道中更高片載體濃度。於 片載體濃度中之類似增加已經於其他AlGaN/GaN表面鈍化 硏究中看到。於鈍化後之裝置之臨限電壓由-4.5伏變至-4.75 伏建議最大電流係由裝置之未加閘區域所限制。因此,由 195mS/mm增加至210mS/mm之小信號互導,配合於電流之 -14- 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) 474024 A7 B7______ 五、發明説明(id 上升及於臨限電壓中之小變化。 (請先閲讀背面之注意事項再填寫本頁) 小信號量測同時顯示出fT之値由25GHz降低至22.7GHz 。Cgd値由0.12pF/mm增加至0.17pF/mm,這配合於fT之降低 ,fmax由40.7GHz降低至34.0GHz。於Css之增加係由於ShN4 層造成之表面介電常數的增加。另外,閘極不能充電鈍化表 面層侷限了閘極-汲極空乏區至接近閘極邊緣之更小面積, 更增加Cgd。 經濟部智慧財產局員工消費合作社印製 不像小信號時,於鈍化前及後可以看到於大信號效能上 之重大差異。第13圖示出於鈍化前後之飽和功率及PAE特徵 差異。如所指出,於相同偏壓點及頻率中,量測出於飽和輸 出功率100%時增加至2.0瓦每毫米,於先前只得到1.0瓦每毫 米。使用簡單負載線及考量於最大電流之增加,期待得到 2.1瓦每毫米之値。於PAE上係由36%增加至46%,如於圖中 所示。被鈍化裝置之功率掃描特性同時顯示1.5dB之較低小 信號增益,因爲裝置之增加Cgd之故。然而,於鈍化裝置中 ,功率飽和特性顯示於較高驅動時之較少增益壓縮,這係相 符於所完成之較高飽和輸出功率。鈍化顯示防止通道由於過 量捕獲電荷之表面層之通道穩態空乏,閘極現在可以完成地 調制該通道。因此,保留了約640毫安每毫米之全RF電流擺 動。 崩潰量測係執行於2 X 7 5 X 0 · 5 // m2裝置上,以1.5 // η, 2·0 /z m及2.5 // m之閘極-汲極間距進行。崩潰電壓之決定係 藉由將通道夾止(Vcs = -8伏)然後上升VDS,直到可看到量之電 流(ID=1毫安每毫米)開始流動時加以執行。示於第14圖之資 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ~ ~ 474024 A7 _B7 五、發明説明(13) (請先閱讀背面之注意事項再填寫本頁) 料顯示於最大値Vd = 95伏,於2.5# m閘極-汲極間距時,於 汲極-源極崩潰電壓平均增加25%。於鈍化前及後,有一尖銳 之導通汲極電流,具有相當不變之閘極電流,以指示表面導 通或累增崩潰。然而,因爲於鈍化後,所增加之崩潰電壓, 所以這將建議於鈍化前,於表面層中之導通及離子化狀態將 主導於鈍化後之裝置崩潰,閘邊緣主導累增崩潰。 一第二晶圓係使用相同製造加以鈍化。再者,飽和功率 係量測於2x 125 X 0.5 // m裝置上於4GHz處,及其改良於 VD=15伏時,由1.67W/MM(36%PAE)至相同偏壓點Vd=15伏, Vc = -4伏(40%功率改良)被看到。如於第15圖所示,一來自此 晶圓之2x 75x 0.4/zm直線指部裝置於Vd = 25伏,Vc = -4伏處 ,得到4GHz之4.0W/mm(41%PAE)。此功率密度係爲具有藍 寶石結構之未摻雜AlGaN/GaN HEMT結構最高者。 經濟部智慧財產局Μ工消资合作社印¾ 實驗係依據第12圖加以進行於MISFET上,以決定它們 的效能係如何比較傳統未鈍化HEMT。HEMT具有類似遷移 率及2DEG片密度,並以傳統3步驟HEMT處理(凸台,歐姆 及閘極金屬化)加以處理。對於這些裝置,歐姆金屬化係類 似但較薄於Ti/Al/Ti/Au(20/100/50/50nm)。這造成傳送電阻 約0.3歐姆-mm於N2中以800°C回火30秒後。用於這些裝置之 其他處理條件係類似於用於MISFET者。 加脈衝Ι-V特徵係被檢測爲作爲識別由通道電子及表面 狀態間相互作用,引入FET中之直流對RF分佈之工具。此 等量測先前應用至GaAs FET,以隔離開作用於微波裝置效 能上之相當慢表面捕獲電荷。於此時,吾人發現以固定汲極 -16- 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 474024 A7 B7 五、發明説明(14) (請先閲讀背面之注意事項再填寫本頁) 偏壓,由夾止對閘電壓加脈衝,造成了接近汲極飽和電壓之 I-V特徵之顯著崩潰。於此時,我們將MISFET及未鈍化 HEMT之閘極加脈衝,由夾止至相當於全通道狀態之閘源電 壓,於7伏之固定汲極偏壓。爲了避免熱影響,閘極係被保 持於夾止下並以很低工作週期加脈衝,每0.1秒只有100奈秒 一次。於加脈衝時,汲極電流被量測,所得轉移特徵係相較 於使用曲線追縱器所取得之靜態狀態的轉移特徵。這些量測 的結果係被總和於第16圖中。實線,空心圓線,及正方形曲 線代表每一裝置之靜態轉移特性,其中MISFET曲線係被由 於在閘金屬下之18奈米ShN4之加入,而向左移(於VP之增加 )。如所示,對於MISFET,於夾止以上之所有閘極電壓處, 加脈衝汲極電流匹配靜態曲線之汲極電流。這係不同於未鈍 化HEMT,其中加脈衝全通道電流只到達靜態全通道値之 40%。這些加脈衝汲極電流代表於RF操作時之最大電流流 動,結果,對於MISFET可以期待並看到更高微波效能。 經濟部智慧財4局員工消费合作社印製 對於第1圖之裝置,甲類功率擺動於4GHZ,具有20,25 及28伏偏壓,展現出最大P。由2.8瓦每毫米至4.2瓦每毫米, PAE由35%至37%。於此所量得之P。係於由靜態I-V曲線所 預測之10%之內,並建議這些裝置並不必忍受直流至RF消 散,證實了來自脈衝閘量測之結果。相反地,未鈍化HEMT 必須忍受來自直流至RF消散,因爲最大P。係典型25 %低於 由其靜態Ι-V於15.0伏所期待者(當相反於2.1瓦每毫米時, 1.5瓦每毫米被量測)。最大P。隨著偏壓增加而作小量增加。 所量測之增益曲線於其開始壓縮之前,展現一些增益膨脹。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ~ "" 474024 A7 B7 五、發明説明(15) (請先閱讀背面之注意事項再填寫本頁) 有關偏壓時,於1分貝壓縮點之輸出功率於20伏由2.3瓦每毫 米增加至於25伏之2.8瓦每毫米,於28伏時降低至2.2瓦每毫 米之前。於28伏之Pub點之壓降可以造成自加熱。再者,以 這些MISFET所完成之功率位準匹敵於藍寶石基材上之小裝 置者。 綜上所陳,實驗顯示一 SnN4鈍化層提供一機構,用以 降低了於AlGaN/GaN HEMT中,限制最大RF電流及崩潰電壓 之表面層機制。實驗資料顯示將ShN*鈍化層加入至未摻雜 AlGaN/GaN HEMT於4GHz時,增加了飽和功率密度至100% ,並增加了 25 %之崩潰電壓平均値。再者,鈍化處理完成了 於藍寶石基材上之未摻雜AlGaN/GaN HEMT之現行技藝功率 密度(於4GHz之4瓦每毫米)。雖然說明鈍化消除了表面補獲 作用,以藉由改變表面狀態之特性,產生頻率相關電流,, 缺乏了負責消散之機制之詳細說明。再者,這些有希望啓始 結果提供一簡單機構,以消除或降低於未摻雜AlGaN/GaN HEMT之大信號下陷,並得到負責這些改良之物理機制。 經濟部智慧財產局員工消费合作钍印製 成長後表面鈍化已經允許於藍寶石上之100微米GaN爲 主 MISFET 具有 750mS/mm 之 IdSS,105mS/mm 之 gm 及 fT=14GHz到達甲類功率位準,於4GHz至4.2瓦每毫米具有 36%PAE。沒有了直流至RF消散,這些結果可與現行先前報 導之藍寶石上之小AlGaN/GaN HFET之結果匹敵。另外’可 以看出採用較薄AlGaN阻障層將允許MISFET得到較大之卜 ,這造成較高之fT及“ax。功率增加較高時’可以期待於較 高頻率得到較大P〇,特別是於SiC基材上,其上導熱性較佳 -18- 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 474024 A7 B7 五、發明説明(16) 及絕差排密度較低。 雖然,本發明已經以若干較實施例加以揭示,但可以了 解的是各種修改及變化可以在不脫離以下申請專利範圍所述 之本發明範圍下加以完成。例如,實驗結果已經建立表面鈍 化大量改良GaN爲主HEM丁及MISFET之效能,然而.,可以 想出當表面鈍化係用於任何類型之GaN爲主FET上。 (請先閲讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 •19- ^紙張尺歧财關家標率(CNS ) A4規格(210X 297公釐)

Claims (1)

  1. 474024 A8 B8 C8 D8 經濟部智慧財產局員工消費合作社印製 六、申請專利範圍 1. 一種GaN爲主場效電晶體(FET)裝置,包含· a) —基材; b) —緩衝層,安置於該基材上; c) 一阻障層安置於該緩衝層上,該阻障層係由包含 GaN及A1 GaN之群組中選擇出之材料所形成,於阻障層及 緩衝層間之界面定義一通道區域於緩衝層之了胃音卩上^ · d) —源極及汲極’安置於該阻障層上,該源極及汲極 定義一通道區域於鄰近頂表面之阻障層上;及 e) —介電鈍化層’安置於該阻障層上,於該通道區域 上。 2. 如申請專利範圍第1項所述之裝置,其中該鈍化層係 由氮化矽,二氧化矽及聚亞醯胺之群組中選出之介電材料 〇 3. 如申請專利範圍第1項所述之裝置,其中該基材係由 包含藍寶石,SiC及GaN之群組中選出之一材料所形成。 4. 如申請專利範圍第1項所述之裝置,其中該FET係爲 一高電子遷移率電晶體,該阻障層係由未摻雜A1 GaN所形 成,該裝置更包含一閘極,安置於源極及汲極間之阻障層 上。 5. 如申請專利範圍第1項所述之裝置,其中該FET係爲 一金屬絕緣半導體場效電晶體,該阻障層係由未摻雜 AlGaN形成,及該裝置更包含閘極安置於源極及汲極間之 鈍化層之頂面上。 6. 如申請專利範圍第1項所述之裝置,其中該FET爲一 裝-- (請先閲讀背面之注意事項再填寫本頁) 、tr 一線 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -20- 474024 A8 B8 C8 D8 六、申請專利範圍 金屬半導體場效電晶體,及阻障層爲由摻雜GaN所形成。 --^------裝------訂-----^線 (請先閲讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 本紙張尺度逋用中國國家標準(CNS ) Α4規格(210Χ297公釐) -21 -
TW89115821A 1999-08-16 2000-08-05 Passivation of GaN based FETs TW474024B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US14870299P 1999-08-16 1999-08-16

Publications (1)

Publication Number Publication Date
TW474024B true TW474024B (en) 2002-01-21

Family

ID=22526965

Family Applications (1)

Application Number Title Priority Date Filing Date
TW89115821A TW474024B (en) 1999-08-16 2000-08-05 Passivation of GaN based FETs

Country Status (4)

Country Link
EP (1) EP1208607A4 (zh)
AU (1) AU6890900A (zh)
TW (1) TW474024B (zh)
WO (1) WO2001013436A1 (zh)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7279697B2 (en) 2003-12-05 2007-10-09 International Rectifier Corporation Field effect transistor with enhanced insulator structure
US7696584B2 (en) 2005-06-29 2010-04-13 Cree, Inc. Reduced leakage power devices by inversion layer surface passivation
US7855401B2 (en) 2005-06-29 2010-12-21 Cree, Inc. Passivation of wide band-gap based semiconductor devices with hydrogen-free sputtered nitrides
US7858460B2 (en) 2005-06-29 2010-12-28 Cree, Inc. Passivation of wide band-gap based semiconductor devices with hydrogen-free sputtered nitrides
US8994073B2 (en) 2012-10-04 2015-03-31 Cree, Inc. Hydrogen mitigation schemes in the passivation of advanced devices
US9812338B2 (en) 2013-03-14 2017-11-07 Cree, Inc. Encapsulation of advanced devices using novel PECVD and ALD schemes
US9991399B2 (en) 2012-10-04 2018-06-05 Cree, Inc. Passivation structure for semiconductor devices

Families Citing this family (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6586781B2 (en) 2000-02-04 2003-07-01 Cree Lighting Company Group III nitride based FETs and HEMTs with reduced trapping and method for producing the same
US7622322B2 (en) 2001-03-23 2009-11-24 Cornell Research Foundation, Inc. Method of forming an AlN coated heterojunction field effect transistor
US6884704B2 (en) 2002-08-05 2005-04-26 Hrl Laboratories, Llc Ohmic metal contact and channel protection in GaN devices using an encapsulation layer
US6897137B2 (en) 2002-08-05 2005-05-24 Hrl Laboratories, Llc Process for fabricating ultra-low contact resistances in GaN-based devices
GB2393612B (en) * 2002-09-27 2006-01-18 Motorola Inc A resource management apparatus and a method of resource management thereof
US7135720B2 (en) 2003-08-05 2006-11-14 Nitronex Corporation Gallium nitride material transistors and methods associated with the same
US7071498B2 (en) 2003-12-17 2006-07-04 Nitronex Corporation Gallium nitride material devices including an electrode-defining layer and methods of forming the same
US7339205B2 (en) 2004-06-28 2008-03-04 Nitronex Corporation Gallium nitride materials and methods associated with the same
US7361946B2 (en) 2004-06-28 2008-04-22 Nitronex Corporation Semiconductor device-based sensors
US7547928B2 (en) 2004-06-30 2009-06-16 Interuniversitair Microelektronica Centrum (Imec) AlGaN/GaN high electron mobility transistor devices
EP2273553B1 (en) 2004-06-30 2020-02-12 IMEC vzw A method for fabricating AlGaN/GaN HEMT devices
US7687827B2 (en) 2004-07-07 2010-03-30 Nitronex Corporation III-nitride materials including low dislocation densities and methods associated with the same
US7547911B2 (en) * 2004-08-27 2009-06-16 National Institute Of Information And Communications Technology, Incorporated Administrative Agency Gan-based field effect transistor and production method therefor
US7247889B2 (en) 2004-12-03 2007-07-24 Nitronex Corporation III-nitride material structures including silicon substrates
US7365374B2 (en) 2005-05-03 2008-04-29 Nitronex Corporation Gallium nitride material structures including substrates and methods associated with the same
US7566913B2 (en) 2005-12-02 2009-07-28 Nitronex Corporation Gallium nitride material devices including conductive regions and methods associated with the same
EP1969635B1 (en) 2005-12-02 2017-07-19 Infineon Technologies Americas Corp. Gallium nitride material devices and associated methods
US8193591B2 (en) 2006-04-13 2012-06-05 Freescale Semiconductor, Inc. Transistor and method with dual layer passivation
US9991360B2 (en) 2009-06-26 2018-06-05 Cornell University Method for forming III-V semiconductor structures including aluminum-silicon nitride passivation
US8791034B2 (en) 2009-06-26 2014-07-29 Cornell University Chemical vapor deposition process for aluminum silicon nitride
US10211294B2 (en) 2015-09-08 2019-02-19 Macom Technology Solutions Holdings, Inc. III-nitride semiconductor structures comprising low atomic mass species
US9704705B2 (en) 2015-09-08 2017-07-11 Macom Technology Solutions Holdings, Inc. Parasitic channel mitigation via reaction with active species
US9799520B2 (en) 2015-09-08 2017-10-24 Macom Technology Solutions Holdings, Inc. Parasitic channel mitigation via back side implantation
US9673281B2 (en) 2015-09-08 2017-06-06 Macom Technology Solutions Holdings, Inc. Parasitic channel mitigation using rare-earth oxide and/or rare-earth nitride diffusion barrier regions
US9806182B2 (en) 2015-09-08 2017-10-31 Macom Technology Solutions Holdings, Inc. Parasitic channel mitigation using elemental diboride diffusion barrier regions
US9773898B2 (en) 2015-09-08 2017-09-26 Macom Technology Solutions Holdings, Inc. III-nitride semiconductor structures comprising spatially patterned implanted species
US20170069721A1 (en) 2015-09-08 2017-03-09 M/A-Com Technology Solutions Holdings, Inc. Parasitic channel mitigation using silicon carbide diffusion barrier regions
US9627473B2 (en) 2015-09-08 2017-04-18 Macom Technology Solutions Holdings, Inc. Parasitic channel mitigation in III-nitride material semiconductor structures
US11038023B2 (en) 2018-07-19 2021-06-15 Macom Technology Solutions Holdings, Inc. III-nitride material semiconductor structures on conductive silicon substrates

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5661074A (en) * 1995-02-03 1997-08-26 Advanced Technology Materials, Inc. High brightness electroluminescent device emitting in the green to ultraviolet spectrum and method of making the same
JP2912187B2 (ja) * 1995-04-24 1999-06-28 日本電気株式会社 電界効果型トランジスタ
US5915164A (en) * 1995-12-28 1999-06-22 U.S. Philips Corporation Methods of making high voltage GaN-A1N based semiconductor devices
US5891769A (en) * 1997-04-07 1999-04-06 Motorola, Inc. Method for forming a semiconductor device having a heteroepitaxial layer
US6316793B1 (en) * 1998-06-12 2001-11-13 Cree, Inc. Nitride based transistors on semi-insulating silicon carbide substrates
US6100549A (en) * 1998-08-12 2000-08-08 Motorola, Inc. High breakdown voltage resurf HFET

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7279697B2 (en) 2003-12-05 2007-10-09 International Rectifier Corporation Field effect transistor with enhanced insulator structure
US7652311B2 (en) 2003-12-05 2010-01-26 International Rectifier Corporation III-nitride device with reduced piezoelectric polarization
US8680578B2 (en) 2003-12-05 2014-03-25 International Rectifier Corporation Field effect transistor with enhanced insulator structure
US7696584B2 (en) 2005-06-29 2010-04-13 Cree, Inc. Reduced leakage power devices by inversion layer surface passivation
US7855401B2 (en) 2005-06-29 2010-12-21 Cree, Inc. Passivation of wide band-gap based semiconductor devices with hydrogen-free sputtered nitrides
US7858460B2 (en) 2005-06-29 2010-12-28 Cree, Inc. Passivation of wide band-gap based semiconductor devices with hydrogen-free sputtered nitrides
US8994073B2 (en) 2012-10-04 2015-03-31 Cree, Inc. Hydrogen mitigation schemes in the passivation of advanced devices
US9991399B2 (en) 2012-10-04 2018-06-05 Cree, Inc. Passivation structure for semiconductor devices
USRE49167E1 (en) 2012-10-04 2022-08-09 Wolfspeed, Inc. Passivation structure for semiconductor devices
US9812338B2 (en) 2013-03-14 2017-11-07 Cree, Inc. Encapsulation of advanced devices using novel PECVD and ALD schemes

Also Published As

Publication number Publication date
EP1208607A4 (en) 2002-10-23
EP1208607A1 (en) 2002-05-29
AU6890900A (en) 2001-03-13
WO2001013436A1 (en) 2001-02-22

Similar Documents

Publication Publication Date Title
TW474024B (en) Passivation of GaN based FETs
US10002958B2 (en) Diamond on III-nitride device
US7851284B2 (en) Method for making GaN-based high electron mobility transistor
US8120066B2 (en) Single voltage supply pseudomorphic high electron mobility transistor (PHEMT) power device and process for manufacturing the same
US7470941B2 (en) High power-low noise microwave GaN heterojunction field effect transistor
US8039301B2 (en) Gate after diamond transistor
US7800132B2 (en) High electron mobility transistor semiconductor device having field mitigating plate and fabrication method thereof
TW201209895A (en) Fabrication of single or multiple gate field plates
US8004022B2 (en) Field effect transistor
US20090159930A1 (en) High electron mobility transistor having self-aligned miniature field mitigating plate and protective dielectric layer and fabrication method thereof
US20140001640A1 (en) Method for fabricating semiconductor device and semiconductor device
CN1998089A (zh) 具有源极连接的场板的宽带隙场效应晶体管
CN111199883B (zh) 具有经调整的栅极-源极距离的hemt晶体管及其制造方法
US20220376104A1 (en) Transistors including semiconductor surface modification and related fabrication methods
US20130189817A1 (en) Manufacturing of scalable gate length high electron mobility transistors
US7498223B2 (en) Semiconductor devices having improved field plates
JP2626209B2 (ja) 電界効果トランジスタの配線構造
KR20010052109A (ko) 갈륨비소계 에피택시얼 필드 효과 트랜지스터의에피스톱층 및 그의 제조방법
Yazdani et al. Low-resistive gate module for RF GaN-HFETs by electroplating
TW202326937A (zh) 具有多個區域之閘極電極的半導體裝置及其製造方法
Gillespie et al. Realization of InAlN/GaN Unstrained HEMTs on SiC Substrates with a 75 Å Barrier Layer
JP2002246559A (ja) 電界効果半導体装置の製造方法

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees