TW446941B - Magnetoresistive element - Google Patents

Magnetoresistive element Download PDF

Info

Publication number
TW446941B
TW446941B TW088118060A TW88118060A TW446941B TW 446941 B TW446941 B TW 446941B TW 088118060 A TW088118060 A TW 088118060A TW 88118060 A TW88118060 A TW 88118060A TW 446941 B TW446941 B TW 446941B
Authority
TW
Taiwan
Prior art keywords
layer
terminal
ferromagnetic layer
ferromagnetic
barrier layer
Prior art date
Application number
TW088118060A
Other languages
English (en)
Inventor
Siegfried Schwarzl
Original Assignee
Infineon Technologies Ag
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Infineon Technologies Ag filed Critical Infineon Technologies Ag
Application granted granted Critical
Publication of TW446941B publication Critical patent/TW446941B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/14Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using thin-film elements
    • G11C11/15Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using thin-film elements using multiple magnetic layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/10Magnetoresistive devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Hall/Mr Elements (AREA)

Description

經濟部智慧財產局負工消費合作社印製 4469 4 1 A7 _ _B7___五、發明說明(1 ) 磁阻元件(亦稱為磁性《阻元件)已逐漸用作|£測器 元件或用作記憶體單胞(或稱記億胞)配置(所諝MRAMs) 中之記慊元件(誚參閲 S. Henfel, Technologieanalyse Magnetisaus Band 2, ANR-Technologien , Herausgeber VDI Technologiezentru· Fhysikalische Technologien ,August 1 997) e在學術界中已知使用一種结構作為 磁阻元件,此種结構具有至少二锢鐵磁層及一锢介於其 間之非磁性層。依據此種層结構之構造,則須在GMR元 件,T M R元件及C M R元件之間進行匾別。 GMR元件之概念在學術界中是用於一些層結構中,逭 些層結構具有至少二僩嫌磁層及一傾介於其間之非磁性 導電層且顯示所 31 β M R ( g i a n t β a g n e t i c r e s i s t a n c e ) 效應。在GHR效應下可理解的是·· GMR元件之霉阻是與 二餹雄磁層中之磁性是否平行對準或反向平行轚準有期 〇 GMR 效醮較所讀 AMR (anisotropic magnetic resistance) 效醮邇大。在AMR效靡可理解的是:平行於磁性方向之 磁性導讎中之霣阻是與垂直於磁性方向之磁性導體中之 霣阻不同的。在AMR效癱中曾産生一種容稹(voluae)效 應,其發生於鐵磁性之各單一層中。 TRM元件之概念在學術界中是用於一種隧道式磁阻中 ,其具有至少二個雄磁層及一值介於其間非磁性之隔離 層❶此種隔離層須很薄,使其可在二傾鐵磁層之間造成 一種睹道《流。此種層结構同樣顔示一種磁阻效應,其 是由一種流經此二俪»磁雇之間的非磁性層隔皤層之自 -3 - — — — — — — — — — — — — — ^ — — — — ——— ·1111111· It—- <請先閲讀背面之注意事項再填寫本頁> 本紙張尺度適用中國國家標準(CNS)A4规格(210x297公釐) 經濟部智慧財產局員工消費合作社印製 4469 41 A7 ___B7_____ 五、發明說明(2 )
旋(spin)極化瞇道電流所造成•在此種情況下此種TMR 元件之轚阻是由此二値鐡磁層中之磁性是杏以平行或反 向平行方向而對準來決定》電阻之相對變化率因此大約 是6X至大約40U 另一種磁阻效窿(其由於其尺大小(在室溫時之電阻 相對變化率由100至40GX)而稱為Collosal磁阻效應(CMR 效應))由於其較高之矯磁力(coercive force)而藤要 —種較离之磁場以便在磁化狀態之間進行切換· 建嫌使用一捶GMR元件作為記嫌胞配置中紀億元件 (例如,誚參閲 S. Tehrani et al, IEDM 96-193 及 D.D. Tang et al, IEDM 9 5 - 9 9 7 )。記億元件藉由黷出 線而串聯。宇元線垂直於蘼出線而延伸且與讀出線及記 慷元件都互相隔躲。施加於宇元線上之倍《會由於流經 字元嫌中之《流而産生一種磁場•此種磁場在足夠大時 會影β其下方之記慊元件。須使用Χ/Ϊ-導纗以便寫人資 訊,Χ/Υ-導狳相交於邸将寫入之記億胞❶倍»須加至記 億胞,逭些信號會在相交黠造成一種足以使磁化狀態轉 換之磁此二酋鐵磁層中之一之磁化方向因此會被改 變。另一籲雄磁層中之磁化方向則保持不變。在最後所 提及之雄磁層中之磁化方向能保持不變是藉由相鄰之反 (anti)雄磁層(其可保持此磁化方向)而逹成或藉由下 述方式而連成:該鐵磁層之切換門限(threshold)值藉 由一種與最先所提及之鐵磁«不同之材料或不同之大小 而變大。 本紙張尺度適用中®國家標準(CNS)A4規格(210 X 297公窠) ------1 丨丨! e^t--- !—訂-— — ! I 線 ί (請先閱讀背面之注意事項再填寫本頁) Α Λ6 -9 A 1 _ 9日·修正丨 - A7 B7 經濟部智慧財產局貝工消费合作社印製 五、發明說明() 在US 5 541 868中建謙一種環形之記億元件,其與 RMR效瞧有瞄。此記憶元件包含一種堆璺,其具有至少 二锢琛形之鐵磁層元件及一個配置於其間之非磁性導電 層元件,此種堆蠱連接於二條導線之間。這些鐵磁層元 件之不同點是其材料成份。這些鐵磁層元件之一是硬磁 性的,另一儸則是軟磁性的·》為了寫入資訊,則軟磁性 層元件中之磁化方向須改變•而硬磁性層元件中之磁化 方向則保持不變β 就磁阻元件廣泛上之技術應用而言,例如用作積體磁 阻式記憶胞配童(所謂HRAH)或用作稹髓威拥[器配置時 ,則以半導鳢製程技術使磁阻元件稹體化是需要的。在 半導髑製程技術中待別會在半導體配置裂成時在所嫌後 端(backend)製程中在晶圖平面(亦稱為BEOL, Back end of line)上産生至少大約4 50»C之溫度(例如,請 參閲 D · V i d a η n e t a 1 , T e c h n ο 1 〇 g i e i n t e g r i e r t e r Schaltungen, Springer Ver1 ag 1996,p.58),磁阻 元件及與其相迪接之導線同樣會戚受到此種溫度。在此 種溫度範鼷中,由於《層糸统中所含有之元素(特別是Fe ,C〇, Hi, Cu等等)之擴散式移動性,因此須考慮鐡磁層和_ 之間的擴散現象, 此種擴散現象可改變鐵磁餍元 件之特性,使磁阻元件不能再正常工作。就Co, Fe和Ni擴散至含有A1之各終端或導®軌中時, 則在之溫度負載約一小時之情況下可預期之擴散 畏度是由6〇〇na至27η·就Co, Fe和Hi搌散至含有Cu之各 -5- 本紙張尺度適用中國B家楳準(CNS)A4規格(210 X 297公* ) (請先閱讀背面之注意事項再填寫本頁)
-I i I I ·1 1« 訂---------鎳 4469 4 1 A7 經濟部智慧財產局員工消费合作社印製 ____B7______五、發明說明(4 ) 終端或導電軌中時,則在45(TC之溫度負載約一小時之 情況下可預期之擴敗長度是由Unit至50ηηβ就Cu擴散至 Co, Fe或Hi中而言,在45D°C之热負載約一小時之情況 下可預期之擴黻長度大約是In· *此種擴散畏度可藉由 顆粒捶限(Unit),相位極限和晶儺缺陷(空位和偏位) ,電場和機械應力而放大數痼數量级(order)且使速度 加快β 由於上述令人撸心之擴散現象,因此會迪成界面匾域 中之材料成份之改變,逭樣會損及此種與自旋(spin)有 两之《子傅送現象,而言些元件中之磁阻效應是與此種 霣子傅送規象有Μ❶因此必須期望的是:作用範围是In· 至5 ηι»之此種很小之輿«敗有两之材料漂移可越通上述之 界面而使磁性和霣性發生巨大之改變。數舾奈米ΠΟ9»!) 之擴散長度可使界面之性質完全改變,逋樣會造成逭些 磁阻元件之特性漯移現象或甚至完全失效(鯖參閲,I. Kaur W. Gust, 'Fundamentals of Grain an Interphase Boundary Diffu si〇n,, Ziegler Press, Stuttgart (1989), Seiten 16 bis 26, 287, 316 bis 318 und I· Kaur, W. Gust, L. Kozma, Handbook of Grain and Interphase Boundary Data, Volume 1 and 2, Ziegler Press, Stuttgart (1989), Seiten 8 bis 13,220 bis 224, 403, 515, 528, 530, 776, 952 bis 953, 966 bis 998). 以半導體裂程技術使磁阻元件積醱化以及因此可能發 生之困難性在上述文中目前為止並未被提及。 本發明之目的是提供一種磁阻元件,其能在半導髏製 程技術之範園中裂成》 (請先閲讀背面之注意事項再填寫本頁) ο—— t· n I 1 訂--- 線---^1. 本紙張尺度通用中國國家標準(CNS)A4規格(2〗0 X 297公釐) 經濟部智慧財產局員工消費合作社印製 4469 4 i A7 _B7 五、發明說明(5 ) 侬據本發明,上述目的是藉由申請專利範圔第1項之 磁阻元件來達成。本發明之其它構造則敘述在申諳專利 範菌各附颶項中。 磁阻元件具有第一鐵磁層元件,非磁性層元件及第二 鐵磁層元件,其中此非磁性層元件配置在第一雄磁層元 件和第二鐵磁靥元件之間。第一鐵磁層元件是與第一終 端霄性相連接而第二鐵磁層元件是與第二終端霣性相連 接》在第一雄磁層元件和第一終端之間配置第一位障層 ,在第二鐵磁層元件和第二终端之間配置第二位障層β 第一位障層可抑制第一終端和第一鐵磁層元件之間的擴 散現象,第二位障層可抑制第二終端和第二鐵磁層元件 之間的擴敗現象》 第一位障層和第二位障層之設置可確保:磁阻元件以 半導《製程技術稹钃式(integrated)地製成時仍可正常 工作且當一些與擴散有鼷之材料灌移至第一鐵磁層元件 和第二鐵磁層元件之界面時特別是可防止電性和磁性之 改變。 第一終端和第二終端適合用來與第一鐵磁層元件或第 二鐵磁層元件相接觸。第一終端和第二終端特別是可構 成接觸區,導線或類似物。 為了以一般之矽製程技術來製成此磁阻元件,則第一 位障層和第二位障層較佳是由一種材料所構成,其至少 在2Q°C和450*0之間之溫度範圍中用作擴散位準β 為了以平面式矽裂程技術來進行積體化,則有利之方 本紙張尺度適用中國國家標準(CNS)A4規格(2〗0 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) I · 線· 厶 4 6 9 4 1 A7 厶 4 6 9 4 1 A7 經濟部智慧財產局員工消費合作社印製 _B7_ 五、發明說明(6 ) 式是使磁阻元件設置成一種由平坦之層元件所構成之堆 «β在此種情況下此第一鐵磁層元件,非磁性靥元件以 及第二餓磁層元件構成一些平坦之層元件,道些層元件 上下配置成一種堆叠,本發明之範園亦包括:第一鐵磁 層元件和第二鐵磁餍元件之大小是介於50ηΒΧ 80nia和 2 5 0 X 4 0 QnB之間且第一鐵磁雇元件之厚度和第二鐵磁層 元件之厚度是介於2nm和20πβ之間。非磁性層元件之厚 度是在In η和4η β之間β第一鐵磁層元件和第二鐵磁層元 件之橫切面較佳是長方形的β但亦可為画形,椭圔形, 多角形或琛形的β 鐵磁靥元件較佳是含有這些元素F e , Ni , C 〇 , C r , Μ Π ,Gd或Dy中至少一種β非磁性層元件可以是導霄性的或 非導霣性的。若非磁性層元件由導霣性材料(例如,Cu ,A u或A1)所構成,則其與鐵磁®元件之界面相垂直之 大小較佳是2nni至4ηιιβ在此種情況下此磁胆元件是一種 6MR元件。 若非磁性層元件是由非導電性材料(例如,Α12 03 , NiO, Hf02,Ti02, NbO及 / 或 Si02)所構成,則其 厚度較佳是在lna至4nm之間。在此種情況下此磁阻元件 是一種TMR元件,其與6MR元件相比較時在垂直於隧遒 層之方向中具有一種很高之霣阻。 第一位障層和第二位障層較佳是含有Ta, W, Mo, Nb, T a N , tf N,Μ ο N , N b N , T i , T i Ν , T i W,C r , W S i N 及 / 或 Pd2 Si。在此種情況下逋些位障層對逭些鐵磁層元件 一 8 - -------------,>----- --訂---------線--- Ύ- (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國囷家標準(CNS)A4規格(210 X 297公釐) A7 4469 41 B7____ 五、發明說明(7) (請先閱讀背面之注$項再填寫本頁) (其含有Fe, Hi, Co,Cr, Mn, Gd及/或Dy>及各終蠛 (其由具有合金添加物Ti, Hf,Zr, Mg之Al, Al/Cu, Cu, Al/Si或Cu,及/或A1所構成)都是有效的。 藉由引入第一位障層和第二位障層(其作為第一(或 第二)終端及第一或(第二)鐵磁層元件之間的擴散位 障),則可防止Co, Fe和Hi擴散至第一終端或第二終端 中,使位障雇之擴散長度在450。(3之溫度負載大約1小 時之情沅下可小於in·。此種位障靥之厚度較佳是i〇na 至ΙΟΟηβ,使此種鑛散現象可有效地被抑制^ 磁阻元件»外可有利地用作記铯胞配置中之記億元件 β在此種情況下第一終端和第二終端是輿導線相連接或 輿導線之此種部份(绠由此種部份可控制此磁阻元件) 相連接》此外,磁阻元件可用作感測器元件。 本發明以下將依據顳示在實施例中之國式來描述。 圈式簡單説明: 第1困期示一種磁阻元件,其連接在第一終端和第二 終端之間。 第2圃钃示一種記《胞配置之一部份,其具有作為記 億元件用之磁阻元件β 經濟部智慧財產局員工消费合作社印製 第一鐵磁層元件1 ,非磁性層元件2以及第二雄磁層 元件3上下ffi置成堆叠(第1圈),其具有一種基本上 是矩形之横切面(其大小是130 ϋ·Χ 250 η·)。在層序列 之方向中此第一嫌磁層元件1和第二雄磁β元件2所具 有之厚度是l〇n«u非磁性層元件2之厚度是2 η*。第一 -8- 本紙張尺度適用中國國家標準(CNS)A4規格(210 * 297公芨) 4469 41 A7 B7 五、發明說明() 鐵磁層元件1含有C0。并磁性層元件含有Al2〇3。第 二鐵磁層元件3含有NiFe。 (請先閲讀背面之注意事項再填寫本頁) 第一雄磁層元件1經由第一位障麿4而輿第一終端5 在爾性上相連接·第一位障層4同樣具有矩形之横切面 ,其大小和第一雄磁層元件1者相同❶第一位障層4之 厚度是ΙΟηπ至ΙΟΟπβ。第一位障層4是由Ta,W, Mo,Nb ,T a N , W ΪΙ,Μ ο N , N b N,T i,τ 1 N,τ 上 ,C r,W S 1 N 及 / 或Pd2 si所構成e第一路孀5是由Alsi,A1Cu,Cu或具 有合金添加物(由Ti,Bf,Zr, **8所_成)之“及/或 A1所構成》 第二雄磁層元件3經由第二位障雇6而輿第二終端7 相連接《第二位障層6同漾具有一種矩形之檐切面,其 大小和第二鐵磁層元件3者相同且厚度是10n〇至10011屋 。第二位障 ββ 含有 Ta, M〇,ND’ Tali,Wd_ MoH,
IbN, Ti, TiH, Ti», Cr, VSiN及 / 或 Pd2Si。第二終 端7含有AlSi, AlCu,Cu或含有一種具有合金成份(由 Ti,Hf,Zr, Mg或 A1 所構成)之 Cu。 第—終鵰5和第二終皤7可以分别是導線之一部份, 經由此一部份可控制磁阻元件1 ,2 ,3 * 經濟部智慧財產局員工消費合作杜印製 為了構成一種記*胞配置(其具有磁阻兀件以作為記 僚胞S ,如第1 所示),朗逭些記德元件8須配置成 網目(raster)形式。每一記憶元件3因此是迪接在第一 導狳L1和第二導嫌L2之間·每一記慊元件S之第一終端 分別與第一導结L1相連接或舆第一導線L2之-部份相連 -1 0 - 本紙張尺度適用中國國家標準(CNS)A4規格(210 * 297公釐) A7 4469 B7_ 五、發明說明(9 ) (請先閱讀背面之注意事項再填寫本頁) 接且第二終端是與第二導線L2 (或第二導線L2之一部份) 相連接。第一導線L1互相平行而延伸且與第二導線L2相 交,第二導線L2同樣互相平行而延伸(第2圖)。為了 寫入資訊至記億胞S ,則須有電流流經所羼之第一導線 L1和所靥之第二導線L2,使此二條導線LI, L2之相交處 (其上配置一種記慊元件)産生一種足夠大之磁場,以 便使鐵磁層元件中之一之磁化方向改變β在各柑交點之 有效磁場因此是由流經第一導線L1之電流所威應之磁場 以及流經第二導線L2所慼應之磁場相疊加而成β 在此種記憶胞配置中,第一通輯值對應於此種磁阻元 件(其第一鏃磁層元件中之磁化方向是與第二鐵磁層元 件中者互相平行)之電阻值,第二邏輯值則對應於另一 種磁阻元件(其第一鐵磁層元件中之磁化方向是與第二 鐵磁層元件中者反向平行)之霣阻值。 符號之說明 1,3 鐵磁層元件 2 非磁性層元件 4 第一位障層 5 第一終端 經濟部智慧財產局員工消費合作社印製 6 第二位陣層 7 第二終端 11,12 導線 S 記億元件 -1 1 - 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐)

Claims (1)

  1. d469 41 AS B6 C8 D8 申請專利範圍 第88118060號r磁阻元件
    3月修正 經濟部智慧財產局員工消費合作社印製 棋鲭妾KKBii-T!',才i-t’inr·」^更原實質内容 1 -—種磁阻元件,其 -設有第一鐵磁層暴非磁性層元件(2丨及第二鐵磁 層元件(3),其中磁層元件(2)配置在第一鐵磁層元 件(1)和第二鐵磁層元件(3)之間; -第一鐵磁層元件(1)是與第一終端(5)相連接且第二鐵磁 層元件(3)是與第二終端(7)相連接: •在第一鐵磁層元件和第一終端(5)之間配置第一位障層 (4)且在第二鐵磁層元件(3)和第二終端(7)之間配置第二 位障層(6),其中第一位障層(4)可抑制第一終端<5)和第 —鐵磁層元件(1)之間的擴散現像且第二位障層(6)可抑 制第二終端(7)和第二鐵磁層元件(3)之間的擴散現像。 2. 如申請專利範圍第1項之磁阻元件,其中第一位障層{4) 和第二位障層(6)至少在20°C和450°C之間的溫度範圍 中用作擴散位障》 3. 如申請專利範圍第1或第2項之磁阻元件,其中形成第 —鐵磁層元件(1),非磁性層元件(2)及第二鐵磁層元件(3) 以分別作爲平坦之層元件且上下配置成堆叠。 4. 如申請専利範圍第1或第2項之磁阻元件,其中 -第一終端(5)及/或第二終端(7)含有Al,Cu及/或Si, 其可具備或不具備一些由Ti ’ Hf,Zr,Mg,A1所構成 之合金添加物; -第一位障層(4)及/或第二位障層(6)含有Ta,W, Mo, Nb > TaN * WN ' MoN > NbN 1 Ti > TiN * TiW > Cr » WsiN 及 / 或 Pd2Si。 本紙張尺度適用中家梯準(CNS > A4規格(210X297公* ) (請先閱讀背面之注意事項再填寫本頁) -訂· 線
    5·如申請專利範圍第4項之磁阻元件,其中第一位障層(4) 和第二位障層(6)分別具有 10nm至 lOOnm之間之厚 m ° 〆. 6 .如申請專利範圍第1或^2填之磁阻元件,其中 -第一鐵磁層元件和第二鐘元件(3丨含有Fe,Ni,Co’ Cr,Μη,Gd 及 / 或 Dy; •非磁性層元件(2丨含有A1203, NiO, Hf〇2, Ti02, NbO, Si02,Cu,Au 及 / 或 A1。 7.如申請専利範圍第填之磁阻元件,其中 -第一鐵磁層元件和鐵磁層元件(3)含有Fe,Ni,Co, Cr,Μη,Gd 及 / 或 Dy ; -非磁性層元件(2)含有 A1203,NiO,Hf02,Ti02,NbO, Si02,Cu,Au 及 / 或 A1 » 请先閲读背而之注$項存填寫本萸) 經濟部智慧財產局員工消費合作社印製 紙 本 困 中 用 遑 1/ Ns c /l\ 率 129
TW088118060A 1998-11-19 1999-10-19 Magnetoresistive element TW446941B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19853427 1998-11-19

Publications (1)

Publication Number Publication Date
TW446941B true TW446941B (en) 2001-07-21

Family

ID=7888372

Family Applications (1)

Application Number Title Priority Date Filing Date
TW088118060A TW446941B (en) 1998-11-19 1999-10-19 Magnetoresistive element

Country Status (2)

Country Link
TW (1) TW446941B (zh)
WO (1) WO2000031809A1 (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10043159A1 (de) 2000-09-01 2002-03-21 Infineon Technologies Ag Speicherzellenanordnung und Verfahren zu deren Herstellung
DE10043947A1 (de) * 2000-09-06 2002-04-04 Infineon Technologies Ag Integrierte Schaltungsanordnung
US6815248B2 (en) * 2002-04-18 2004-11-09 Infineon Technologies Ag Material combinations for tunnel junction cap layer, tunnel junction hard mask and tunnel junction stack seed layer in MRAM processing
US6846683B2 (en) * 2002-05-10 2005-01-25 Infineon Technologies Ag Method of forming surface-smoothing layer for semiconductor devices with magnetic material layers
DE10350161A1 (de) * 2003-10-28 2005-06-09 Infineon Technologies Ag Magnetoresistive Speicherzelle und Verfahren zu deren Herstellung

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63308394A (ja) * 1987-06-10 1988-12-15 Mitsubishi Electric Corp 磁気抵抗効果素子の製造方法
US5524092A (en) * 1995-02-17 1996-06-04 Park; Jea K. Multilayered ferroelectric-semiconductor memory-device
US5777542A (en) * 1995-08-28 1998-07-07 Kabushiki Kaisha Toshiba Magnetoresistance effect device and manufacturing method thereof
US5792569A (en) * 1996-03-19 1998-08-11 International Business Machines Corporation Magnetic devices and sensors based on perovskite manganese oxide materials

Also Published As

Publication number Publication date
WO2000031809A1 (de) 2000-06-02

Similar Documents

Publication Publication Date Title
KR102611084B1 (ko) 전압 제어 층간 교환 결합 자기저항 메모리 디바이스 및 그의 동작 방법
US10978234B2 (en) Magnetic stack, multilayer, tunnel junction, memory point and sensor comprising such a stack
TW418392B (en) Memory-cell arrangement
EP3635720B1 (en) Spin orbit torque magnetoresistive random access memory containing composite spin hall effect layer including beta phase tungsten
TW432671B (en) Memory-cells arrangement and its production method
CN110797060B (zh) 使用了自旋交换引起的自旋电流的垂直sot-mram存储器单元
CN107403821B (zh) 一种具有双间隔层并可形成铁磁或反铁磁耦合的多层膜
CN101896976B (zh) 基于电流感应自旋动量转移的高速低功率磁性装置
US6970376B1 (en) Magnetic random access memory and method of writing data in magnetic random access memory
JP5179711B2 (ja) 磁気トンネル接合、磁気ランダムアクセスメモリ、渦磁化状態の形成方法および渦磁化状態の切り換え方法
US7502253B2 (en) Spin-transfer based MRAM with reduced critical current density
CN104813472B (zh) 具有增强稳定性的垂直自旋转移扭矩存储器(sttm)器件以及其形成方法
KR100502113B1 (ko) 자기저항소자, 이 자기저항소자를 사용한 메모리소자 및메모리소자의 기록/재생방법
CN101689600B (zh) 磁阻效应元件及磁性随机存取存储器
CN100447892C (zh) 具有软基准层的磁存储器件
WO2018190964A1 (en) Spin orbit torque mram memory cell with enhanced thermal stability
EP2503613A2 (en) Method of magnetic switching using current-induced spin-momentum transfer
US8767455B2 (en) Spin torque transfer memory cell structures and methods
US20170200486A1 (en) Techniques to modulate spin orbit spin transfer torques for magnetization manipulation
JP2003188358A (ja) 磁気的に軟らかい基準層を有する磁気抵抗素子
TW200305977A (en) Magneto resistive storage device having a magnetic field sink layer
US11049538B2 (en) Voltage-controlled interlayer exchange coupling magnetoresistive memory device and method of operating thereof
TW200304141A (en) Magnetic memory
TW446941B (en) Magnetoresistive element
TW490668B (en) Memory-cells arrangement and its operation method

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees