TW202410382A - 空乏型和增強型電晶體的保護結構 - Google Patents

空乏型和增強型電晶體的保護結構 Download PDF

Info

Publication number
TW202410382A
TW202410382A TW112126893A TW112126893A TW202410382A TW 202410382 A TW202410382 A TW 202410382A TW 112126893 A TW112126893 A TW 112126893A TW 112126893 A TW112126893 A TW 112126893A TW 202410382 A TW202410382 A TW 202410382A
Authority
TW
Taiwan
Prior art keywords
mode transistor
transistor
gate
source
depletion
Prior art date
Application number
TW112126893A
Other languages
English (en)
Inventor
山托許 夏瑪
Original Assignee
美商格芯(美國)集成電路科技有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商格芯(美國)集成電路科技有限公司 filed Critical 美商格芯(美國)集成電路科技有限公司
Publication of TW202410382A publication Critical patent/TW202410382A/zh

Links

Abstract

本案揭示一種使用空乏型和增強型電晶體的保護結構。根據本發明的結構包括具有耦合接地的閘極和第一源極/汲極端子的空乏型電晶體。增強型電晶體包括耦合到空乏型電晶體的第二源極/汲極端子的閘極以及耦合到空乏型電晶體的閘極的第一源極/汲極端子。空乏型電晶體限制從第一源極/汲極端子到增強型電晶體的閘極的電流。

Description

空乏型和增強型電晶體的保護結構
本發明涉及電晶體結構,例如III-V族高電子遷移率電晶體(HEMT)和其他類型的電晶體結構。更具體地,本發明涉及空乏型和增強型電晶體的保護結構的實施例。
高電子遷移率電晶體(HEMT)等III-V族半導體裝置已成為電源開關、射頻(RF)和毫米波(mmWave)(例如3-300GHz)無線應用的領先技術。與傳統矽基元件相比,HEMT具有高傳導性和低電阻損耗。與其他電路結構類似,HEMT在工作期間可能容易受到靜電放電(ESD)的影響。由於HEMT閘極及其形成材料固有的較低閾值和崩潰電壓,HEMT閘極可能會對於ESD打擊特別敏感。在HEMT或類似指令中用於ESD保護的傳統方法包括例如添加與其他ESD保護元件串聯的電阻。然而,當ESD事件未發生時,這種方法會導致裝置的閘極轉換速度變慢。
本文提及的所有態樣、範例和特徵能利用任何技術中可能的方式組合。
本文所揭露的實施例提供了一種結構,包括:空乏型電晶體,其具有耦合接地的閘極和第一源極/汲極端子;增強型電晶體,其具有耦合到空乏型電晶體的第二源極/汲極端子的閘極和耦合到空乏型電晶體的閘極的第一源極/汲極端子。
本揭露的另一態樣包括前述態樣中的任一,並且其中空乏型電晶體的第一源極/汲極端子耦合到積體電路(IC)元件。
本揭露的另一態樣包括前述態樣中的任一,並且其中空乏型電晶體和增強型電晶體各自包括位於III-V族半導體基板之上的高電子遷移率電晶體(HEMT)。
本揭露的另一態樣包括前述態樣中的任一,並且其中空乏型電晶體和增強型電晶體各自包括位於氮化鎵(GaN)層上方的氮化鋁鎵(AlGaN)層,使得AlGaN層和GaN層之間具有AlGaN/GaN界面。
本發明的另一態樣包括前述態樣中的任一,並且其中增強型電晶體還包括與空乏型電晶體的第一源極/汲極端子解耦的第二源極/汲極端子。
本揭露的另一態樣包括前述態樣中的任一,並且其中空乏型電晶體包括靜電放電(ESD)保護電路的一部分。
本揭露的另一態樣包括前述態樣中的任一,並且其中空乏型電晶體的夾止電壓至多約為8伏特(V)。
本文所揭露的另外的實施例提供了一種結構,包括:空乏型電晶體,其包括耦合到積體電路(IC)元件的第一閘極、第一源極和第一汲極;增強型電晶體,其包括耦合至第一源極的第二閘極、透過IC組件耦合至第一閘極的第二源極、以及第二汲極,其中第一閘極的成分不同於第二閘極的成分。
本揭露的另一態樣包括前述態樣中的任一,並且其中空乏型電晶體和增強型電晶體各自位於III-V族半導體基板之上。
本揭露的另一態樣包括前述態樣中的任一,並且其中空乏型電晶體和增強型電晶體各自包括位於氮化鎵(GaN)層上方的氮化鋁鎵(AlGaN)層,使得AlGaN層和GaN層之間具有AlGaN/GaN界面。
本揭露的另一態樣包括前述態樣中的任一,並且其中第二汲極與IC組件解耦。
本揭露的另一態樣包括前述態樣中的任一,並且其中空乏型電晶體包括靜電放電(ESD)保護電路的一部分。
本揭露的另一態樣包括前述態樣中的任一,並且其中空乏型電晶體的夾止電壓至多約為8伏特(V)。
本文所揭露的附加實施例提供了一種結構,包括:第一增強型電晶體,其具有耦合到積體電路(IC)組件的閘極和耦合接地的第一源極/汲極端子;第二增強型電晶體,具有耦合至IC組件的第一源極/汲極端子、耦合接地的第二源極/汲極端子以及閘極端子;空乏型電晶體,具有耦合到電容器的第一源極/汲極端子、耦合到電阻器和第二增強型電晶體的閘極端子的第二源極/汲極端子、以及耦合接地的閘極端子,其中電阻器將第二增強型電晶體的閘極端子和空乏型電晶體的第二源極/汲極端子耦合至空乏型電晶體的閘極。
本揭露的另一態樣包括前述態樣中的任一,並且其中空乏型電晶體的閘極端子包括與第一增強型電晶體和第二增強型電晶體的閘極端子不同的材料成分。
本揭露的另一態樣包括前述態樣中的任一,並且其中第一增強型電晶體、第二增強型電晶體和空乏型電晶體各自包括位於III-V族半導體基板之上的高電子遷移率電晶體(HEMT)。 本揭露的另一態樣包括前述態樣中的任一,並且其中第一增強型電晶體、第二增強型電晶體和空乏型電晶體各自包括位於氮化鎵(GaN)之上的氮化鋁鎵(AlGaN)層,使得AlGaN層和GaN層之間具有AlGaN/GaN界面。
本揭露的另一態樣包括前述態樣中的任一,並且其中第一增強型電晶體還包括與IC組件解耦的第二個源極/汲極端子。
本揭露的另一態樣包括前述態樣中的任一,並且其中空乏型電晶體包括靜電放電(ESD)保護電路的一部分。
本揭露的另一態樣包括前述態樣中的任一,並且其中空乏型電晶體的夾止電壓至多約為8伏特(V)。
在以下描述中,參考了形成其一部分的附圖,並且在附圖中以說明的方式示出了可實現本教導的具體說明性實施例。詳細地描述這些實施例足以使本領域技術人員能夠實現本教導,並且應當理解,可使用其他實施例並且可做出改變而不脫離本教導的範圍。因此,以下描述僅僅是說明性的。
應理解,當諸如層、區域或基板之類的元件被稱為在另一元件「上」或「之上」時,其可以直接位在另一元件上或也可以存在中間元件。相反,當一個元件被稱為「直接在另一個元件上」或「直接在另一個元件上方」時,可能不存在中間元件。也應理解,當元件被稱為「連接」或「耦合」至另一元件時,其可以直接連接或耦合至另一元件,或可以存在中間元件。相反,當一個元件被稱為「直接連接」或「直接耦合」到另一個元件時,不存在中間元件。
說明書中提及本揭露的「一個實施例」或「一實施例」及其其他變型意味著結合該實施例所描述的特定特徵、結構、特性等至少包括在本揭露的一個實施例中。因此,短語「在一個實施例中」或「在一實施例中」以及在整個說明書的各個地方出現的任何其他變型不一定都指同一實施例。應理解,使用以下任何一種「/」、「及/或」和「至少其中之一」,例如,在「A/B」、「A及/或B」以及「A和B中的至少一個」的情況下,旨在涵蓋僅選擇第一個列出的選項(A),或僅選擇第二個列出的選項(B),或選擇兩個選項(A和B)。作為進一步的範例,在「A、B及/或C」和「A、B和C中的至少一個」的情況下,這樣的措詞旨在僅涵蓋第一個列出的選項(A),或者僅選擇第二個列出的選項(B),或僅選擇第三個列出的選項(C),或選擇第一個和第二個列出的選項(A和B),或選擇第一個和第三個列出的選項僅選項(A和C),或僅選擇第二個和第三個列出的選項(B和C),或選擇所有三個選項(A和B和C)。如本領域普通技術人員顯而易見的,這可以擴展到列出的許多項目。
高電子遷移率電晶體(HEMT)等III-V半導體元件已成為電源開關、射頻(RF)和毫米波(mmWave)(例如3-300GHz)無線應用的領先技術。與傳統矽基元件相比,HEMT具有高傳導性和低電阻損耗。與其他電路結構類似,HEMT在工作期間可能容易受到靜電放電(ESD)的影響。由於HEMT閘極及其形成材料固有的較低閾值和崩潰電壓,HEMT閘極可能對ESD打擊特別敏感。在HEMT或類似指令中用於ESD保護的傳統方法包括例如添加與其他ESD保護元件串聯的電阻。然而,當ESD事件未發生時,這種方法會導致裝置的閘極轉換速度變慢。
鑑於前述內容,本文揭露包括具有耦合接地的閘極和第一源極/汲極端子的空乏型電晶體的結構的實施例。第一源極/汲極端子可耦合到易受ESD事件影響的電路的組件及/或部分。空乏型電晶體可以是HEMT或建構在III-V族半導體基板上的類似裝置。增強型電晶體可具有耦合到空乏型電晶體的第二源極/汲極端子的閘極以及耦合到空乏型電晶體的閘極的第一源極/汲極端子。空乏型電晶體因此限制了從第一源極/汲極端子流向空乏型電晶體的閘極的電流,例如,透過同時使電流流過空乏型電晶體並接著啟動空乏型電晶體閘極的電壓偏壓。可例如透過來自空乏型電晶體的電流電性偏壓增強型電晶體,以使電流能夠從輸入節點流至空乏型電晶體閘極而產生空乏型電晶體閘極的電壓偏壓。在另外的實施例中,本揭露的結構可以包括用於放大器及/或其他組件的ESD保護的多個空乏型電晶體。
空乏型電晶體是指當閘極電壓低於其夾止電壓時允許電流從源極流向汲極的元件,但當閘極電壓達到或超過夾止電壓時,會阻止電流從源極流向汲極。相較之下,增強型電晶體是指當閘極電壓低於其閾值電壓(也就是指不同於空乏型電晶體的「夾止電壓」)時防止電流從源極流向汲極的元件,但當閘極電壓達到或超過電晶體的閾值電壓時允許電流從源極流向汲極。本揭露的實施例將空乏型和增強型電晶體整合到單一結構中以在裝置操作時防止ESD事件。
通常,可藉由形成電晶體形成所需的層堆疊來提供諸如HEMT的空乏型和增強型電晶體(例如,高電子遷移率電晶體(HEMT)形成需求、金屬-絕緣體-半導體HEMT(MISHEMT)形成需求、或某些其他類似類型的電晶體形成需求)。然後,此層堆疊可用於形成或以其他方式限定具有多級自對準閘極和源極/汲極端子的電晶體(例如,HEMT、MISHEMT等),以避免產生相關於端子未對準的故障(例如,隨著裝置尺寸縮減)。本文所描述的空乏型和增強型電晶體配置為包括具有不同帶間隙的兩種材料之間的接面(即,異質接面),其限定出源極端子和汲極端子之間的通道,而不是摻雜半導體層(即,場效電晶體(「FET」)的情況)。因此,本文討論的空乏型和增強型電晶體可以形成在III-V族半導體基板上,並且還可以包括氮化鎵(GaN)以當作用於形成電晶體通道的阻擋層的材料之一。
參考圖1,本揭露的實施例提供了一種結構100,其配置為耦合在積體電路(IC)組件102或輸入/輸出(I/O)墊103與零電壓節點(即,接地「GND」)之間,使得當ESD事件發生時,提供備用電流路徑來旁路裝置的各個部分。IC組件102可包括例如邏輯電路、發電元件及/或形成在基板上的其他元件,並且在整個ESD事件的持續時間內容易受到過電壓的損壞。I/O墊103可以是用於將結構100電性連接到其他裝置或電路(例如可能在結構100外部)的導電結構及/或材料。結構100可包括空乏型電晶體106,其具有耦合接地GND的閘極端子和耦合到輸入節點108的第一源極/汲極端子。輸入節點108可耦合到IC組件102及/或I/O墊103,進而限定出結構100和在ESD事件期間要保護的其他電路之間的耦合。如本文其他地方所討論的,空乏型電晶體106最初允許電流不受阻礙地從源極流到汲極,但是當其閘極端子滿足或超過夾止電壓時可防止產生這種電流流動。
結構100可以包括增強型電晶體110,其中增強型電晶體的閘極耦合到空乏型電晶體106的第二源極/汲極端子。為了提供空乏型電晶體106和增強型電晶體110的不同電性特性,每種類型的電晶體106、110可以具有不同的閘極組成。電晶體110、106可以位於半導體基板上的多個磊晶生長的半導體層上方。半導體基板可以例如是,矽或矽基基板(例如碳化矽(SiC)基板)、藍寶石基板、III-V族半導體基板(例如,氮化鎵(GaN)基板或一些其他合適的III-V族半導體基板)、矽基板(可以是摻雜的p型)、或用於III-V族半導體裝置的任何其他合適的基板。基板1上磊晶生長的半導體層可包括例如:在半導體基板的頂部表面上的可選緩衝層、在緩衝層116上的通道層、及/或在通道層上的阻擋層。這些磊晶生長的半導體層可以例如是III-V族半導體層。本領域技術人員將理解,III-V族半導體是指透過結合III族元素而獲得的化合物,例如鋁(Al)、鎵(Ga)或銦(In),以及V族元素,例如氮(N)、磷(P)、砷(As)或銻(Sb))(例如GaN、InP、GaAs或GaP)。
可選擇性地,每個電晶體106、110可包括緩衝層或以其他方式形成在緩衝層上(未摻雜或摻雜,例如用碳)以促進通道層在其上的生長並考慮下層和上層的晶格常數。當包含緩衝層時,緩衝層的的帶隙可比用於限定元件通道的材料的帶隙更寬。本領域技術人員將理解,可以選擇阻擋和通道材料,進而在兩層之間的界面處形成異質接面,進而在裝置的通道層中形成二維電子氣(2DEG)區域,例如,提供導電路徑給源極和汲極之間的電荷漂移。在一些實施例中,緩衝層可以是碳摻雜氮化鎵(C-GaN)緩衝層或適合用作HEMT或MISHEMT緩衝層的任何其他材料的緩衝層。此處通道層可以是氮化鎵(GaN)層或由適合用作HEMT或MISHEMT中的通道層的任何其他III-V族半導體化合物製成的III-V族半導體通道層。因此,通道層在本文中也可以稱為「GaN通道層」。電晶體106、110還可包括氮化鋁鎵(AlGaN)或適合用作HEMT或MISHEMT中的阻擋層的任何其他材料的阻擋層。或者,任何一個或多個磊晶生長層可以是多層結構(例如,包括不同緩衝材料的多個子層、不同III-V半導體通道材料的多個子層及/或不同阻擋材料的多個子層)。電晶體106、110可包括阻擋層上方的一個或多個鈍化層。如果包括鈍化層,則表示可包括一層或多層任何適當的鈍化材料,例如但不限於氧化鋁(Al 2O 3)、氮化矽(Si 3N 4)及/或氧化矽(SiO x)。
在又一些實施例中,電晶體106、110可以具有不同的閘極導體及/或除AlGaN之外的其他材料,以進一步區分它們在操作期間對電壓偏壓的反應。空乏型電晶體例如可包括AlGaN層上的閘極導體。例如,由於GaN的本質n型摻雜,空乏型電晶體106的附加摻雜可能不是必需的。空乏型電晶體106的閘極導體的組成可相同於空乏型電晶體106的源極及/或汲極接觸件的導電接觸件的組成。增強型電晶體110可與空乏型電晶體不同,例如,透過在其閘極的AlGaN層上具有p型摻雜GaN(「p-GaN)層,其上還可以具有閘極導體。增強型電晶體110的閘極上p-GaN的存在可能導致上述增強型電晶體110與空乏型電晶體106之間的操作差異。然而,在其他態樣,電晶體106、110可包括相似或相同的結構特徵。
如本文其他地方所討論的,增強型電晶體最初阻止電流從源極流到汲極,除非其閘極端子達到或超過閾值電壓。在這個配置中,空乏型電晶體106的源極到汲極路徑將輸入節點108耦合到增強型電晶體110的閘極。增強型電晶體110的一個源極端子或汲極端子可以耦合到空乏型電晶體106的閘極端子(例如,透過連接到接地GND的節點),使得從空乏型電晶體106的源極流到汲極的電流限定出增強型電晶體110的閘極偏壓,並因此控制增強型電晶體106的閘極端子是否處於或高於其閾值電壓。
供應節點112可耦合到增強型電晶體110的另一個源極端子或汲極端子,並且可將供應節點112的電壓位準設定成與其中具有結構100的裝置的電壓位準相同。由於供應節點112中的電壓位準是固定的,因此從輸入節點108處進入結構100的電流將同時影響增強型電晶體110的電壓偏壓和空乏型電晶體106的電壓偏壓。
當未啟用空乏型電晶體106中的電流時(即,其閘極電壓達到或超過夾止電壓),空乏型電晶體106可表現出跨其源極端子和汲極端子的固有寄生電容Cds。在某些情況下,寄生電容Cds的位準可能導致來自ESD事件的電壓尖峰耦合到增強型電晶體110的閘極中(即,透過圖1所示的電容耦合)。為了抵消這種事件的風險,空乏型電晶體106可包括一個或多個場板,其整合到電晶體的閘極中並且位於電晶體的源極端子和汲極端子之間。因此如圖1所示,閘極耦合至接地GND,以產生附加電容Cgd。在創建附加電容Cgd時可增加空乏型電晶體106的電容以避免寄生電容Cds干擾結構100的預期操作。透過附加電容Cgd與接地的更高電容連接而產生的電流將比透過具有寄生電容Cds的路徑產生的電流更大,進而將較高比例的ESD電流從IC組件102及/或I/O墊103引導通過空乏型電晶體106。
在操作期間,IC元件102及/或I/O墊103上的ESD打擊將導致增強型電晶體110的閘極電壓升高至與空乏型電晶體106的夾止電壓一樣高。然而,空乏型電晶體106的閘極耦合到增強型電晶體110的源極/汲極端子。因此當從閘極到源極的電壓差(「Vgs」,如圖2所示並在此討論)大於空乏型電晶體106的夾止電壓時,增強型電晶體110將僅允許電流流動(包括例如由ESD事件產生的電荷)。只要空乏型電晶體106的夾止電壓小於結構100中的兩個電晶體106、110的崩潰電壓,電晶體106、110將協作地限定出來自供應節點112的電流路徑,而電晶體106、110的閘極電壓不會升高超過其崩潰電壓。換句話說,空乏型電晶體106將阻止傳入的ESD電壓損害增強型電晶體110,例如,透過空乏型電晶體106禁止電流從源極流向汲極,同時增強型電晶體110使能電流從源極流向汲極。在操作期間,增強型電晶體110將因為同時停用空乏型電晶體106中的源極至汲極電流而限制流過結構100的電流。
現在參考圖2,示出了結構100的更詳細的示意圖以進一步說明結構100的操作態樣。如本文其他地方所討論的,示出增強型電晶體110的閘極和接地GND之間的開放電路,以說明增強型電晶體110中從閘極到源極的電壓差Vgs。空乏型電晶體的源極到汲極電容(Ceq)可以等於附加電容Cgd和寄生電容Cds之和,因此,示出了附加電容器以說明空乏型電晶體106的源極端子和閘極端子之間的等效電容。在操作期間,從增強型電晶體110的閘極到源極可能存在洩漏電流114。
如本文所討論的,空乏型電晶體106限制從IC組件102及/或I/O墊103到空乏型電晶體106的閘極的電流。空乏型電晶體106可實現此功能,例如透過控制洩漏電流114是否足以耗散來自IC組件102的累積電荷。當流經空乏型電晶體106的電流飽和時,洩漏電流114尤其可以減少增強型電晶體110的最大值並因此減少增強型電晶體110的閘極電壓。因此,結構100可允許洩漏電流114在ESD事件期間耗散來自IC組件102及/或I/O墊103的累積電荷,例如,當增強型電晶體110的最大閘極到源極電壓Vgs與空乏型電晶體106的閾值電壓大約相同時。因此,在ESD事件期間,空乏型電晶體106將允許洩漏電流114穿過增強型電晶體110以透過結構100提供電荷耗散。當ESD事件沒有發生時,可操作空乏型電晶體106以作為具有低阻抗的電阻器的替代,以避免來自IC組件102及/或I/O墊103的洩漏,但具有足夠高的值以防止當ESD事件不發生時發生電荷耗散。
簡要地參考圖3,結構100的實施例可以提供一種替代配置,其中IC組件102耦合在空乏型電晶體106的閘極端子和增強型電晶體110的一個源極/汲極端子之間。在此配置中,空乏型電晶體106可限制從其源極端子流至增強型電晶體110的閘極的電流。此外,I/O墊103可耦合到空乏型電晶體106的源極/汲極端子,儘管IC組件102耦合到空乏型電晶體106的閘極。然而,在所有其他態樣,在結構和操作上結構100可類似或相同於本文討論的結構100的其他實施例。
轉向圖4,結構100的進一步實施例可以包括多個增強型電晶體110(本文中分別稱為第一增強型電晶體110a和第二增強型電晶體110b)提供電阻電容(RC)箝位,以在ESD事件期間保護功率放大器電路。在這種情況下,IC組件102及/或I/O墊103可包括配置為將供應電壓VDD輸出到輸入節點108的電壓供應。IC組件102(例如,電壓驅動功率放大器)及/或I/O墊103可耦合到輸入節點108,並且因此可接收供應電壓VDD。IC組件102及/或I/O墊103可提供輸入功率給與其耦合的功率組件(「功率補償器」)120。功率組件120可以包括例如功率放大器、功率放大器及/或在裝置的發電組件內或電耦合到裝置的發電組件的其他組件。在這種情況下,IC組件102可以是驅動器、放大器及/或用於經由第一增強型電晶體110a操作功率元件120的其他元件。在操作期間,IC組件102及/或I/O墊103將使功率組件120能夠具有足夠的電壓,以將較低電壓輸入轉換成較高電壓輸出。在ESD事件期間,IC組件102及/或I/O墊103可能容易受到ESD事件產生的過大電壓所造成的負面影響。結構100可以使用空乏型電晶體106和增強型電晶體110a、110b來在ESD事件期間保護IC組件102及/或I/O墊103免受高電壓影響。與本文討論的其他實施例一樣,每個電晶體106、110a、110b可以實現為III-V半導體基板之上的HEMT。在某些實作方式中,電晶體106、110a、110b各自可以包括氮化鋁鎵(AlGaN)GaN層。可透過位於AlGaN層和GaN層之間的AlGaN/GaN界面來提供電晶體的通道。
在此配置中,結構100可包括第一增強型電晶體110a,其具有耦合到IC組件102及/或I/O墊103的閘極以及耦合接地GND的第一源極/汲極端子。第一增強型電晶體110a的另一個源極/汲極端子可耦合到與IC組件102及/或I/O墊103電性解耦的節點123。可將節點123設定為單獨的電壓位準VSS,其可以等於零伏,及/或適合於透過第一增強型電晶體110a耦合接地的任何其他電壓。第二增強型電晶體110b可具有耦合到IC組件102及/或I/O墊103的第一源極/汲極端子和耦合接地GND的另一源極/汲極端子以及耦合到結構100內的RC路徑的閘極端子,如本文所討論的。空乏型電晶體106可具有透過電容器124耦合到輸入節點108的源極/汲極端子以及透過電阻器126耦合接地GND的相對源極/汲極端子。電阻器126也可以將第二增強型電晶體110b的閘極耦合至空乏型電晶體106的閘極。空乏型電晶體106可透過其閘極端子耦合到接地GND,且透過其中不包括電阻器126或其他電阻元件的耦合。
在傳統電路中,可以用RC箝位電路來保護諸如IC組件102之類的放大器裝置。對於包括由GaN形成的結構的HEMT,執行箝位功能所需的低電壓可能導致閘極電壓接近或超過增強型電晶體的崩潰電壓,特別是當電晶體的閘極在某些配置中直接耦合到RC箝位的電容器時。作為範例,增強型電晶體110a、110b可配置為在至多大約8伏特(V)的閾值電壓下操作。透過在電容器和一個增強型電晶體(即,第二增強型電晶體110b)的閘極之間包含空乏型電晶體106,避免了過高的閘極電壓,因為RC箝位內的較高電壓將使電流能夠流過第二增強型電晶體110b並創建從輸入節點108到接地GND的直流路徑。在操作期間,結構100的這種配置將允許使用任何尺寸(以及任何電容)的電容器124,而不會對第一增強型電晶體110a造成高閘極電壓的風險。空乏型電晶體106的功能基本上與其中沒有IC組件102及/或I/O墊103的結構100的其他實施例的功能相同,即,它可以基於電容器124和電阻器126之間的源極-汲極電流飽和來限制從輸入節點108到接地GND的電流。
本揭露的實施例提供了各種技術和商業優點,其範例在本文中討論。其中具有HEMT的各種裝置,特別是那些將GaN整合到發電或放大組件中的裝置,通常需要一定程度的對ESD事件的保護。否則,HEMT及/或其他含GaN的裝置在操作期間以及晶圓測試和產品組裝期間容易受到損壞。結構100的實施例可避免添加與ESD組件串聯的附加電阻器,否則會導致在正常操作期間接通或關斷HEMT的閘極的切換時間增加。值得注意的是,本揭露的實施例透過使用多個HEMT或其他GaN相容結構而不是依賴傳統電晶體技術來克服這些和其他技術問題。
應理解,在上述方法和結構中,半導體材料是指可以透過摻雜雜質來改變其導電特性的材料。示例性的半導體材料包括例如矽基半導體材料(例如矽、矽鍺、碳化矽鍺、碳化矽等)。III-V族化合物半導體(即結合III族元素而獲得的化合物,例如鋁(Al)、鎵(Ga)或銦(In),V族元素,例如氮(N)、磷(P)、砷(As)或銻(Sb))(例如GaN、InP、GaAs或GaP)。純半導體材料,更具體地,為了增加電導率而未摻雜雜質的半導體材料(即,未摻雜的半導體材料)在本領域中稱為本質半導體。出於增加電導率的目的而摻雜有雜質的半導體材料(即,摻雜半導體材料)在本領域中稱為外質半導體,並且外質半導體的導電性更高於相同基材製成的本質半導體的導電性。也就是說,外質矽將比本質矽更具導電性;外質矽鍺將比本質矽鍺更導電等等。此外,應理解,可以使用不同的雜質(即,不同的摻雜劑)來實現不同的導電類型(例如,P型導電率和N型導電率),並且可以根據所使用的不同半導體材料而改變摻雜劑。例如,矽基半導體材料(例如,矽、矽鍺等)通常摻雜III族摻雜劑,例如硼(B)或銦(In),以實現P型導電性,而矽基半導體材料通常摻雜V族摻雜劑,例如砷(As)、磷(P)或銻(Sb),以實現N型導電性。氮化鎵(GaN)基半導體材料通常摻雜鎂(Mg)以實現P型導電性,並摻雜矽(Si)或氧以實現N型導電性。本領域技術人員還將認識到,不同的導電率能階將取決於已知半導體區域中的摻雜劑的相對濃度水平。
包括該結構的積體電路晶片可以由製造商以原始晶圓形式(即,作為具有多個未封裝晶片的單個晶圓)、作為裸晶粒或以封裝形式來分配。在後一種情況下,晶片安裝在單一晶片封裝中(例如塑膠載體,引線固定在主機板或其他更高等級的載體上)或在多晶片封裝中(例如具有表面互連或掩埋互連中其一或兩者皆有的陶瓷載體)。在任何情況下,晶片然後與其他晶片、分離電路元件及/或其他訊號處理裝置集成,作為(a)中間產品(例如主機板)或(b)最終產品的一部分。最終產品可以是包括積體電路晶片的任何產品,範圍從玩具和其他低階應用到具有顯示器、鍵盤或其他輸入裝置以及中央處理器的高級電腦產品。
本文所使用的術語僅用於描述特定實施例的目的並且不旨在對於本發明作出限制。如本文所用,單數形式「一」、「一個」和「該」也旨在包括複數形式,除非上下文清楚地另有說明。也應理解,術語「包括」及/或「包含」當用於本說明書中時,指定所陳述的特徵、整體、步驟、操作、元件及/或組件的存在,但不排除一個或多個其他特徵、整體、步驟、操作、元件、組件及/或其群組的存在或添加。「可選的」或「可選地」是指隨後描述的事件或情況可能發生也可能不發生,且該描述包括事件發生和不發生的情況。
如本文在全部說明書和請求項中所使用的近似語言可用於修改可允許變化的任何定量表示,而不導致與其相關的基本功能的改變。因此,由諸如「約」、「大約」和「基本上」等術語修飾的值不限於指定的精確值。在至少一些情況下,近似語言可以對應於用於測量值的儀器的精度,在此以及全部說明書和請求項中,可將範圍限制組合及/或互換,除非上下文或語言另有說明,此類範圍被識別並包括其中包含的所有子範圍。應用於某個範圍的特定值的「大約」適用於這兩個值,除非另外取決於測量該值的儀器的精度,否則可能表示所述值的正負10%。
所附請求項中的所有裝置或步驟加功能元件的相應結構、材料、動作和等同物旨在包括用於與特定要求保護的其他要求保護的元件組合來執行功能的任何結構、材料或動作。出於說明和描述的目的而給出了本發明的描述,但並非旨在窮舉或限制本發明所揭露的形式。在不脫離本揭露的範圍和精神的情況下,許多修改和變化對於本領域普通技術人員來說將是明白易懂的。選擇和描述實施例是為了最好地解釋本揭露的原理和實際應用,並且使本領域的其他普通技術人員能夠理解具有適合於所設想的特定用途的各種修改的各種實施例的本發明。
100:結構 102:積體電路(IC)組件 103:輸入/輸出墊 106:空乏型電晶體 108:輸入節點 110:增強型電晶體 110a:第一增強型電晶體 110b:第二增強型電晶體 112:供應節點 120:功率組件 123:節點 124:電容器 126:電阻器 Cds:寄生電容 Cgd:附加電容 Ceq:從源極到汲極電容 Vgs:從閘極到源極的電壓差 VSS:電壓位準 GND:接地
透過以下參照附圖的詳細描述能夠容易理解本發明,不一定按比例繪製附圖,並且其中:
圖1提供根據本發明實施例的結構示意圖。
圖2提供根據本發明實施例且包括電容接面和洩漏路徑的結構示意圖。
圖3提供根據本發明進一步實施例的結構示意圖。
圖4提供根據本發明另一實施例的結構示意圖。
100:結構
102:積體電路(IC)組件
103:輸入/輸出墊
106:空乏型電晶體
108:輸入節點
110:增強型電晶體
112:供應節點
Cds:寄生電容
Cgd:附加電容
GND:接地

Claims (20)

  1. 一種結構,包括: 空乏型電晶體,其具有耦合接地的閘極和第一源極/汲極端子;以及 增強型電晶體,其具有耦合到該空乏型電晶體的第二源極/汲極端子閘極和耦合到該空乏型電晶體的該閘極的第一源極/汲極端子。
  2. 如請求項1所述之結構,其中該空乏行電晶體的該第一源極/汲極端子耦接至積體電路(IC)組件。
  3. 如請求項1所述之結構,其中該空乏型電晶體和該增強行電晶體各自包括位於III-V族半導體基板之上的高電子遷移率電晶體(HEMT)。
  4. 如請求項1所述之結構,其中該空乏型電晶體和該增強行電晶體各自包括氮化鎵(GaN)層上方的氮化鋁鎵(AlGaN)層,使得該AlGaN層和該GaN層之間存在AlGaN/GaN界面。
  5. 如請求項1所述之結構,其中該增強型電晶體進一步包括第二源極/汲極端子,其從該空乏型電晶體的該第一源極/汲極端子解耦。
  6. 如請求項1所述之結構,其中該空乏型電晶體包括靜電放電(ESD)保護電路的一部分。
  7. 如請求項1所述之結構,其中該空乏型電晶體的夾止電壓至多約為8伏特(V)。
  8. 一種結構,包括: 空乏型電晶體,其包括耦合到積體電路(IC)組件的第一閘極、第一源極和第一汲極;以及 增強型電晶體,其包括耦合至該第一源極的第二閘極、利用該IC組件耦合至該第一閘極的第二源極、以及第二汲極,其中該第一閘極的成分不同於該第二閘極的成分。
  9. 如請求項8所述之結構,其中該空乏型電晶體和該增強型電晶體各自設在III-V半導體基板上。
  10. 如請求項8所述之結構,其中該空乏型電晶體和該增強型電晶體各自包括氮化鎵(GaN)層上方的氮化鋁鎵(AlGaN)層,使得該AlGaN層和該GaN層之間存在AlGaN/GaN界面。
  11. 如請求項8所述之結構,其中該第二汲極是從該IC組件解耦。
  12. 如請求項8所述之結構,其中該空乏型電晶體包括靜電放電(ESD)保護電路的一部分。
  13. 如請求項8所述之結構,其中該空乏型電晶體的夾止電壓至多約為8伏特(V)。
  14. 一種結構,包括: 第一增強型電晶體,其具有耦合到積體電路(IC)組件的閘極和耦合接地的第一源極/汲極端子; 第二增強型電晶體,其具有耦合至該IC組件的第一源極/汲極端子、耦合接地的第二源極/汲極端子和閘極端子;以及 空乏型電晶體,其具有耦合到電容器的第一源極/汲極端子、耦合到電阻器和該第二增強型電晶體的該閘極端子的第二源極/汲極端子、和耦合接地的閘極端子,其中該電阻器將該第二增強型電晶體的該閘極端子和該空乏型電晶體的該第二源極/汲極端子耦合至該空乏型電晶體的該閘極。
  15. 如請求項14所述之結構,其中該空乏型電晶體的該閘極端子的材料成分與該第一增強型電晶體的該閘極端子和該第二增強型電晶體的該閘極端子的材料成分不同。
  16. 如請求項14所述之結構,其中該第一增強型電晶體、該第二增強型電晶體和該空乏型電晶體各自包含位於III-V族半導體基板之上的高電子遷移率電晶體(HEMT)。
  17. 如請求項14所述之結構,其中該第一增強型電晶體、該第二增強型電晶體和該空乏型電晶體各自包括氮化鎵(GaN)層上方的氮化鋁鎵(AlGaN)層,使得該AlGaN層和該GaN層之間存在AlGaN/GaN界面。
  18. 如請求項14所述之結構,其中該第一增強型電晶體進一步包括第二源極/汲極端子,其從該IC組件解耦。
  19. 如請求項14所述之結構,其中該空乏型電晶體包括靜電放電(ESD)保護電路的一部分。
  20. 如請求項14所述之結構,其中該空乏型電晶體的夾止電壓至多約為8伏特(V)。
TW112126893A 2022-08-19 2023-07-19 空乏型和增強型電晶體的保護結構 TW202410382A (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US17/891,244 2022-08-19

Publications (1)

Publication Number Publication Date
TW202410382A true TW202410382A (zh) 2024-03-01

Family

ID=

Similar Documents

Publication Publication Date Title
US8497553B2 (en) Semiconductor device
US9685432B2 (en) Compact electrostatic discharge (ESD) protection structure
US9293458B2 (en) Semiconductor electronic components and circuits
KR20080106951A (ko) 분리 다이오드 소자를 갖는 esd 보호 회로 및 방법
US9799646B2 (en) Cascode configured semiconductor component
US11088688B2 (en) Configurations of composite devices comprising of a normally-on FET and a normally-off FET
JP7240480B6 (ja) エンハンスメント・モード及びデプレッション・モード・トランジスタの両者を有するモノリシック・マイクロ波集積回路
TW202046502A (zh) 具有整合保護功能之三五族半導體裝置
US20150162321A1 (en) Composite Power Device with ESD Protection Clamp
US6898060B2 (en) Gated diode overvoltage protection
US11600610B2 (en) Clamping circuit integrated on gallium nitride semiconductor device and related semiconductor device
US10854718B2 (en) Method of forming a semiconductor device
US10608588B2 (en) Amplifiers and related integrated circuits
US8854112B2 (en) FET drive circuit and FET module
US20240063301A1 (en) Protective structure with depletion-mode and enhancement-mode transistors
TW202410382A (zh) 空乏型和增強型電晶體的保護結構
US9837399B2 (en) Cascode configured semiconductor component and method
WO2024031213A1 (en) Circuitry connecting to battery, regulation circuit and method thereof
US11728644B2 (en) Electronic device and electrostatic discharge protection circuit
WO2024016151A1 (en) Semiconductor device and manufacturing method thereof
KR101873219B1 (ko) 질화갈륨계 전력 스위칭 장치