TW202332045A - 以鍺和硼植入預非晶化以為了熱穩定性及低pmos接觸電阻率的富矽覆蓋層 - Google Patents

以鍺和硼植入預非晶化以為了熱穩定性及低pmos接觸電阻率的富矽覆蓋層 Download PDF

Info

Publication number
TW202332045A
TW202332045A TW111130922A TW111130922A TW202332045A TW 202332045 A TW202332045 A TW 202332045A TW 111130922 A TW111130922 A TW 111130922A TW 111130922 A TW111130922 A TW 111130922A TW 202332045 A TW202332045 A TW 202332045A
Authority
TW
Taiwan
Prior art keywords
epitaxial source
germanium
integrated circuit
drain
nanowires
Prior art date
Application number
TW111130922A
Other languages
English (en)
Inventor
德巴莉娜 南迪
莫羅 科布林斯基
吉伯特 狄威
智興 蔡
哈洛德 肯拿
布萊恩 克里斯特
艾希卡 阿里亞路肯朱
寇利 保伯格
魯沙布 夏
里沙 梅安卓
史蒂芬 希亞
查南卡 暮那辛菲
阿南德 穆爾蒂
塔何 甘尼
Original Assignee
美商英特爾股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商英特爾股份有限公司 filed Critical 美商英特爾股份有限公司
Publication of TW202332045A publication Critical patent/TW202332045A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42384Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor
    • H01L29/42392Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor fully surrounding the channel, e.g. gate-all-around
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66439Unipolar field-effect transistors with a one- or zero-dimensional channel, e.g. quantum wire FET, in-plane gate transistor [IPG], single electron transistor [SET], striped channel transistor, Coulomb blockade transistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • H01L29/0669Nanowires or nanotubes
    • H01L29/0673Nanowires or nanotubes oriented parallel to a substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/161Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table including two or more of the elements provided for in group H01L29/16, e.g. alloys
    • H01L29/165Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table including two or more of the elements provided for in group H01L29/16, e.g. alloys in different semiconductor regions, e.g. heterojunctions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/167Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table further characterised by the doping material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/775Field effect transistors with one dimensional charge carrier gas channel, e.g. quantum wire FET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • H01L29/78618Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y10/00Nanotechnology for information processing, storage or transmission, e.g. quantum computing or single electron logic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/092Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Nanotechnology (AREA)
  • Materials Engineering (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Manufacturing & Machinery (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Thin Film Transistor (AREA)

Abstract

描述了具有受限的磊晶源極或汲極結構之環繞式閘極積體電路結構。例如,積體電路結構包括在子鰭之上的複數個奈米線。閘極堆疊在該複數個奈米線和該子鰭之上。磊晶源極或汲極結構在該複數個奈米線之對立端上。磊晶源極或汲極結構包含鍺和硼,並且保護層包含矽以及至少部分覆蓋該磊晶源極或汲極結構的鍺。包含矽化鈦的導電接點在該磊晶源極或汲極結構上。

Description

以鍺和硼植入預非晶化以為了熱穩定性及低PMOS接觸電阻率的富矽覆蓋層
本揭露之實施例係在積體電路的領域中,並且特別的是在用於鍺和硼植入預非晶化以為了熱穩定性及低PMOS接觸電阻率的富矽覆蓋層的方法及系統的領域中。
經歷過去幾十年,在不斷成長的半導體工業背後已持續推動在積體電路中特徵的微縮。微縮到愈來愈小的特徵能達到在半導體晶片之有限的占用區域(real estate)上功能單位之增加的密度。例如,收縮電晶體尺寸允許在晶片上包含增加數目的記憶體或邏輯裝置,導致製造具有增加的容量的產品。然而,追求愈來愈大的容量並非沒有問題。最佳化各個裝置的效能的必要性變為愈來愈顯著。
在積體電路裝置之製造中,多閘電晶體,諸如三閘電晶體,已隨著裝置維度持續微縮而變得更流行。在傳統的過程/製程中,三閘電晶體通常在塊材矽(bulk silicon)基板或絕緣體上矽(silicon-on-insulator)基板其一者上製造。在一些實例中,由於他們較低成本且因為他們使能夠有較不複雜的三閘製造過程,塊材矽基板為較佳的。在另一態樣中,隨著微電子裝置維度定比到10奈米(nm)節點之下維持遷移率(mobility)改善及短通道控制在裝置製造上給予挑戰。使用以製造裝置的奈米線提供改善的短通道控制。
然而,定比的多閘及奈米線電晶體並非毫無後果。隨著微電子電路的這些基本建置區塊的維度降低且隨著在給定區域中絕對數量的基本建置區塊增加,在使用來圖案化這些建置區塊的微影製程(lithographic process)上的約束已變得是不堪重負。特別是,在於半導體堆疊中圖案化的特徵之最小維度(臨界維度(critical dimension))與這些特徵之間的間距之間會有取捨(trade-off)。
說明了由於以鍺和硼植入預非晶化以為了熱穩定性的富矽覆蓋層而具有低PMOS接觸電阻率的電晶體。在下列發明說明中,提出了眾多的特定細節,像是特定材料及工具規範,以為了提供本發明之實施例之徹底的了解。對本領域具有通常知識者將為明白的是,本揭露之實施例可不以這些特定細節來實行。在其它實例中,周知的特徵,像是單或雙鑲嵌處理/加工(damascene processing),並不詳細地說明,以為了不去非必要的模糊本揭露之實施例。進一步而言,要了解的是,在圖中繪示的各種實施例為闡述性的表示而不必要按比例繪圖。在一些情形中,反過來,各種操作將以在了解本揭露上最有幫助的方式說明為多個離散的操作;然而,說明的次序不應被理解為暗示這些操作必然次序相依的。特別是,這些運算不需要以提出的次序來進行。
僅為了參考的目的,亦可在下列發明說明中使用某項術語,因而不打算進行限制。例如,像是「上」、「下」、「在…上方」、「在…下方」、「底部」以及「頂部」的術語指的是參考所對之作成的圖式中的方向。像是「前面」、「背面」、「後面」及「側面」說明在一致但任意參考系內組件之部分的定向及/或位置,其藉由參考描述在討論下的組件之內文及關聯的圖式而清楚地作成。這類的術語可包括上面具體提及的字彙、其衍生以及類似引進的字彙。
於此所述的實施例可關於前段製程(FEOL; front-end-of-line)半導體處理及結構。FEOL為積體電路(IC)製造的第一部分,其中個別裝置(例如,電晶體、電容器、電阻器等)係在半導體基板或層中圖案化。FEOL一般涵蓋直至(但不包括)金屬互連層之沉積的每一件事。接續最後的FEOL操作之後,結果典型為具有孤立電晶體的晶圓(例如,沒有任何導線)。
於此所述的實施例可關於後段製程(BEOL; front-end-of-line)半導體處理及結構。BEOL為IC製造的第二部分,其中個別裝置(例如,電晶體、電容器、電阻器等)係與在晶圓上的佈線(例如,金屬化層或多個層)互連。BEOL包括接點、絕緣層(介電質)、金屬層以及用於晶片對封裝連接的接合場址。在製造階段的BEOL部分中,形成接點(墊)、互連線、通孔以及介電結構。對於現今IC製程,可在BEOL中添加多於10的金屬層。
下面所述的實施例可應用於FEOL處理及結構、BEOL處理及結構或是FEOL及BEOL兩者的處理及結構。特別是,雖然可使用FEOL處理情境來闡述示範性處理方案,這類的方式亦可能可應用於BEOL處理。同樣地,雖然可使用BEOL處理情境來闡述示範性處理方案,這類的方式亦可能可應用於FEOL處理。
於此所述的一或更多實施例係關於用於製造具有以鍺和硼植入預非晶化以為了熱穩定性及低PMOS接觸電阻率的富矽覆蓋層之電晶體的結構及架構。實施例亦可能可應用於GAA及finFET電晶體且可應用於背側接點形成。
為了比較的目的,圖1A圖示具有高深寬比隔離結構及子鰭的finFET結構100之剖面視圖。請參照圖1A,finFET結構100包括在基板102上面及/或自基板102突出的複數個鰭104,基板像是矽基板。各個鰭104包括子鰭部106及突出或主動鰭部108。隔離結構110係在複數個鰭104之子鰭部106之間並與之鄰接。要理解的是,複數個鰭104能包括個別鰭已被移除的位置,例如在位置112處。
相較於圖1A,圖1B圖示奈米線或奈米帶前驅結構200之剖面視圖。請參照圖1B,奈米線或奈米帶前驅結構200包括在基板202上面及/或自基板202突出的複數個鰭204,基板像是矽基板。各個鰭204包括子鰭部206及突出鰭部208。隔離結構210係在複數個鰭204之子鰭部206之間並與之鄰接。要理解的是,複數個鰭204能包括個別鰭已被移除的位置,例如在位置212處。突出鰭部208之各者包括複數個奈米線或奈米帶214(例如,矽奈米線或奈米帶)。除非對替代選項具體陳述,遍及本揭露之術語奈米線和奈米帶可交換使用。突出鰭部208之各者亦包括犧牲釋放層216,像是矽鍺犧牲釋放層。在其它實施例中,奈米線/奈米帶可以包含像是矽和鍺(SiGe)、Ge、或III-V族化合物的材料。在此情形中,犧牲釋放層可以為Si。在實施例中,突出鰭部208之各者亦包括覆蓋介電層218,其能被包括以為了鰭保護,並且最終可被保留或移除。圖1B的結構能受到進一步的處理,像是奈米線釋放(犧牲層移除)、閘極形成、隔層(spacer)形成以及磊晶源極或汲極形成。
如一範例,圖2A及2B分別圖示環繞式閘極積體電路結構300之閘極切割剖面視圖及鰭切割剖面視圖。環繞式閘極積體電路結構300包括在基板302上方的複數條奈米線314。奈米線314係在基板302上方的或自基板302突出的子鰭306之上方。隔離結構310為子鰭306之其一側。在一實施例中,如所描繪的,介電覆蓋層318係於複數條奈米線314之上方。閘極堆疊320(像是閘極電極和閘極介電質堆疊)係在複數條奈米線314之上、於個別奈米線314的周圍以及在子鰭306之上。
請再參照圖2A及2B,磊晶源極或汲極結構324係包括在複數條奈米線314之第一及第二端處。外部閘極隔層322A及內部閘極隔層322B係包括在閘極堆疊320與磊晶源極或汲極結構324之間。隔層延伸322C能被包括在磊晶源極或汲極結構324與基板302之間。若未包括隔層延伸322C,則可需要井摻雜(類似於鰭技術)來控制基板漏電。
隔層延伸322C能與內部閘極隔層322B連續或離散。也同樣,內部閘極隔層322B能與外部閘極隔層322A連續或離散。
磊晶(epi)源極或汲極結構324可包含PMOS源極/汲極,其包含摻雜有硼(B)的鍺(Ge)和矽(Si)(SiGe:B),其中鍺的百分比相較於矽的百分比是高的。需要含有SiGe:B PMOS源極/汲極的高Ge(高達100%)以用於低接觸電阻率。然而,隨著鍺和硼典型地競爭摻合,較高鍺百分比膜之原位摻雜(in-situ doping)傳統上是具挑戰性的。此外,高鍺百分比膜在下游製程中容易被蝕刻且當在傳統中段(mid-section)處沉積時具有較低機會用於後段。
防止蝕刻出磊晶的先前解法係用以最小化蝕刻劑的量,該磊晶係暴露於移位(ex-situ)掩膜,並且保持鍺濃度夠低以最小化自蝕刻劑的磊晶損耗。為了得到最大鍺及硼,傳統上有著在以硼的原位摻雜與用於最佳電阻率之鍺百分比之間求得的平衡,以及添加沉積後的硼植入(或正好在接點形成之前)。
然而,最小化鍺百分比以保護免於磊晶蝕刻出限制了源極/汲極能達成多低的接觸電阻率。將以鍺百分比原位摻雜平衡係在接觸電阻率能變得多低上放上了限制。植入硼將外加的步驟加到流程(添加處理成本及時間),風險為對磊晶的離子損壞以及離子散落到通道中,減低了效能。
當考量作成至SiGe:B PMOS源極/汲極結構324的金屬接點成分時,遭遇額外的問題。典型地,接點包含鎳和鉑,其現以鈦(Ti)取代。然而,在結晶SiGe上的鈦接點具有大的功函數不匹配,並且對結晶SiGe的矽化鈦接點、鈦接點對於Ti沉積後退火是熱不穩定的。另外,在SiGe PMOS上的Ti接點具有比4-5 e-9 Ohm cm 2更高的高接觸電阻率(rho_c)。
依據於此所述的一或更多實施例,揭示了用於具有低PMOS接觸電阻率的電晶體(例如,GAA和FinFET)之結構及架構。低PMOS接觸電阻率為在SiGe:B PMOS源極/汲極結構上摻合富矽保護層的結果,其中保護層係以鍺和硼植入以為了熱穩定性而預非晶化。
圖3A圖示穿過環繞式閘極積體電路結構350之磊晶源極或汲極結構的鰭切割剖面視圖。依據本揭露之實施例,環繞式閘極積體電路結構350包括在PMOS區351內基板352之子鰭356上方的複數條奈米線之第一及第二端處的磊晶源極或汲極結構354。在圖3A之視角中,奈米線在磊晶源極或汲極結構354之後且被其隱藏,但在圖2A及2B中是可見的。如在圖2A及2B所述,閘極堆疊(在圖3A中亦隱藏於磊晶源極或汲極354之後)係在複數條奈米線之上、在個別奈米線周圍並且在子鰭356之上。導電接點材料364係形成於磊晶源極或汲極結構354之上及其正上。
依據本揭露之實施例,磊晶源極或汲極結構354包含鍺(Ge)和硼(B)之材料358,以及保護層360包含矽(Si)、鍺(Ge)及硼(B),其中硼之植入在磊晶源極或汲極結構354之邊界以及導電接點材料364之位置處創建B 11之可偵測量。保護層360至少部分覆蓋磊晶源極或汲極結構354之材料358,排除其中導電接點材料364所形成的位置(例如,在Ti接點位置處)。材料358提供低接觸電阻率,同時保護層360保護材料358免於在隨後製造處理期間被蝕刻掉。在於磊晶源極/汲極結構354上的接點位置處沉積導電接點材料364(例如,鈦)之前Si保護層360之鍺及硼非晶化導致硼之摻合作為主動摻雜劑,從而最小化蕭特基(Schottky)障壁且使得鈦接點熱穩定。所揭示的實施例之保護層的提出能達成約2e-9 Ohm ‎cm 2之PMOS接觸電阻率。
在圖3A中所繪示的實施例中,在接點開口之後保護層360不會覆蓋磊晶源極或汲極結構354之頂部,並且導電接點材料364係形成於包含磊晶源極或汲極結構354的材料358之頂部之上且與之接觸。在一實施例,導電接點材料364不僅限於對材料358之頂部表面的接點,亦能部分地周圍包繞包含磊晶源極或汲極結構354的材料358。作為範例,導電接點材料364可包含矽化鈦。在另一實施例中,導電接點材料364係形成通過與包含磊晶源極或汲極結構354的材料358之頂部接觸的保護層360之頂部。例如,導電接點材料364可沉積於保護層360頂上,並且這樣做時,則保護層360係由導電接點材料364所消耗。
在一實施例中,在包含磊晶源極或汲極結構354的材料358中鍺之原子百分比可約為95-100。在實施例中,保護層360為具有約85-95%之矽的原子百分比、約5-15%之Ge的原子百分比,並且硼之化學濃度約3-4e 20到3-4e 21的富矽層。保護層360在厚度上約為1-6 nm。
若未利用退火,則保護層360之頂部係在沉積導電接點材料364之前選擇性移除,或導電接點材料364係通過整個保護層360且在Ge:B材料358中的置地(land)形成,用以得到全接觸電阻益處。
在繪示的實施例中,磊晶源極或汲極結構354為非離散(non-discrete)磊晶源極或汲極結構。在另一這類實施例中,磊晶源極或汲極結構354為離散磊晶源極或汲極結構,下面進一步說明其之結構範例。
依據所揭示的實施例之一態樣,使用改善的植入過程以形成矽、鍺及硼之保護層360。在沉積Ge:B材料358之後,沉積矽層並且在矽上進行兩個植入;一是植入鍺而二是植入硼。在一實施例中,在約3-4e 20到3-4e 21之高摻雜準位上植入硼。
然而,鍺及硼之室溫佈植(implantation)產生熱。此熱開始將非晶化SiGe再結晶,在非晶化SiGe與結晶SiGe之間的介面處造成末端(EOR; end of range)損害。植入的硼與EOR損害互動,其本質上主要為填隙/間隙(interstitial)且鈍化。這必要最小化EOR損害,因為EOR將PMOS電晶體效能劣化。
所揭示的實施例對於鍺及硼進行低溫植入(cryogenic implant),而不是室溫植入。在低溫植入中,晶圓在佈植過程期間保持在-100C(藉由液體N2溫度冷卻靜電吸盤)以為了改善的熱散逸/散熱。此導致非晶化SiGe與結晶SiGe之間的尖銳介面,沒有末端損害。Ge和B的冷植入將硼鈍化及簇集(clustering)最小化且能達成~2e- 9Ohm cm 2之PMOS接觸電阻率(rho_c)而沒有任何EOR損害。從冷植入的較高主動硼摻和給予比室溫植入更高的PMOS驅動電流及效能。達成熱穩定度和在結構上具有Ti接點的低PMOS rho_c使得GAA和finFET造成裝置效能益處。
圖3B圖示以富Si、Ge高化學硼保護層覆蓋的磊晶源極或汲極結構354之跨鰭穿透式電子顯微鏡(TEM)影像。在此視圖中,磊晶源極或汲極結構354在中段中顯現鑽石形狀且包含Ge:B材料358。保護層360係繪示出現在Ge:B材料358之上。在實施例中,保護層360包含非晶化SiGe和B 11,其中B 11物種的出現為硼植入的副產品或特徵。B 11物種並非經由TEM影像可見,但可經由EDX和APT二次離子質譜(SIMS; secondary ion mass spectroscopy)偵測。
在保護層360上沉積Ti部分地消耗(且與之混雜)保護層360以創建Ti矽化物接點362。若使用退火以引起混雜,在磊晶源極或汲極結構354中將出現階化的Ge和B,位於鄰近源極/汲極之中間具有最高Ge%。能最佳化富Si、高硼的保護層360之厚度,使得在矽化(silicidation)過程期間,此犧牲保護層360幾乎被消耗完。然而,Ti不應貫穿此富Si區域進入高鍺Ge:B材料358,因為Ti鍺矽化物(Ti-germano ‎silicide)相較於Ti矽化物是熱不穩定的,並且將PMOS rho_c劣化。佈植物種之加速能量(acceleration energy)亦需要能被最佳化。較低加速能量是較佳的,使得犧牲非晶化區域在Ti矽化物形成期間完全被消耗。若非晶化區域比在矽化中所消耗的要深的多,則其可將端阻(tip resistance)劣化且將較低PMOS rho_c之驅動電流益處抵銷。
在將pEPI與Ti矽化物接點362接觸之後,在磊晶源極或汲極結構354之塊材中出現可能沒有至非常鮮少的Si%,但來自保護層360的一些Si可出現在緊接Ti矽化物接點362的磊晶源極或汲極結構354之側上。
在Ti沉積之前摻和1-6 nm的富Si、高硼的保護層360以形成至pEPI的Ti矽化物接點可展現數個益處。富Si、高硼保護層360保護Ge:B材料358免於在中段N/P圖案化期間被蝕刻,因為Ge:B非常容易被蝕刻掉。具有高Ge%(上至100%)將造成低蕭特基障壁和低接觸電阻率。也同樣,以鍺和硼作為植入物種來預非晶化保護層的矽且形成Ti矽化物接點於其上造成相較於沒有佈植具有熱穩定度之明顯較低的2-3e-9 Ohm cm2的PMOS rho_c,其中Ti矽化物接點因此形成而具有高介面的接觸電阻。此方法與用於GAA、finFET和背側接點形成的高容量製造是相容的,並且提供效能益處。
要理解的是,在特別的實施例中,通道層、GAA電晶體可為矽,並且中間層可為矽鍺。如全篇所使用的,可使用矽層來說明由非常大量的(若非全部)矽所組成的矽材料。然而,要理解的是,實際上100%的純矽可能難以形成,因而可以包括極小百分比的碳、鍺或錫。這類雜質可被包括為在Si之沉積期間不可避免的雜質或成分,或是在沉積後處理期間在擴散時可能「污染」矽。如此,關於矽層之於此所述的實施例可包括含有相對小量(例如,「雜質」等級)的非矽原子或物種(像是Ge、C或Sn)的矽層。
如全篇所使用的,可使用矽鍺層來說明由大部分矽和鍺兩者所組成的矽鍺材料,諸如兩者的至少5%。在一些實施例中,鍺的量大於矽的量。在特別的實施例中,矽鍺層包括約60%的鍺和約40%的矽(Si 40Ge 60)。在其它實施例中,矽的量大於鍺的量。在特別的實施例中,矽鍺層包括約30%的鍺和約70%的矽(Si 70Ge 30)。要理解的是,實際上100%的純矽鍺(一般稱為SiGe)可能難以形成,因而可以包括極小百分比的碳或錫。這類雜質可被包括為在SiGe之沉積期間不可避免的雜質或成分,或是在沉積後處理期間在擴散時可能「污染」SiGe。如此,關於矽鍺層之於此所述的實施例可包括含有相對小量(例如,「雜質」等級)的非Ge且非Si原子或物種(像是碳或錫)的矽鍺層。要理解的是,如於此所述的矽鍺層可以像是硼、磷或砷的摻雜劑原子來摻雜或可未摻雜。
下面所述為各種處理方案及裝置,其可含有具有以鍺和硼植入預非晶化以為了熱穩定性及低PMOS接觸電阻率的富矽覆蓋層的環繞式閘極積體電路結構。要理解的是,示範性實施例不需要必然需求所述的所有特徵,或可包括比所述的更多的特徵。
奈米線釋放處理可透過置換閘極溝槽來進行。下面說明這類釋放過程之額外範例。可實行於此所述的實施例以致能用於奈米線電晶體的前側及背側互連整合。結果可為改善的產品效能和較低的圖案化成本。可實行實施例以致能具有低功率及高效能的定比的/微縮的奈米線或奈米帶電晶體之強健的功能性。
於此所述的一或更多實施例係為使用部分源極或汲極(SD)及非對稱溝槽接觸(TCN)深度的用於奈米線或奈米帶電晶體的導向雙磊晶(EPI)連接。在實施例中,積體電路結構係藉由形成奈米線/奈米帶電晶體之源極-汲極開口(其部分地以SD磊晶填充)來製造積體電路結構。剩下的開口係以導電材料來填充。在源極或汲極側之一者上的深溝槽形成致能對背側互連級的直接接觸。
如示範性處理流程,圖4A-4J圖示依據本揭露之實施例在製造環繞式閘極積體電路結構之方法中的各種操作之剖面視圖。
請參照圖4A,製造積體電路結構的方法包括:形成開始堆疊400,其包括在鰭402(像是矽鰭)上面的交替的矽鍺層404和矽層406。矽層406可被稱為垂直佈設的矽奈米線。如所描繪的,保護蓋408可在交替的矽鍺層404和矽層406上方形成。
請參照圖4B,虛設閘極堆疊410係形成在垂直佈設的奈米線406之上。如在圖4C中所描繪,垂直佈設的奈米線406之部分接著藉由移除矽鍺層404之部分所釋放,用以提供凹入的矽鍺層404’以及腔室412。
要理解的是,可製造圖4C之結構來完成而不用如下與圖4D關聯所說明的首先進行深度蝕刻及非對稱接觸處理。在其一的情形中(例如,具有或不具有非對稱接觸處理),在實施例中,製造過程包含有使用提供具有減少單元尺寸(depopulated)的通道結構之環繞式閘極積體電路結構的過程方案。
請參照圖4D,在閘極結構410之側壁處形成上閘極隔層414。在上閘極隔層414下面的腔室412中形成腔室隔層416。接著進行深度溝槽接觸蝕刻以形成溝槽418以及形成凹入的奈米線406’。圖4E繪示犧牲材料420接著形成於溝槽418中,如所描繪的。不需犧牲材料420而取代的是可使用摻雜的子鰭來防止基板漏電。
請參照圖4F,第一磊晶源極或汲極結構(例如,左手特徵422)係在垂直佈設的奈米線406’之第一端處形成。第二磊晶源極或汲極結構(例如,右手特徵422)係在垂直佈設的奈米線406’之第二端處形成。雖然磊晶源極或汲極結構422係繪示為離散結構,在另一實施例中,磊晶源極或汲極結構422為非離散磊晶源極或汲極結構。
如上所述且依據所揭示的實施例,藉由在垂直佈設的奈米線406之上首先沉積包含磊晶源極或汲極結構422的Ge:B材料358來形成磊晶源極或汲極結構422(在圖3A中繪示)。此隨後藉由在Ge:B材料358之上的接點位置中沉積Si來形成富矽保護層。藉由在約3-4e 20到3-4e 21之摻雜準位上低溫植入鍺(Ge)且接著低溫植入硼(B)(其生成B 11)來預非晶化Si。兩者的低溫植入可在-100℃或更低來進行,取代在室溫進行,用以改善散落及通道劣化。
圖4G繪示在形成磊晶源極或汲極結構422之後,接著在閘極電極410之側且鄰接源極或汲極結構422處形成層間介電(ILD; inter-layer dielectric)材料424,如所描繪的。
請參照圖4H,使用置換閘極過程來形成永久閘極介電質428和永久閘極電極426。在實施例中,繼移除閘極結構410且形成永久閘極介電質428以及永久閘極電極426之後,移除凹入的矽鍺層404’以留下上主動奈米線或奈米帶406’。在實施例中,選擇性地以溼蝕刻移除凹入的矽鍺層404’,其選擇性地移除矽鍺同時不蝕刻矽層。蝕刻化學組成,例如像是羧酸(carboxylic acid)/硝酸(nitric acid)/HF化學,可被利用來選擇性蝕刻矽鍺。亦可使用鹵化物基(Halide-based)的乾蝕刻或電漿加強式汽相蝕刻來達成於此的實施例。
請再參照圖4H,最底部奈米線或奈米帶406’之一或更多者可最終被針對用於移除。形成永久閘極介電質428及永久閘極電極426來圍繞奈米線或奈米帶 406’以及所針對的奈米線或奈米帶。
請參照圖4I,接著移除ILD材料424。接著從源極汲極位置(例如,右手側)其中一者移除犧牲材料420用以形成溝槽432,但不從該源極汲極位置之另一者移除來形成溝槽430。
請參照圖4J,形成第一導電接點結構434以耦接至第一磊晶源極或汲極結構(例如,左手特徵422)。形成第二導電接點結構436以耦接至第二磊晶源極或汲極結構(例如,右手特徵422)。第二導電接點結構436沿著鰭402形成的比第一導電接點結構434更深。在實施例中,雖然在圖4J中並未描繪,方法更包括:在鰭402之底部處形成第二導電接點結構436之暴露表面。導電接點可包括接觸電阻率降低層和主接觸電極層,其中範例能包括對於前者的Ti、Ni、Co和對於後者的W、Ru、Co。
在實施例中,如所描繪的,第二導電接點結構436沿著鰭402比第一導電接點結構434更深。在一個這類的實施例中,如所描繪的,第一導電接點結構434並未沿著鰭402。在另一個這類的實施例中(並未描繪),第一導電接點結構434係部分地沿著鰭402。
在實施例中,第二導電接點結構436係沿著鰭402之整體。在實施例中,雖然未描繪,在藉由背側基板移除過程暴露鰭402之底部的情形中,第二導電接點結構436在鰭402之底部處具有暴露表面。
在實施例中,能製造使用在與圖4A-4J關聯所述的處理方案或處理方案之部分所製造的結構以包括以鍺和硼植入預非晶化以為了熱穩定性及低PMOS接觸電阻率的富矽保護層,像是上面與圖2、3A及3B關聯所述者。
在實施例中,鰭(且,有可能是奈米線)係由可以電荷載子摻雜的結晶矽鍺層所組成,像是(但不限於)磷、砷、硼、鎵或其組合。
在實施例中,溝槽隔離區以及全篇所述的多個溝槽隔離區(溝槽隔離結構或溝槽隔離層)可由合適於最終電隔離、或有助於永久閘極結構之部分與下層塊材基板之隔離或隔離在下層塊材基板內形成的主動區的材料所組成,像是將鰭主動區隔離。例如,在一實施例中,溝槽隔離區係由介電材料所組成,像是(但不限於)二氧化矽、氮氧化矽、氮化矽或碳摻雜的氮化矽。
閘極426可由包括閘極介電層和閘極電極層的閘極電極堆疊所組成。在實施例中,閘極電極堆疊之閘極電極係由金屬閘極所組成,並且閘極介電層428係由高k(high-k)材料所組成。例如,在一實施例中,閘極介電層428係由像是(但不限於)氧化鉿(hafnium oxide)、氮氧化鉿(hafnium oxy-nitride)、矽酸鉿(hafnium silicate)、氧化鑭(lanthanum oxide)、氧化鋯(zirconium oxide)、矽酸鋯(zirconium silicate)、氧化鉭(tantalum oxide)、鈦酸鋇鍶(barium strontium titanate)、鈦酸鋇(barium titanate)、鈦酸鍶(strontium titanate)、氧化釔(yttrium oxide)、氧化鋁(aluminum oxide)、鉛鈧鉭氧化物(lead scandium tantalum oxide)、鈮酸鉛鋅(lead zinc niobate)或其結合所組成。更進一步,閘極介電層428之部分可包括自基板鰭402之頂部少數層所形成的原生氧化物的層。在實施例中,閘極介電層428係由頂部高k部及由半導體材料之氧化物組成的下部所組成。在一實施例中,閘極介電層428係由氧化鉿之頂部部分和二氧化矽或氮氧化矽之底部部分所組成。在一些實行中,閘極介電質之部分可由「U」形結構組成,其包括實質平行於基板之表面的底部部分以及包括實質垂直於基板之頂部表面的二側壁部分。
在一實施例中,閘極電極層係由像是(但不限於)金屬氮化物、金屬碳化物、金屬矽化物、金屬鋁化物、鉿、鋯、鈦、鉭、鋁、釕、鈀、鉑、鈷、鎳或導電金屬氧化物的金屬層所組成。在特定實施例中,閘極電極層係由在金屬功函數設定(metal workfunction-setting)層上面形成的非功函數設定填充材料所組成。閘極電極層係可由P型功函數金屬或N型功函數金屬構成,其取決於電晶體是否要為PMOS或NMOS電晶體。在一些實行中,閘極電極層可由兩個或多個金屬層之堆疊構成,其中一或更多金屬層為功函數金屬層,並且至少一金屬層為導電填充層。對於PMOS電晶體,可被使用於閘極電極的金屬包括(但不限於)釕、鈀、鉑、鈷、鎳以及導電金屬氧化物,例如氧化釕。P型金屬層將使能形成具有在約4.9 eV與約5.2 eV之間功函數的PMOS閘極電極。對於NMOS電晶體,可被使用於閘極電極的金屬包括(但不限於)鉿、鋯、鈦、鉭、鋁、該些金屬的合金以及該些金屬的碳化物,像是碳化鉿、碳化鋯、碳化鈦、碳化鉭以及碳化鋁。N型金屬層將使能形成具有在約3.9 eV與約4.2 eV之間功函數的NMOS閘極電極。在一些實行中,閘極電極可由「U」形結構組成,其包括實質平行於基板之表面的底部部分以及包括實質垂直於基板之頂部表面的二側壁部分。在另一實行中,形成閘極電極的金屬層之至少一者可簡單地為實質平行於基板之頂部表面的平面層,並且不包括實質垂直於基板之頂部表面的側壁部分。在本揭露之進一步實行中,閘極電極可由U形結構和平面、非U形結構之結合構成。例如,閘極電極層可由在一或多個平面、非U形層頂上形成的一或多個U形金屬層所構成。
與閘極電極堆疊關聯的隔層可由合適於電隔離、或有助於永久閘極結構與鄰接導電接點(像是自對準接點)之隔離的材料所組成。例如,在一實施例中,隔層係由介電材料所組成,像是(但不限於)二氧化矽、氮氧化矽、氮化矽或碳摻雜的氮化矽。
閘極接點和上層閘極接點通孔可由導電材料所組成。在實施例中,接點或通孔之一或更多者係由金屬物種所組成。金屬物種可為純金屬,像是鎢、鎳或鈷,或者可為合金,像是金屬-金屬合金或金屬半導體合金(例如像是矽化物材料)。
在另一態樣中,為了使能取用成對的非對稱源極和汲極接點結構之兩者的導電接點結構,可使用前側結構製造方式之背側顯露來製造於此所述的積體電路結構。在一些示範性實施例中,電晶體之背側的顯露或其它裝置結構需要晶圓級背側處理。相較於傳統的TSV類型技術,如於此所述的電晶體之背側的顯露可在裝置胞的密集處進行,並且甚至在裝置之子區域內。更進一步而言,可進行電晶體之背側的顯露來移除在已於前側裝置處理期間沉積裝置層於其上的實質所有的施體(donor)基板。如此,微米深的TSV隨著在裝置胞中的半導體厚度在電晶體之背側的顯露為僅數十或數百奈米後變得沒有必要。
於此所述的顯露技術可開啟從「由下而上(bottom-up)」裝置製造移位到「中央向外(center-out)」製造的典範,其中「中央」為在前側製造中運用的任何層,從背側顯露,並且在背側製造中再次運用。裝置結構之前側及顯露背側之處理當主要依賴前側處理時可解決許多的與製造3D IC關聯的挑戰。
例如,可運用顯露電晶體之背側的方式來移除施體主體基板組合件的載子層及中間層之至少部分。過程流程以施體主體基板組合件之輸入開始。拋光(例如,CMP)及/或以溼或乾(例如,電漿)蝕刻製程蝕刻在施體主體基板中載子層之厚度。可運用已知合適於載子層之成分的任何研磨、拋光及/或溼/乾蝕刻製程。例如,在載子層為IV族半導體(例如,矽)時,可運用已知合適於將半導體薄化的CMP漿液。同樣的,亦可運用已知合適於將IV族半導體薄化的任何溼蝕刻劑或電漿蝕刻製程。
在一些實施例中,藉由沿著實質平行於中間層的斷裂面裂解載子層先進行上面。可利用裂解或斷裂處理來移除如大塊量體的大部分載子層,降低需要移除載子層的拋光或蝕刻時間。例如,在載子層厚度為400-900 μm時,可藉由實踐已知來促進晶圓級斷裂的任何覆蓋植入(blanket implant)來裂解100-700 μm。在一些示範性實施例中,輕元素(light element)(例如,H、He或Li)係植入到載子層內均勻目標深度,其中斷裂面是所欲的。在這類裂解過程後,可接著拋光或蝕刻在施體主體基板組合件中剩餘的載子層之厚度以完成移除。或者,在載子層未斷裂時,可運用研磨、拋光及/或蝕刻操作來移除更多的載子層之厚度。
接著,偵測中間層的暴露。使用偵測以識別當施體基板之背側表面已前進到幾乎是裝置層時的點。可實踐已知合適用於偵測運用於載子層和中間層的材料之間的變遷的任何端點偵測技術。在一些實施例中,一或更多端點準則係基於在進行拋光或蝕刻期間偵測在施體基板之背側表面之光吸收或發射上的改變。在一些實施例中,端點準則係與在施體基板背側表面之拋光或蝕刻期間副產品之光吸收或發射上的改變關聯。例如,與載子層蝕刻副產品關聯的吸收或發射波長可隨著載子層和中間層之不同成分的函數改變。在其它實施例中,端點準則係與在拋光或蝕刻施體基板之背側表面的副產品中物種的質量上的改變關聯。例如,處理的副產品可透過四極質量分析器(quadrupole mass analyzer)來取樣,並且在物種質量上的改變可相互關聯於載子層和中間層之不同成分。在另一示範性實施例中,端點準則係與在施體基板之背側表面和與施體基板之背側表面接觸的拋光表面之間摩擦上的改變關聯。
可增強中間層之偵測,其中相對於中間層,移除過程對載子層是選擇性的,因為在載子移除過程中的非均勻性可藉由在載子層和中間層之間的蝕刻率差量(etch rate delta)所緩和。若研磨、拋光及/或蝕刻操作在明顯低於移除載子層的速率的速率上移除中間層,則可甚至略過偵測。若不運用終端準則,則預定固定期間的研磨、拋光及/或蝕刻操作可在中間層材料上停止,若中間層之厚度足以用於蝕刻選擇性的話。在一些範例中,載子蝕刻率:中間層蝕刻速率為3:1-10:1,或以上。
在暴露中間層下,可移除中間層之至少部分。例如,可移除中間層之一或更多組件層。例如,可藉由拋光來均勻地移除中間層之厚度。或者,可以掩蔽或覆蓋蝕刻製程來移除中間層之厚度。過程可運用與運用來薄化載子相同的拋光或蝕刻製程,或可為具有相異的製程參數之相異的過程。例如,在中介層對於載子移除過程提供蝕刻停止時,後者的操作可運用不同的拋光或蝕刻製程,其偏好移除中間層勝過移除裝置層。在少於幾百奈米的中間層厚度要被移除時,移除過程可相對的緩慢,其對於跨晶圓均勻性最佳化,並且比運用於移除載子層之者還更精準地控制。所運用的CMP製程可例如運用漿液,其在半導體(例如,矽)和包圍裝置層且嵌入於中間層內例如作為鄰接裝置區之間電隔離的介電材料(例如,SiO)之間給予非常高的選擇性(例如,100:1-300:1或以上)。
對於其中顯露裝置層到完全移除中間層的實施例,背側處理可在裝置層之暴露的背側或在其中的特定裝置區域上開始。在一些實施例中,背側裝置層處理包括另外拋光或溼/乾蝕刻通過配置於中間層和在裝置層中預先製造的裝置區(像是源極或汲極區)之間的裝置層之厚度。
在載子層、中間層或裝置層背側係以溼及/或電漿蝕刻凹入的一些實施例中,這樣的蝕刻可為圖案化蝕刻或材料選擇性蝕刻,其將明顯非平面性(non-planarity)或拓撲帶給裝置層背側表面。如下面進一步說明的,圖案化可在裝置胞內(亦即,「胞元內」圖案化)或可跨裝置胞(亦即,「胞元間」圖案化)。在一些圖案化蝕刻實施例中,中間層之至少部分厚度被運用為硬掩膜以用於背側裝置層圖案化。因此,掩蔽的蝕刻製程可將對應的掩蔽裝置層蝕刻作為開端。
上述的處理方案可造成包括IC裝置的施體主體基板組合件,該IC裝置具有中間層之背側、裝置層之背側及/或在裝置層內一或更多半導體區之背側,及/或顯露的前側金屬化。這些顯露的區域之任一者的額外背側處理接著可於下游處理期間進行。
要理解的是,可在用於隨後處理操作以完成裝置製造(像是PMOS及/或NMOS裝置製造)相同或類似的形式中使用自上面示範性處理方案造成的結構。如完成的裝置之範例,圖5圖示依據本揭露之實施例如沿著閘極線所採的非平面積體電路結構之剖面視圖。
圖5為積體電路(IC)裝置組合件之剖面側視圖,其可包括依據於此所揭露的實施例之一或更多者的具有以鍺和硼植入預非晶化以為了熱穩定性及低PMOS接觸電阻率的富矽覆蓋層的一或更多電晶體。
請參照圖5,IC裝置組合件500包括具有於此所述一或更多積體電路結構的組件。IC裝置組合件500包括配置於電路板502(其可例如為主機板/母板)上的眾多組件。IC裝置組合件500包括配置於電路板502之第一面540和電路板502之對立第二面542上的組件。一般而言,組件可配置在面540及542的一或兩者上。特別是,IC裝置組合件500之組件之任何合適者包括利用具有以鍺和硼植入預非晶化以為了熱穩定性及低PMOS接觸電阻率的富矽保護層的IC結構之眾多的電晶體架構,如於此所揭示的。
在一些實施例中,電路板502可為印刷電路板(PCB),其包括藉由介電材料之層彼此分開且藉由導電通孔互連的多個金屬層。金屬層之任一或更多者可在所欲的電路圖案中形成,用以在耦接至電路板502的組件之間將電信號選路(可選地連同其它金屬層)。在其它實施例中,電路板502可為非PCB基板。
在圖5中所示出的IC裝置組合件500包括中介層上封裝(package-on-interposer)結構536,其藉由耦接組件516耦接到電路板502之第一面540。耦接組件516可將中介層上封裝結構536電或機械地耦接至電路板502,並且可包括錫球/焊球、插座的公及母部分、黏著劑、底部填充材料及/或任何其它合適的電及/或機械耦接結構。
中介層上封裝結構536可包括IC封裝520,其藉由耦接組件518耦接至中介層504。耦接組件518可採用任何合適的形式以用於應用,像是上面參考耦接組件516所討論的形式。雖然繪示單一IC封裝520,但多個IC封裝可耦接至中介層504。要理解的是,額外的中介層可耦接至中介層504。中介層504可提供使用以將電路板502和IC封裝520橋接的中間基板。IC封裝520可為或包括例如晶粒或任何其它合適的組件。一般而言,中介層504可將連接分散成較寬的間距或將連接重選路(reroute)成不同的連接。例如,中介層504可將IC封裝520(例如,晶粒)耦接至用於耦接至電路板502的耦接組件516之球格陣列(BGA; ball grid array)。在圖5中所示出的實施例中,IC封裝520和電路板502係附接至中介層504之對立側。在其它實施例中,IC封裝520和電路板502可附接到中介層504之相同側。在一些實施例中,三或更多的組件係藉由中介層504的方式來互連。
中介層504可由環氧樹脂(epoxy resin)、玻璃纖維加強的環氧樹脂、陶瓷材料、或像是聚亞醯氨(polyimide)的聚合物材料形成。在一些實行中,中介層504可由互替的剛性或彈性材料形成,其可包括上面所述用於在半導體基板中使用的相同材料,像是矽、鍺以及其它III-V族或IV族材料。中介層504可包括金屬互連510和通孔508,其包括(但不限於)矽穿孔(TSV; through-silicon via)506。中介層504可更包括嵌入式裝置,其包括被動及主動裝置兩者。這類裝置可包括(但不限於)電容器、解耦合電容器(decoupling capacitor)、電阻器、電感器、熔絲、二極體、變壓器、感測器、靜電放電(ESD; electrostatic discharge)裝置以及記憶體裝置。更多複雜的裝置,像是射頻(RF; radio-frequency)裝置、功率放大器、電源管理裝置、天線、陣列、感測器以及微機電(MEMS)裝置,亦可在中介層504上形成。中介層上封裝結構536可採用在本領域已知的中介層上封裝之任一者的形式。
IC裝置組合件500可包括藉由耦接組件522耦接至電路板502之第一面540的IC封裝524。耦接組件522可採取上面參考耦接組件516所討論的實施例之任一者的形式,並且IC封裝524可採取上面參考IC封裝520所討論的實施例之任一者的形式。
在圖5中所示出的IC裝置組合件500包括封裝上封裝(package-on-package)結構534,其藉耦接組件528耦接到電路板502之第二面542。封裝上封裝結構534可包括藉由耦接組件530耦接在一起的IC封裝526和IC封裝532,使得IC封裝526配置在電路板502和IC封裝532之間。耦接組件528及530可採取上面討論的耦接組件516之實施例的任一者的形式,並且IC封裝526及532可採取上面討論的IC封裝520之實施例的任一者的形式。封裝上封裝結構534可依據本領域已知的封裝上封裝結構之任一者來組態。
圖6依據本揭露之一實行圖示計算裝置600。計算裝置600收置有板602。板602可包括若干個組件,組件包括(但不限於)處理器604以及至少一通訊晶片606。處理器604係實體地且電性地耦接至板602。在一些實行中,至少一通訊晶片606亦實體地且電性地耦接至板602。在進一步實行中,通訊晶片606係為部分的處理器604。
取決於其應用,計算裝置600可包括可或不可實體地且電性地耦接至板602的其它組件。這些其它組件包括(但不限於)揮發性記憶體(例如,DRAM)、非揮發性記憶體(例如,ROM)、快閃記憶體、圖形處理器、數位信號處理器、密碼處理器、晶片組、天線、顯示器、觸控螢幕顯示器、觸控螢幕控制器、電池、音訊編解碼器、視訊編解碼器、功率放大器、全球定位系統(GPS; global positioning system)裝置、羅盤、加速度計、陀螺儀、揚聲器、攝像機以及大量儲存裝置(像是硬碟驅動、光碟(CD)、數位多功能光碟(DVD)等)。
通訊晶片606賦能無線通訊用於傳輸資料到計算裝置600及從計算裝置600傳輸資料。可使用術語「無線」及其衍生來描述電路、裝置、系統、方法、技術、通訊通道等,其可透過使用通過非固態媒體之調變的電磁射線來通訊資料。該術語並非暗示關聯的裝置不包含任何線,雖然在一些實施例中他們可能沒有。通訊晶片606可實行若干個無線標準或協定之任一者,包括(但不限於)Wi-Fi(IEEE 802.11家族)、WiMAX(IEEE 802.16家族)、IEEE 802.20、長期演進(LTE; long term evolution)、Ev-DO、HSPA+、HSDPA+、HSUPA+、EDGE、GSM、GPRS、CDMA、TDMA、DECT、藍牙、其衍生以及指定為3G、4G、5G及以上的任何其它無線協定。計算裝置600可包括複數個通訊晶片606。舉例而言,第一通訊晶片606可專用於像是Wi-Fi和藍牙的較短範圍無線通訊,並且第二通訊晶片606可專用於像是GPS、EDGE、GPRS、CDMA、WiMAX、LTE、Ev-DO及其它者的較長範圍無線通訊。
計算裝置600之處理器604包括封裝在處理器604內的積體電路晶粒。在本揭露之一些實行中,處理器之積體電路晶粒包括一或更多電晶體架構,其利用依據本揭露之實施例的實行具有以鍺和硼植入預非晶化以為了熱穩定性及低PMOS接觸電阻率的富矽保護層的IC結構。術語「處理器」可指的是從暫存器及/或記憶體處理電子資料以將該電子資料變換成可儲存在暫存器及/或記憶體中的其他電子資料之任何裝置或裝置的部分。
通訊晶片606亦包括封裝在通訊晶片606內的積體電路晶粒。依據本揭露之實施例的另一實行中,通訊晶片之積體電路晶粒包括一或更多電晶體架構,其利用依據本揭露之實施例的實行具有以鍺和硼植入預非晶化以為了熱穩定性及低PMOS接觸電阻率的富矽保護層的IC結構。
在進一步的實行中,在計算裝置600內收置的另一組件可包含有包括一或更多電晶體架構的積體電路晶粒,該架構利用具有以鍺和硼植入預非晶化以為了熱穩定性及低PMOS接觸電阻率的富矽保護層的IC結構。
在各種實行中,計算裝置600可為膝上型電腦、易網機(netbook)、筆記型電腦、超輕薄筆電(ultrabook)、智慧型電話、平板、個人數位助理(PDA; personal digital assistant)、超級行動PC(ultra mobile PC)、行動電話、桌上型電腦、伺服器、印表機、掃描器、監視器、機上盒、娛樂控制單元、數位相機、可攜音樂播放器或數位錄影機。在進一步實行中,計算裝置600可為處理資料的任何其它電子裝置。
因此,於此所述的實施例包括電晶體架構,其利用具有以鍺和硼植入預非晶化以為了熱穩定性及低PMOS接觸電阻率的富矽保護層之IC結構。
本揭露之例示的實施之上面的說明,包括在摘要中所描述者,並不打算為窮舉的或將本發明限制為揭露的精準的形式。在當為了例示的目的於此說明本揭露的特定實行和用於本揭露的範例的同時,如在相關領域中具有通常知識者所認知,在本揭露之範圍內各種等效修飾為可能的。
可按照上述詳細的說明對本揭露作成這些修飾。在下列申請專利範圍中使用的術語不應理解為將本揭露限制到在說明書及申請專利範圍中揭露的特定實行。相反的,本揭露之範圍係用以整體地由下列申請專利範圍所決定,其係用以依據所建立的申請專利範圍解釋的準則來理解。
範例實施例1:一種積體電路結構包括在子鰭之上的複數個奈米線。閘極堆疊在該複數個奈米線和該子鰭之上。磊晶源極或汲極結構在該複數個奈米線之對立端上。磊晶源極或汲極結構包含鍺和硼,並且保護層包含矽以及在該磊晶源極或汲極結構上的鍺。包含矽化鈦的導電接點在該磊晶源極或汲極結構上,並且B 11在該磊晶源極或汲極結構和該導電接點材料之邊界處。
範例實施例2:實施例1之積體電路結構,其中該磊晶源極或汲極結構包含PMOS磊晶源極或汲極結構。
範例實施例3:實施例1或2之積體電路結構,其中在該磊晶源極或汲極結構中的該鍺之原子百分比約為95-100%。
範例實施例4:實施例1、2或3之積體電路結構,其中在該保護層中該矽之原子百分比約為85-95%。
範例實施例5:實施例1,2,3或4之積體電路結構,其中在該保護層中鍺的原子百分比約為5-15%。
範例實施例6:實施例1、2、3或4之積體電路結構,其中在該保護層中硼之化學濃度約為3-4e 21
範例實施例7:實施例1、2、3、4、5或6之積體電路結構,其中該保護層在厚度上約為1-6 nm。
範例實施例8:實施例1、2、3、4、5、6或7之積體電路結構,其中該保護層的存在造成~2e-9 Ohm cm2的接觸電阻率。
範例實施例9:實施例1、2、3、4、5、6、7或8之積體電路結構,其中該保護層未覆蓋該磊晶源極或汲極結構之頂部。
範例實施例10:一種計算裝置,包含板以及耦接至該板的組件。該組件包括積體電路結構,其包含在子鰭之上的複數個奈米線。閘極堆疊在該複數個奈米線和該子鰭之上。磊晶源極或汲極結構在該複數個奈米線之對立端上。磊晶源極或汲極結構包含鍺和硼,並且保護層包含矽以及在該磊晶源極或汲極結構上的鍺。包含矽化鈦的導電接點在該磊晶源極或汲極結構上。
範例實施例11:實施例10之計算裝置,更包含:耦接至該板的記憶體。
範例實施例12:實施例10或11之計算裝置,更包含:耦接至該板的通訊晶片。
範例實施例13:實施例10、11或12之計算裝置,更包含:耦接至該板的電池。
範例實施例14:實施例10、11、12或13之計算裝置,其中該組件為封裝的積體電路晶粒。
範例實施例15:一種積體電路結構包括在子鰭之上的複數個奈米線。閘極堆疊在該複數個奈米線和該子鰭之上。磊晶源極或汲極結構在該複數個奈米線之對立端上,該磊晶源極或汲極結構包含了包含鍺和硼的第一材料,並且保護層在該磊晶源極或汲極結構上,該保護層包含以鍺和硼植入的矽。
範例實施例16:實施例15之積體電路結構,其中該磊晶源極或汲極結構包含PMOS磊晶源極或汲極結構,其具有約95-100%之該鍺的原子百分比。
範例實施例17:實施例15或16的積體電路結構,其中在該保護層中該矽的原子百分比約為85-95%,在該保護層中鍺的原子百分比約為5-15%並且在該保護層中硼的化學濃度約為3-4e 21
範例實施例18:實施例15、16或17之積體電路結構,其中該保護層在厚度上約為1-6 nm。
範例實施例19:一種計算裝置包含板以及耦接至該板的組件。該組件包括包含PMOS區的積體電路結構。該PMOS區包含在子鰭上面的複數個奈米線。閘極堆疊在該複數個奈米線和該子鰭之上。磊晶源極或汲極結構在該複數個奈米線之對立端上。磊晶源極或汲極結構包含鍺和硼,並且保護層包含以鍺和硼植入的矽。
範例實施例20:實施例19之計算裝置,更包含:耦接至該板的記憶體。
100:鰭式場效電晶體結構 102:基板 104:鰭 106:子鰭部 108:突出鰭部 110:隔離結構 112:位置 200:前驅結構 202:基板 204:鰭 206:子鰭部 208:突出鰭部 210:隔離結構 212:位置 214:奈米線/奈米帶 216:犧牲釋放層 218:覆蓋介電層 300:環繞式閘極積體電路結構 302:基板 306:子鰭 310:隔離結構 314:奈米線 318:介電覆蓋層 320:閘極堆疊 322A:閘極隔層 322B:閘極隔層 322C:隔層延伸 324:磊晶源極或汲極結構 350:環繞式閘極積體電路結構 351:P型金屬氧化物半導體區 352:基板 354:磊晶源極或汲極結構 356:子鰭 358:材料 360:保護層 362:Ti矽化物接點 364:導電接點材料 400:堆疊 402:鰭 404:矽鍺層 404’:矽鍺層 406:奈米線 406’:奈米線 408:保護蓋 410:虛設閘極堆疊 412:腔室 414:上閘極隔層 416:腔室隔層 418:溝槽 420:犧牲材料 422:磊晶源極或汲極結構 424:層間介電材料 426:永久閘極電極 428:永久閘極介電質 430:溝槽 432:溝槽 434:導電接點結構 436:導電接點結構 500:積體電路裝置組合件 502:電路板 504:中介層 506:矽穿孔 508:通孔 510:金屬互連 516:耦接組件 518:耦接組件 520:積體電路封裝 522:耦接組件 524:積體電路封裝 526:積體電路封裝 528:耦接組件 530:耦接組件 532:積體電路封裝 534:封裝上封裝結構 536:中介層上封裝結構 540:面 542:面 600:計算裝置 602:板 604:處理器 606:通訊晶片
[圖1A]圖示具有高深寬比隔離結構及子鰭的finFET結構之剖面視圖。
[圖1B]圖示奈米線或奈米帶前驅結構之剖面視圖。
[圖2A及2B]分別圖示環繞式閘極積體電路結構之閘極切割剖面視圖及鰭切割剖面視圖。
[圖3A]圖示穿過環繞式閘極積體電路結構之磊晶源極或汲極結構的鰭切割剖面視圖。
[圖3B]圖示以富Si、Ge高化學硼保護層覆蓋的磊晶源極或汲極結構之跨鰭穿透式電子顯微鏡(TEM)影像。
[圖4A-4J]圖示依據本揭露之實施例在製造環繞式閘極積體電路結構之方法中的各種操作之剖面視圖。
[圖5]為積體電路(IC)裝置組合件之剖面側視圖,其可包括依據於此所揭露的實施例之一或更多者的具有以鍺和硼植入預非晶化以為了熱穩定性及低PMOS接觸電阻率的富矽覆蓋層的一或更多電晶體。
[圖6]圖示依據本揭露之一實行的計算裝置。
500:積體電路裝置組合件
502:電路板
504:中介層
506:矽穿孔
508:通孔
510:金屬互連
516:耦接組件
518:耦接組件
520:積體電路封裝
522:耦接組件
524:積體電路封裝
526:積體電路封裝
528:耦接組件
530:耦接組件
532:積體電路封裝
534:封裝上封裝結構
536:中介層上封裝結構
540:面
542:面

Claims (20)

  1. 一種積體電路結構,包含: 在子鰭上面的複數個奈米線; 在該複數個奈米線和該子鰭之上的閘極堆疊; 在該複數個奈米線之對立端上的磊晶源極或汲極結構,該磊晶源極或汲極結構包含鍺和硼,並且保護層包含矽和在該磊晶源極或汲極結構上的鍺;以及 在該磊晶源極或汲極結構上包含矽化鈦的導電接點材料。
  2. 如請求項1所述的積體電路結構,其中該磊晶源極或汲極結構包含PMOS磊晶源極或汲極結構。
  3. 如請求項1或2所述的積體電路結構,其中在該磊晶源極或汲極結構中的該鍺之原子百分比約為95-100%。
  4. 如請求項1或2所述的積體電路結構,其中在該保護層中該矽之原子百分比約為85-95%。
  5. 如請求項1或2所述的積體電路結構,其中在該保護層中鍺的原子百分比約為5-15%。
  6. 如請求項1或2所述的積體電路結構,其中在該保護層中硼之化學濃度約為3-4e 21
  7. 如請求項1或2所述的積體電路結構,其中該保護層在厚度上約為1-6 nm。
  8. 如請求項1或2所述的積體電路結構,其中該保護層的存在造成~2e-9 Ohm cm2的接觸電阻率。
  9. 如請求項1或2所述的積體電路結構,其中該保護層未覆蓋該磊晶源極或汲極結構之頂部。
  10. 一種計算裝置,包含: 板,以及 耦接至該板的組件,該組件包括積體電路結構,其包含: 在子鰭上面的複數個奈米線; 在該複數個奈米線和該子鰭之上的閘極堆疊; 在該複數個奈米線之對立端上的磊晶源極或汲極結構,該磊晶源極或汲極結構包含鍺和硼,並且保護層包含矽和在該磊晶源極或汲極結構上的鍺;以及 在該磊晶源極或汲極結構上包含矽化鈦的導電接點材料。
  11. 如請求項10所述的計算裝置,更包含: 耦接至該板的記憶體。
  12. 如請求項10或11所述的計算裝置,更包含: 耦接至該板的通訊晶片。
  13. 如請求項10或11所述的計算裝置,更包含: 耦接至該板的電池。
  14. 如請求項10或11所述的計算裝置,其中該組件為封裝的積體電路晶粒。
  15. 一種積體電路結構,包含: 在PMOS區中在子鰭上面的複數個奈米線; 在該複數個奈米線和該子鰭之上的閘極堆疊;以及 在該複數個奈米線之對立端上的磊晶源極或汲極結構,該磊晶源極或汲極結構包含鍺和硼,並且保護層在該磊晶源極或汲極結構上,該保護層包含以鍺和硼植入的矽。
  16. 如請求項15所述的積體電路結構,其中該磊晶源極或汲極結構包含PMOS磊晶源極或汲極結構,其具有約95-100%之該鍺的原子百分比。
  17. 如請求項15或16所述的積體電路結構,其中在該保護層中該矽的原子百分比約為85-95%,在該保護層中鍺的原子百分比約為5-15%並且在該保護層中硼的化學濃度約為3-4e 21
  18. 如請求項15或16所述的積體電路結構,其中該保護層在厚度上約為1-6 nm。
  19. 一種計算裝置,包含: 板,以及 耦接至該板的組件,該組件包括積體電路結構,其包含: PMOS區,其包含: 在子鰭上面的複數個奈米線; 在該複數個奈米線和該子鰭之上的閘極堆疊;以及 在該複數個奈米線之對立端上的磊晶源極或汲極結構,該磊晶源極或汲極結構包含鍺和硼,並且保護層包含以鍺和硼植入的矽,使得B11在該磊晶源極或汲極結構和導電接點材料之位置的邊界處。
  20. 如請求項19所述的計算裝置,更包含: 耦接至該板的記憶體。
TW111130922A 2021-09-24 2022-08-17 以鍺和硼植入預非晶化以為了熱穩定性及低pmos接觸電阻率的富矽覆蓋層 TW202332045A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US17/485,167 US20230101725A1 (en) 2021-09-24 2021-09-24 Silicon rich capping layer pre-amorphized with germanium and boron implants for thermal stability and low pmos contact resistivity
US17/485,167 2021-09-24

Publications (1)

Publication Number Publication Date
TW202332045A true TW202332045A (zh) 2023-08-01

Family

ID=83229027

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111130922A TW202332045A (zh) 2021-09-24 2022-08-17 以鍺和硼植入預非晶化以為了熱穩定性及低pmos接觸電阻率的富矽覆蓋層

Country Status (5)

Country Link
US (1) US20230101725A1 (zh)
EP (1) EP4156281A1 (zh)
KR (1) KR20230043687A (zh)
CN (1) CN115863339A (zh)
TW (1) TW202332045A (zh)

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9337337B2 (en) * 2013-08-16 2016-05-10 Taiwan Semiconductor Manufacturing Company, Ltd. MOS device having source and drain regions with embedded germanium-containing diffusion barrier
WO2018182620A1 (en) * 2017-03-30 2018-10-04 Intel Corporation Transistors employing cap layer for ge-rich source/drain regions
US11450739B2 (en) * 2018-09-14 2022-09-20 Intel Corporation Germanium-rich nanowire transistor with relaxed buffer layer
US10950725B2 (en) * 2018-09-28 2021-03-16 Taiwan Semiconductor Manufacturing Company, Ltd. Epitaxial source/drain structure and method of forming same

Also Published As

Publication number Publication date
KR20230043687A (ko) 2023-03-31
EP4156281A1 (en) 2023-03-29
CN115863339A (zh) 2023-03-28
US20230101725A1 (en) 2023-03-30

Similar Documents

Publication Publication Date Title
US20220416024A1 (en) Gate-all-around integrated circuit structures having underlying dopant-diffusion blocking layers
CN108369957B (zh) 形成用于纳米线设备结构的自对准垫片的方法
US20230116170A1 (en) Gate-all-around integrated circuit structures having high mobility
KR102309367B1 (ko) 비대칭 프로파일을 갖는 핀 구조체들을 형성하는 방법 및 장치
US20210193836A1 (en) Gate-all-around integrated circuit structures having devices with channel-to-substrate electrical contact
TW202129971A (zh) 具有低長寬比隔離結構和子鰭的環繞式閘極積體電路結構
TW202105721A (zh) 具有磷砷共摻雜物的源極或汲極結構
KR102351550B1 (ko) 측벽 라이너를 갖는 핀 구조를 형성하는 장치 및 방법
TW202145564A (zh) 具有高磷摻雜物濃度的源極和汲極
TW202201796A (zh) 具有在絕緣體上的應變源極或汲極結構之閘極全包圍式積體電路結構
EP4109548A1 (en) Nanoribbon sub-fin isolation by backside si substrate removal etch selective to source and drain epitaxy
EP4108629A1 (en) Gate-all-around integrated circuit structures having gate height reduction by fin hard mask removal post dummy gate patterning removal
EP4109523A1 (en) Buried power rail with a silicide layer for well biasing
TW202213625A (zh) 用於製造先進積體電路結構之閘極與鰭片微調隔離
TW202201720A (zh) 堆疊式叉形片電晶體
US20210193807A1 (en) Gate-all-around integrated circuit structures having adjacent deep via substrate contacts for sub-fin electrical contact
TW202332045A (zh) 以鍺和硼植入預非晶化以為了熱穩定性及低pmos接觸電阻率的富矽覆蓋層
EP4156283A1 (en) Low temperature, high germanium, high boron sige:b pepi with a silicon rich capping layer for ultra-low pmos contact resistivity and thermal stability
WO2017111874A1 (en) Dual threshold voltage (vt) channel devices and their methods of fabrication
WO2017052649A1 (en) Deep epi enabled by backside reveal for stress enhancement & contact
EP4109558A1 (en) Reduced contact resistivity with pmos germanium and silicon doped with boron gate all around transistors
EP4203062A1 (en) Low temperature, high germanium, high boron sige:b pepi with titanium silicide contacts for ultra-low pmos contact resistivity and thermal stability
EP4109554A1 (en) Lateral confinement of source drain epitaxial growth in non-planar transistor for cell height scaling
EP4064334A1 (en) Fin doping and integrated circuit structures resulting therefrom
TWI839471B (zh) 具有鍺奈米線通道結構的環繞式閘極積體電路結構