TW202322095A - 螢幕控制系統 - Google Patents

螢幕控制系統 Download PDF

Info

Publication number
TW202322095A
TW202322095A TW111131621A TW111131621A TW202322095A TW 202322095 A TW202322095 A TW 202322095A TW 111131621 A TW111131621 A TW 111131621A TW 111131621 A TW111131621 A TW 111131621A TW 202322095 A TW202322095 A TW 202322095A
Authority
TW
Taiwan
Prior art keywords
command
units
control system
serial
screen control
Prior art date
Application number
TW111131621A
Other languages
English (en)
Other versions
TWI825938B (zh
Inventor
楊竣棠
林晉禾
黄詠揚
楊哲昌
Original Assignee
聯詠科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 聯詠科技股份有限公司 filed Critical 聯詠科技股份有限公司
Publication of TW202322095A publication Critical patent/TW202322095A/zh
Application granted granted Critical
Publication of TWI825938B publication Critical patent/TWI825938B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/222Studio circuitry; Studio devices; Studio equipment
    • H04N5/262Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
    • H04N5/268Signal distribution or switching
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/1423Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display
    • G06F3/1446Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display display composed of modules, e.g. video walls
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/147Digital output to display device ; Cooperation and interconnection of the display device with other functional units using display panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/02Composition of display devices
    • G09G2300/026Video wall, i.e. juxtaposition of a plurality of screens to create a display screen of bigger dimensions
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/14Solving problems related to the presentation of information to be displayed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2350/00Solving problems of bandwidth in display systems
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2356/00Detection of the display position w.r.t. other display screens
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/10Use of a protocol of communication by packets in interfaces along the display data pipeline

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Multimedia (AREA)
  • Human Computer Interaction (AREA)
  • General Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Hardware Design (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

一種螢幕控制系統,包含有一源頭控制器、複數個串接單元、複數個傳輸通道及複數個反饋通道。該複數個串接單元逐級串接並耦接於該源頭控制器,用來控制一顯示螢幕。每一傳輸通道耦接於該複數個串接單元之其中二者之間或該複數個串接單元之其中一者與該源頭控制器之間,該複數個傳輸通道用來從該源頭控制器傳送一視訊資料及一指令至該複數個串接單元。每一反饋通道耦接於該複數個串接單元之其中二者之間或該複數個串接單元之其中一者與該源頭控制器之間,該複數個反饋通道用來從該複數個串接單元之其中一者傳送一反饋資料至該源頭控制器。

Description

螢幕控制系統
本發明係指一種螢幕控制系統,尤指一種由複數個串接單元組成的螢幕控制系統。
近年來,大尺寸顯示螢幕普遍藉由拼接螢幕(splicing screen)來實現,拼接螢幕可採用液晶顯示(Liquid Crystal Display,LCD)或發光二極體(Light-Emitting Diode,LED)等顯示技術,能夠同時播送資訊至大量的群眾。舉例來說,可將一塊由發光二極體拼接螢幕所構成的數位看板設置於人潮擁擠之處,以對人們顯示如廣告、電影、交通狀況等各種資訊。拼接螢幕通常是由多個燈箱(light box)組成,其中每一燈箱具有一顯示面板、一資料分離器(data splitter)及/或一或多個驅動器及控制器。驅動器及控制器可用來驅動並控制顯示面板顯示影像。資料分離器可實現於每一燈箱中或實現於傳送視訊資料的視訊源,可用來分割並分配視訊資料至拼接螢幕上的每一片段以進行顯示。
源頭控制器(如視訊源或電腦)可傳送一系列指令以設定每一燈箱內的控制器,進而對拼接螢幕進行控制,當設定完畢後,燈箱即可開始接收視訊資料。指令串可透過任意方式傳輸,舉例來說,可透過一低速介面來傳輸指令串,同時利用相對較快的高速介面來傳輸視訊資料,此二種介面彼此獨立且具有不同的傳輸速度。低速指令介面通常採用半雙工的傳輸方式(其在同一時間點僅能夠執行讀取及寫入操作之其中一者),使得指令串的傳輸速度較慢且需要較長的傳輸時間,特別是當整體螢幕尺寸較大且由大量燈箱組成的情況下。
在另一範例中,可利用一匯流排連接於拼接螢幕上的所有燈箱之間,以將指令串傳送至燈箱。在大尺寸拼接螢幕的大量燈箱之下,匯流排的實體長度可能極長,因而存在大量的電容性及電阻性負載,使指令串的傳輸速度受限。而另一種傳輸方案係利用乙太網路(Ethernet)來傳輸指令串及視訊資料,然而,由於乙太網路的頻寬限制,需使用大量的導線來達到足夠的傳輸能力,而使用大量的傳輸線及其對應的輸入輸出接腳(I/O pin)提高了整體系統成本,同時造成指令傳輸的操作速度下降。
在液晶顯示螢幕/發光二極體螢幕之高解析度及大尺寸趨勢之下,燈箱的數量必然隨之而增加。在此情況下,需要更多時間來執行用於燈箱的控制器之指令傳輸及參數設定。因此,如何改善指令串的傳輸速度已成為本領域之重要課題。
因此,本發明之主要目的即在於提出一種螢幕控制系統,其可將指令串及視訊資料整合在同一個高速傳輸介面中以加速指令傳輸,並減少額外的輸入輸出接腳以降低電路成本。
本發明之一實施例揭露一種螢幕控制系統,其包含有一源頭控制器、複數個串接單元、複數個傳輸通道及複數個反饋通道。該複數個串接單元逐級串接並耦接於該源頭控制器,用來控制一顯示螢幕。該複數個傳輸通道中的每一傳輸通道耦接於該複數個串接單元之其中二者之間或該複數個串接單元之其中一者與該源頭控制器之間,該複數個傳輸通道用來從該源頭控制器傳送一視訊資料及一指令至該複數個串接單元。該複數個反饋通道中的每一反饋通道耦接於該複數個串接單元之其中二者之間或該複數個串接單元之其中一者與該源頭控制器之間,該複數個反饋通道用來從該複數個串接單元之其中一者傳送一反饋資料至該源頭控制器。
本發明之另一實施例揭露一種螢幕控制系統,其包含有一源頭控制器、複數個串接單元及複數個傳輸通道。該複數個串接單元逐級串接並耦接於該源頭控制器,用來控制一顯示螢幕。該複數個傳輸通道中的每一傳輸通道耦接於該複數個串接單元之其中二者之間或該複數個串接單元之其中一者與該源頭控制器之間,該複數個傳輸通道用來從該源頭控制器傳送一視訊資料及一指令至該複數個串接單元。其中,該複數個傳輸通道耦接該源頭控制器與該複數個串接單元以形成一封閉迴路。
本發明之另一實施例揭露一種螢幕控制系統,其包含有一源頭控制器、複數個串接單元及複數個傳輸通道。該複數個串接單元逐級串接並耦接於該源頭控制器,用來控制一顯示螢幕。該複數個傳輸通道中的每一傳輸通道耦接於該複數個串接單元之其中二者之間或該複數個串接單元之其中一者與該源頭控制器之間,該複數個傳輸通道用來從該源頭控制器傳送一視訊資料及一指令至該複數個串接單元。
第1圖為本發明實施例一螢幕控制系統10之示意圖。如第1圖所示,螢幕控制系統10包含有複數個串接單元,其中每一串接單元可以是一燈箱(light box),其包含有一顯示面板、一資料分離器(data splitter)、及/或一或多個驅動器及控制器。串接單元中的顯示面板可用以構成拼接螢幕(splicing screen),也就是說,拼接螢幕是由分別包含在複數個串接單元中的複數個顯示面板所組成。舉例來說,若拼接螢幕是發光二極體(Light-Emitting Diode,LED)拼接螢幕時,顯示面板上的每一串接單元可包含一發光二極體畫素陣列,作為螢幕一部分。
螢幕控制系統10另包含有一源頭控制器100,源頭控制器100可傳送指令串以對串接單元進行設定,並傳送欲在螢幕上顯示之視訊資料。指令串可用來設定串接單元中的控制器,其中,此控制器可以是設置於一或多個晶片中的控制電路(如積體電路(Integrated Circuit,IC))。控制器需透過接收到的指令來進行設定,以在正確設定完成之後能夠正常運作並處理視訊資料。源頭控制器100可由一視訊板(video board)來實現,其可包括一主控制器及/或連接於一電腦。視訊板可透過一視訊介面來接收視訊內容,並將視訊內容轉換為串接單元之控制器可接收的視訊資料。視訊介面可以是例如數位視訊介面(Digital Visual Interface,DVI)、高解析度多媒體介面(High-Definition Multimedia Interface,HDMI)、視訊圖形陣列(Video Graphics Array,VGA)或顯示連接埠(Display Port,DP)等。因此,視訊資料可透過高速傳輸介面傳送至每一串接單元。
在此例中,源頭控制器100可透過複數個傳輸通道及複數個反饋通道耦接於逐級串接的串接單元,其中,每二相鄰串接單元可透過一傳輸通道及一反饋通道互相耦接,源頭控制器100則透過一傳輸通道及一反饋通道耦接至第一個串接單元(即位於第一級的串接單元)。第一個串接單元另透過一傳輸通道及一反饋通道耦接至第二個串接單元(即位於第二級的串接單元),第二個串接單元再透過一傳輸通道及一反饋通道耦接至第三個串接單元(即位於第三級的串接單元),並以此類推。因此,串接單元彼此串接而形成一菊花鏈(daisy chain),且每一串接單元直接耦接於一先前串接單元及一後續串接單元之間,除了最後一個串接單元(即位於最後一級的串接單元)僅耦接於先前串接單元,且第一個串接單元耦接於後續串接單元及源頭控制器100之間。在這樣的連接方式之下,串接單元可處理指令並將指令傳送至下一級,透過適當的時脈回復及指令處理即可使串接單元的數量無限制地增加。如此一來,可在大尺寸及高解析度的拼接螢幕上實現高速指令及資料傳輸。
如第1圖所示,用來建構拼接螢幕的串接單元可設置為陣列形式,並透過任意方式耦接以形成菊花鏈。舉例來說,串接單元可連接為S形、或由外而內依序連接。只要顯示螢幕上所有串接單元依序連接而形成菊花鏈,其相關的實施方式皆應屬於本發明之範疇。
在螢幕控制系統10中,視訊資料及指令串皆可透過傳輸通道傳輸,而反饋通道可用來傳輸由任一串接單元至源頭控制器100之反饋資料。
傳輸通道可包含各種適合的高速傳輸介面,例如V-by-One介面、顯示連接埠介面、高解析度多媒體介面及/或行動產業處理器介面(Mobile Industry Processor Interface,MIPI)等。源頭控制器100可透過傳輸通道上的高速傳輸介面來發送視訊資料及相關指令。更明確來說,源頭控制器100可透過傳輸通道發送視訊資料及指令至位於第一級的串接單元,且每一串接單元(除了最後一個串接單元以外)皆可透過傳輸通道發送視訊資料及指令至下一級的串接單元。在此情況下,視訊資料傳輸及指令傳輸皆可嵌入相同的高速傳輸介面,使得指令被快速傳送至每一串接單元。
一般來說,指令可分為二種類型:“寫入”及“讀取”。“寫入”指令可將指令資料寫入一個或數個目標串接單元,以控制目標串接單元之運作;“讀取”指令使得源頭控制器100可讀取一個或數個目標串接單元的特定狀態。舉例來說,源頭控制器100可發送一“讀取”指令至一目標串接單元,以指示該目標串接單元回傳特定資料,回傳之資料可以是例如溫度、濕度、及/或串接單元之面板上的發光狀態,但不限於此。
當一串接單元接收到指令之後,可判斷指令是否用於其自身,並對應接收及解碼指令資料以執行相對應的操作(如因應“讀取”指令而回傳資料或因應“寫入”指令而修改部分設定),或者僅將指令傳送至後續串接單元。在此例中,反饋通道可用來將反饋資料從串接單元回傳至源頭控制器,因此,傳輸通道專用於指令/資料傳輸。更明確來說,每一串接單元可透過反饋通道將反饋資料發送至前一個串接單元,且源頭控制器100可透過反饋通道從位於第一級的串接單元接收反饋資料。反饋通道可透過任意且適合的傳輸介面來實現,其可相同或不同於傳輸通道之傳輸介面。
在此例中,傳輸通道及反饋通道為彼此分開的單向通道。因此,指令及反饋資料可透過不同通道同時進行傳輸,以改善指令的傳輸速度,能夠實現具有更多數量的串接單元之大尺寸拼接螢幕。
值得注意的是,第1圖僅繪示一種用於螢幕控制系統的連接方式之實施例。在另一實施例中,為了進一步降低電路成本,可省略反饋通道,並透過傳輸通道來傳輸反饋資料。
第2圖為本發明實施例一螢幕控制系統20之示意圖。如第2圖所示,螢幕控制系統20包含有一源頭控制器200及複數個串接單元,每一串接單元逐級耦接並耦接至源頭控制器200。在螢幕控制系統20中,串接單元及源頭控制器200之運作類似於螢幕控制系統10中的串接單元及源頭控制器100,故在此不詳述。螢幕控制系統20與螢幕控制系統10之間的差異在於,螢幕控制系統20僅包含耦接於串接單元之間或串接單元與源頭控制器200之間的傳輸通道,但未包含任何反饋通道。
在此例中,串接單元同樣透過一菊花鏈的方式串接,其中,每二相鄰串接單元透過一傳輸通道互相耦接,且源頭控制器200透過一傳輸通道耦接至第一個串接單元(即位於第一級的串接單元)。此外,源頭控制器200亦透過一傳輸通道耦接至最後一個串接單元(即位於最後一級的串接單元)。在此情況下,傳輸通道可將源頭控制器200與串接單元依序串接而形成一封閉迴路。
在第2圖之連接方式中,傳輸通道為單向通道,且反饋資料可透過傳輸通道進行傳送並回傳至源頭控制器200。更明確來說,源頭控制器200可發送視訊資料及相關指令至第一個串接單元,且每一串接單元(除了最後一個串接單元以外)皆可發送視訊資料及相關指令至下一級的串接單元。當串接單元接收到一“讀取”指令其指示需要反饋資料時,可將反饋資料發送至其下一級的串接單元,並以此類推,而最後一級的串接單元再將反饋資料回傳至源頭控制器200。上述資料/指令傳輸僅須透過傳輸通道實現,因此可移除反饋通道及其相關的輸入輸出接腳(I/O pin),以進一步降低多餘的走線及接腳之成本。
同樣地,在這樣的連接方式中,串接單元可設置為陣列形式並透過任意方式耦接。在一實施例中,若串接單元連接而形成封閉迴路,則源頭控制器200可傳送指令以檢驗連結路徑是否正常運作,以改善螢幕控制系統20之穩定性。舉例來說,若傳送至第一個串接單元的指令能夠順利且正確地通過最後一個串接單元而被源頭控制器200接收,源頭控制器200即可判斷整體連結路徑皆可正常運作。除此之外,源頭控制器200亦可在視訊資料通過整個迴路之後,從最後一個串接單元接收視訊資料。如此一來,源頭控制器200可檢驗視訊資料之正確性(如透過一檢驗規則,例如循環冗餘檢查碼(Cyclic Redundancy Check,CRC)),以判斷資料傳輸是否正常進行。
為了實現資料/指令之傳輸,串接單元應設置有相關的控制電路。第3圖為本發明實施例一串接單元的一前饋電路300之示意圖,前饋電路300可設置於螢幕控制系統10或20中的任一串接單元。如第3圖所示,前饋電路300包含有一接收器302、一指令處理電路304、一時脈處理電路306及一傳輸器308。接收器302可用來接收來自於前一級的串接單元之輸入訊號(或第一個串接單元係從源頭控制器接收),並從輸入訊號中取出指令、視訊資料及/或時脈。指令處理電路304可用來處理指令或旁通指令。更明確來說,指令處理電路304可對指令進行解碼並根據指令內容判斷其是否執行任何操作或僅僅是旁通指令,接著再發送指令至後續串接單元。在一實施例中,指令處理電路304可修改指令以產生專屬於後續串接單元之修改後的指令。時脈處理電路306可包含一鎖相迴路(Phase-Locked Loop,PLL)或任何其它適當的時脈回復電路,可用來移除時脈抖動及/或恢復串接單元所接收的輸入訊號中內嵌的時脈訊號。傳輸器308可用來傳送視訊資料及指令至下一級的串接單元。更明確來說,傳輸器308可結合回復的時脈訊號與指令及/或視訊資料,並將其發送至後續串接單元。
第4圖為本發明實施例一串接單元的一反饋電路400之示意圖,反饋電路400可設置於包含有反饋通道的螢幕控制系統10中的任一串接單元,用來傳送反饋資料。如第4圖所示,反饋電路400包含有一反饋接收器402、一指令處理電路404、一時脈處理電路406、一反饋傳輸器408及一多工器410。反饋接收器402可用來接收來自於下一級的串接單元之反饋資料。指令處理電路404可根據所接收的指令來產生一反饋資料。如上所述,串接單元可因應“讀取”指令來產生反饋資料,而指令處理電路404可用來實現此目的。指令處理電路404可和前饋電路300中的指令處理電路304整合,抑或獨立設置。時脈處理電路406類似於前饋電路300之時脈處理電路306,可用來處理及回復時脈訊號。反饋傳輸器408可傳送反饋資料至前一級的串接單元,其中,反饋資料包括該串接單元產生的反饋資料以及從下一級的串接單元接收的反饋資料當中至少一者,該些反饋資料可利用多工器410進行整合。
值得注意的是,第1圖中的螢幕控制系統10包含有傳輸通道及反饋通道,因此串接單元可同時包含有前饋電路300及反饋電路400以分別用於前饋傳輸及反饋傳輸。另一方面,第2圖中的螢幕控制系統20僅包含傳輸通道,因此串接單元僅包含前饋電路300,在此例中,前饋電路300除了傳送視訊資料及指令串之外,亦可用來傳送反饋資料。
如上所述,指令串及視訊資料係嵌入一高速傳輸介面以透過相同的傳輸通道進行傳輸,以下實施例說明指令串及視訊資料如何整合並嵌入相同的高速傳輸介面。
第5圖為一顯示螢幕之時序圖範例,顯示螢幕可以是例如本說明書所描述的螢幕控制系統之拼接螢幕。一般來說,用來顯示一列視訊資料之每一顯示線期間可分割為一有效區間(active interval)及一空白間隙(blanking interval)。藉由資料賦能訊號DE的指示,視訊資料可包含在有效區間內。更明確來說,資料賦能訊號DE位於“高”準位時代表有效區間,而位於“低”準位時代表水平空白間隙(H-blanking interval)或垂直空白間隙(V-blanking interval)。水平空白間隙可用來區隔不同列的資料,而垂直空白間隙可用來區隔不同幀的資料,其可分別透過水平同步訊號H-sync及垂直同步訊號V-sync來指示。傳統上,水平空白間隙與垂直空白間隙內無任何視訊資料傳輸,但這些間隙仍包含傳輸資源。
為了有效利用這些傳輸資源,在一實施例中,可利用空白間隙(如水平空白間隙及/或垂直空白間隙)來傳輸指令串。舉例來說,在螢幕控制系統中,耦接於二個串接單元之間的傳輸通道可包含m個子通道CH_1~CH_m,如第6圖所示。一空白間隙具有n個時隙T_1~T_n,其中,每一符號(如I)指示透過每一子通道CH_1~CH_m在每一時隙T_1~T_n中可傳輸一或多個位元。
如第6圖所示,符號“I”為無效資料位元,其表示空白間隙中包含的一時隙(time slot)內無任何資料位元傳輸。根據傳統視訊資料格式,空白間隙中的時隙為浪費的傳輸資源;而在本發明中,可利用空白間隙中的時隙來傳輸指令串,同時有效區間可用來傳輸視訊資料,使得指令串及視訊資料可嵌入相同的高速傳輸介面,以透過傳輸通道進行傳輸。
在一實施例中,指令具有可由串接單元識別的一種特定格式。第7圖繪示可應用於螢幕控制系統之數種指令格式範例。詳細來說,指令格式(A)及(B)包含有一標頭、一功能碼、以及指令資料。指令格式(B)另包含有一指令檢查碼。串接單元可辨識標頭以判斷一指令串的起始。功能碼可用來指示指令的類型,例如“讀取”指令、“寫入”指令、或任何其它可能的類型。指令資料代表指令的內容,舉例來說,在“寫入”指令中,指令資料可包含欲寫入目的串接單元中的一特定暫存器之數值。指令檢查碼可用來檢查指令是否被正確接收,以改善指令傳輸的精確度。指令檢查碼的範例包含有循環冗餘檢查碼、奇偶校驗(parity check)及校驗和(checksum),但不限於此。
在第7圖中,指令格式(C)及(D)僅包含指令資料及/或控制參數而未包含標頭及功能碼。指令格式(D)另包含有一指令檢查碼,用來檢查指令的正確性。由於指令中未包含標頭,指令串可同步於水平同步訊號H-sync、垂直同步訊號V-sync、或任何其它可被串接單元識別的時間點。因此,串接單元可根據水平同步訊號H-sync、垂直同步訊號V-sync、或其它同步時間點來判斷指令串的起始。由於指令中不存在功能碼,指令資料可包含持續傳送的顯示控制參數及/或位址參數,其可被螢幕控制系統中的所有串接單元進行接收及處理。需注意的是,第7圖所示的指令格式僅為可用於螢幕控制系統之部分實施例,其不應用以限制本發明的範疇。
如上所述,指令串可在顯示線期間之空白間隙內傳輸。在另一實施例中,指令串亦可在顯示線期間之有效區間內傳輸,如第8圖所示。第8圖繪示有效區間包含有數個有效資料位元(以D表示)以及數個空時隙(以E表示)。有效資料位元為該些用來傳輸視訊資料的時隙,空時隙則是有效區間內未傳輸任何視訊資料的額外時隙。為了有效使用傳輸資源,可配置這些空時隙用來傳輸指令串。
第9圖繪示一指令串以適當方式配置於有效區間內的空時隙以及空白間隙內的無效資料位元。在子通道CH_0~CH_m中,可選擇使用一或多個空時隙及一或多個無效資料位元來傳輸指令串,其中,每一所選時隙皆可用來攜帶一或多個位元。指令串中的每一指令位元(以C表示)可依序在所選時隙內傳輸,如第9圖中箭頭的指示。需注意的是,第9圖之傳輸方式僅為指令位元的多種配置方式之其中一者,事實上,串接單元或源頭控制器可選擇有效區間及/或空白間隙內任何可利用的傳輸資源來執行指令傳輸,且所選時隙可位於相同子通道或不同子通道。對應地,位於接收端的串接單元應能夠根據螢幕控制系統中適當的溝通及/或規範來收集所選時隙中的指令位元以接收指令串。
在上述實施例中,視訊資料的傳輸係根據有效區間及空白間隙所定義的專屬資料格式,在此資料格式下,指令可在適當的時隙內傳輸。在另一實施例中,視訊資料係採用封包傳輸的方式發送,其中,視訊資料可包含在封包內,而串接單元可藉由辨識封包來接收視訊資料(如透過封包的標頭)。更明確來說,視訊資料的傳輸不是依據由垂直同步訊號及水平同步訊號所定義的時序,而是將視訊資料攜帶於一或多個封包內,其可在任意且適當的時間傳輸。透過這樣的方式,每一單位時間能夠傳輸更多的視訊資料。
第10圖繪示用於螢幕控制系統之一封包格式範例。封包格式(A)為一般的封包,其包含有依序傳送的一封包標頭、一功能性參數及一視訊資料串。資料賦能訊號DE(位於“高”準位時)指示視訊資料的傳輸時間。在本發明之一實施例中,可延長封包長度(即有效的資料賦能期間),以產生較封包格式(A)中的一般資料賦能期間更長的一延長資料賦能期間。如第10圖所示之封包格式(B),資料賦能訊號DE被延長,而指令串係在延長資料賦能期間內傳輸。更明確來說,指令串可編碼成封包串流的格式以嵌入延長資料賦能期間,進而在封包內的視訊資料串之後進行傳輸。當串接單元接收到封包時,可進行解碼以分離視訊資料串及指令串,進而執行指令所指示的相對應操作。
值得注意的是,延長資料賦能訊號DE之方法亦可應用於視訊資料傳輸同步於水平同步訊號與垂直同步訊號的時序方案。在此情況下,延長的資料賦能訊號DE可用來定義一延長有效區間,其佔據部分的空白間隙,使空白間隙的長度減少。指令串可透過類似於視訊資料的格式進行配置,以在延長的有效區間內傳輸,其相關的實施方式如第11圖所示。
第11圖與第10圖的實施例之間的差異在於,第11圖的實施例不具有任何封包標頭及功能性參數,這是因為此實施例係藉由垂直同步訊號及水平同步訊號(未繪示)來定義時序,而源頭控制器及串接單元可根據預定的時序來執行視訊資料的傳送及接收。同樣地,源頭控制器及串接單元另可根據預定的時序及相同的編碼方式,將指令串配置於視訊資料之後以進行傳送及接收。
上述操作可在部分實施例中實現,以V-by-One介面為例說明,在第一實施例中,空白間隙可用來傳輸指令串。一般來說,一空白間隙可包含5個時隙T_B0~T_B4,其中每一時隙可攜帶一位元組的資料(即8個資料位元),如第12圖所示。
在此例中,時隙T_B0及T_B1係分別用來傳輸垂直同步訊號V-sync及水平同步訊號H-sync,因此可利用時隙T_B2~T_B4之時間資源來傳輸指令串。更明確來說,可在此空白間隙之時隙T_B2~T_B4中傳輸24個指令位元CTL[0]~CTL[23]。
在部分實施例中,空白間隙可能包含有位於不同子通道的多個時隙,因此,指令串可串行配置亦同時並行配置以加速指令傳輸。第13圖及第14圖為本發明實施例在空白間隙的多個子通道內的指令串配置之示意圖。如第13圖所示,至少三個指令串CMD1~CMD3在空白間隙內傳輸,其中,每一指令位元係在一時隙內傳輸。在此例中,每一指令串CMD1~CMD3係透過各別的子通道進行傳輸,而相同指令串中的指令位元係透過相同子通道依序傳輸。在另一實施例中,如第14圖所示,相同指令串(如CMD1)中的指令位元可分配至不同子通道以並行傳輸。
在指令串於空白間隙內傳輸的實施例中,串接單元可透過一流程150來處理指令串,如第15圖所示。流程150可實現於一螢幕控制系統中的一串接單元之前饋電路,如第3圖之前饋電路300。如第15圖所示,流程150包含有下列步驟:
步驟1500: 接收空白間隙內的指令。
步驟1502: 確認指令的標頭。
步驟1504: 取得指令資料並檢查其正確性。
步驟1506: 根據指令來執行操作。
步驟1508: 將指令嵌入空白間隙並傳送指令。
根據流程150,串接單元可透過接收器,在空白間隙內接收指令串,同時辨識及確認標頭以判斷指令串的起始點。接著,串接單元取得指令串中的指令資料,當串接單元取得完整指令之後,可檢查指令的正確性(如透過指令檢查碼)。若串接單元判斷指令正確且該指令指示其係用於當前的串接單元時,串接單元可根據指令執行相關操作(如上述“讀取”或“寫入”操作)。接著,串接單元之傳輸器可將指令嵌入空白間隙並發送指令至後續串接單元。
在第二實施例中,亦可利用有效區間內空的傳輸資源來傳輸指令串。第16圖為本發明實施例有效區間內的指令串配置之示意圖。此實施例以V-by-One介面之傳輸時序為例說明,其中,一畫素之視訊資料被分配至5個時隙T_A0~T_A4進行傳輸,每一時隙可攜帶一位元組的資料,因此時隙T_A0~T_A4共包含40位元的傳輸資源。
詳細來說,一畫素包含有3個子畫素,且每一子畫素包含有12位元的資料(如R[0:11]、G[0:11]或B[0:11]),總共需要36位元的傳輸資源,而時隙T_A0~T_A4包含有40位元的傳輸資源。在此情況下,4個額外的位元(其可視為第8圖或第9圖所示的空時隙)即可用來傳輸指令,其表示為時隙T_A3中的E[2:3]及時隙T_A4中的E[0:1]。此實施方式可結合上述如第12圖至第14圖所示的任一實施例,使得指令串可在有效區間及空白間隙內進行傳輸,進而提升傳輸效率。
第17圖為本發明實施例多個子通道內的指令串配置之示意圖,其中,指令位元分配至有效區間內的時隙以及空白間隙,該些時隙為可用來傳輸指令串的傳輸資源。如第17圖所示,每一指令串CMD1~CMD3係透過各別的子通道進行傳輸。本領域具通常知識者應了解指令串的配置亦可將相同指令串的指令位元配置於不同子通道。較佳地,螢幕控制系統應具有一特定的指令配置設定,使得串接單元可根據所定義的配置方式來接收/傳送指令串。
除此之外,流程150所示的串接單元操作亦可應用於利用有效區間內的空時隙來傳輸指令串之實施例。在此情況下,串接單元可從空白間隙以及有效區間內的空時隙收集指令串的位元。串接單元之傳輸器可將指令位元配置於任何可利用的傳輸資源,其可包含在有效區間、空白間隙、或兩者同時存在。
在第三實施例中,由資料賦能訊號DE定義的有效區間被延長,而指令串係在延長的有效區間(即延長的資料賦能期間)內傳輸,如第11圖所示。
第18圖為本發明實施例另一指令串配置之示意圖。如第18圖所示,畫素資料格式是以一畫素具有3M個位元為單位,其中,M個位元被分配至每一子畫素(R、G或B)。指令串可透過3M個位元為單位進行編碼,以符合畫素資料格式,使得指令串得以配置在視訊資料之後,以攜帶於延長有效區間。在此例中,指令串包含有標頭、功能碼、指令資料、指令檢查碼、以及標尾,其可進行配置而具有n個區段SEC_1~SEC_n,每一區段的長度等於3M個位元。假設指令串的大小共包含60M個位元,則此指令串可編碼為20個區段,即n等於20。
在一實施例中,延長有效區間的長度可對應調整,以包含完整的指令串。舉例來說,如第19圖所示,延長有效區間的長度足以包含指令串的區段SEC_1~SEC_n。
需注意的是,延長有效區間佔用了部分的空白間隙,而空白間隙之長度有限,因而限制了延長有效區間的最大長度。在另一實施例中,若指令串的長度超過延長有效區間的最大可能長度時,可將指令串的部分區段分配至另一延長有效區間,例如下一顯示線期間內的延長有效區間,如第20圖所示。
除此之外,流程150所示的串接單元操作亦可應用於在延長有效區間傳輸指令串之實施例。在此情況下,串接單元可接收由延長資料賦能訊號DE所定義的延長有效區間內的指令串區段,串接單元可進一步將指令格式編碼為符合畫素資料之格式。因此,串接單元之傳輸器可將指令串嵌入延長有效區間以進行傳送。
綜上所述,本發明提出了一種可將視訊資料及指令串透過相同的高速傳輸介面傳輸之螢幕控制系統,以及用於串接單元以實現資料/指令傳輸的相關方法。螢幕控制系統可包含由多個逐級串接的串接單元所組成之一拼接螢幕。源頭控制器可輸出指令串至位於第一級的串接單元,每一串接單元再將指令串傳送至下一級的串接單元。
為了實現指令串與視訊資料在高速傳輸介面的整合,在一實施例中,可根據水平同步訊號及垂直同步訊號所定義的視訊資料傳輸時序,將指令配置於空白間隙及/或有效區間內的空傳輸資源。或者,若視訊資料採用封包傳輸,則可延長封包長度以包含指令串。在一實施例中,每二相鄰串接單元之間設置有一傳輸通道及一反饋通道,傳輸通道用來從源頭控制器傳送視訊資料及指令至串接單元,反饋通道用來從串接單元傳送反饋資料至源頭控制器。在另一實施例中,源頭控制器及串接單元可互相串接而形成一封閉迴路,而反饋資料、視訊資料及指令可在迴路中透過傳輸通道傳送至源頭控制器或任一串接單元,如此可省略反饋通道及其相關的輸入輸出接腳,以進一步降低電路成本。 以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
10, 20:螢幕控制系統 100, 200:源頭控制器 300:前饋電路 302:接收器 304, 404:指令處理電路 306, 406:時脈處理電路 308:傳輸器 400:反饋電路 402:反饋接收器 408:反饋傳輸器 410:多工器 V-sync:垂直同步訊號 H-sync:水平同步訊號 DE:資料賦能訊號 CH_1~CH_m:子通道 T_1~T_n, T_B0~T_B4, T_A0~T_A4:時隙 CTL[0]~CTL[23]:指令位元 CMD1~CMD3:指令串 150:流程 1500~1508:步驟 R[0:11], G[0:11], B[0:11]:子畫素資料 E[0:3]:位元 SEC_1~SEC_n:區段
第1圖為本發明實施例一螢幕控制系統之示意圖。 第2圖為本發明實施例一螢幕控制系統之示意圖。 第3圖為本發明實施例一串接單元的一前饋電路之示意圖。 第4圖為本發明實施例一串接單元的一反饋電路之示意圖。 第5圖為一顯示螢幕之時序圖範例。 第6圖繪示指令串在空白間隙內傳輸。 第7圖繪示可應用於螢幕控制系統之數種指令格式範例。 第8圖繪示在空白間隙及有效區間內傳輸之指令串。 第9圖繪示一指令串以適當方式配置於有效區間內的空時隙以及空白間隙內的無效資料位元。 第10圖繪示用於螢幕控制系統之一封包格式範例。 第11圖繪示用於螢幕控制系統之另一封包格式範例。 第12圖為本發明實施例在空白間隙內的指令串配置之示意圖。 第13圖及第14圖為本發明實施例在空白間隙的多個子通道內的指令串配置之示意圖。 第15圖為本發明實施例一流程之流程圖。 第16圖為本發明實施例有效區間內的指令串配置之示意圖。 第17圖為本發明實施例多個子通道內的指令串配置之示意圖。 第18圖為本發明實施例另一指令串配置之示意圖。 第19圖繪示包含有指令串所有區段之一延長有效區間。 第20圖繪示指令串之區段分配至不同的延長有效區間。
10:螢幕控制系統
100:源頭控制器

Claims (26)

  1. 一種螢幕控制系統,包含有: 一源頭控制器; 複數個逐級串接的串接單元,耦接於該源頭控制器,用來控制一顯示螢幕; 複數個傳輸通道,其中每一傳輸通道耦接於該複數個串接單元之其中二者之間或該複數個串接單元之其中一者與該源頭控制器之間,用來從該源頭控制器傳送一視訊資料及一指令至該複數個串接單元;以及 複數個反饋通道,其中每一反饋通道耦接於該複數個串接單元之其中二者之間或該複數個串接單元之其中一者與該源頭控制器之間,用來從該複數個串接單元之其中一者傳送一反饋資料至該源頭控制器。
  2. 如請求項1所述之螢幕控制系統,其中該源頭控制器耦接於該複數個串接單元中的一第一串接單元,用來發送該視訊資料及該指令至該第一串接單元,並從該第一串接單元接收該反饋資料。
  3. 如請求項1所述之螢幕控制系統,其中該複數個串接單元中的一第一串接單元係透過該複數個傳輸通道之其中一者傳送該視訊資料及該指令至該複數個串接單元中的一第二串接單元,且該第二串接單元係透過該複數個反饋通道之其中一者傳送該反饋資料至該第一串接單元。
  4. 如請求項1所述之螢幕控制系統,其中該複數個傳輸通道及該複數個反饋通道為單向通道。
  5. 如請求項1所述之螢幕控制系統,其中該複數個串接單元之其中至少一者包含有一前饋電路,該前饋電路包含有: 一接收器,用來從該複數個串接單元中的一先前串接單元接收該視訊資料及該指令; 一指令處理電路,用來處理該指令或旁通該指令;以及 一傳輸器,用來傳送該視訊資料及該指令至該複數個串接單元中的一後續串接單元。
  6. 如請求項1所述之螢幕控制系統,其中該複數個串接單元之其中至少一者包含有一反饋電路,該反饋電路包含有: 一反饋接收器,用來從該複數個串接單元中的一後續串接單元接收一第一反饋資料; 一指令處理電路,用來根據該指令來產生一第二反饋資料;以及 一反饋傳輸器,用來傳送該第一反饋資料及該第二反饋資料當中至少一者至該複數個串接單元中的一先前串接單元。
  7. 如請求項1所述之螢幕控制系統,其中該指令係在一顯示線期間內的一空白間隙(blank interval)及一有效區間(active area)內的一空時隙當中至少一者傳輸。
  8. 如請求項1所述之螢幕控制系統,其中該指令包含有一標頭,使得該複數個串接單元藉由辨識該標頭來判斷該指令的起始。
  9. 如請求項1所述之螢幕控制系統,其中該指令係同步於用於該顯示螢幕之一水平同步訊號或一垂直同步訊號,使得該複數個串接單元根據該水平同步訊號或該垂直同步訊號來判斷該指令的起始。
  10. 如請求項1所述之螢幕控制系統,其中該指令係包含在由一資料賦能訊號指示的一延長資料賦能期間內,其中,該延長資料賦能期間相較於未包含任何指令的一般資料賦能期間而言更長。
  11. 如請求項10所述之螢幕控制系統,其中該指令被編碼以符合該螢幕控制系統之一畫素資料格式,以包含在該延長資料賦能期間內。
  12. 如請求項1所述之螢幕控制系統,其中該複數個傳輸通道包含有一V-by-One介面、一顯示埠(Display Port,DP)介面、一高解析度多媒體介面(High-Definition Multimedia Interface,HDMI)、及一行動產業處理器介面(Mobile Industry Processor Interface,MIPI)當中至少一者。
  13. 一種螢幕控制系統,包含有: 一源頭控制器; 複數個逐級串接的串接單元,耦接於該源頭控制器,用來控制一顯示螢幕;以及 複數個傳輸通道,其中每一傳輸通道耦接於該複數個串接單元之其中二者之間或該複數個串接單元之其中一者與該源頭控制器之間,用來從該源頭控制器傳送一視訊資料及一指令至該複數個串接單元; 其中,該複數個傳輸通道耦接該源頭控制器與該複數個串接單元以形成一封閉迴路。
  14. 如請求項13所述之螢幕控制系統,其中該源頭控制器耦接於該複數個串接單元中的一第一串接單元,用來發送該視訊資料及該指令至該第一串接單元。
  15. 如請求項14所述之螢幕控制系統,其中該源頭控制器另耦接於該複數個串接單元中的一第二串接單元,用來透過該複數個傳輸通道之其中一者從該第二串接單元接收一反饋資料。
  16. 如請求項13所述之螢幕控制系統,其中該複數個傳輸通道為單向通道。
  17. 如請求項13所述之螢幕控制系統,其中該複數個串接單元之其中至少一者包含有一前饋電路,該前饋電路包含有: 一接收器,用來從該複數個串接單元中的一先前串接單元接收該視訊資料及該指令; 一指令處理電路,用來處理該指令或旁通該指令;以及 一傳輸器,用來傳送該視訊資料及該指令至該複數個串接單元中的一後續串接單元。
  18. 如請求項13所述之螢幕控制系統,其中該指令係在一顯示線期間內的一空白間隙(blank interval)及一有效區間(active area)內的一空時隙當中至少一者傳輸。
  19. 如請求項13所述之螢幕控制系統,其中該指令包含有一標頭,使得該複數個串接單元藉由辨識該標頭來判斷該指令的起始。
  20. 如請求項13所述之螢幕控制系統,其中該指令係同步於用於該顯示螢幕之一水平同步訊號或一垂直同步訊號,使得該複數個串接單元根據該水平同步訊號或該垂直同步訊號來判斷該指令的起始。
  21. 如請求項13所述之螢幕控制系統,其中該指令係包含在由一資料賦能訊號指示的一延長資料賦能期間內,其中,該延長資料賦能期間相較於未包含任何指令的一般資料賦能期間而言更長。
  22. 如請求項21所述之螢幕控制系統,其中該指令被編碼以符合該螢幕控制系統之一畫素資料格式,以包含在該延長資料賦能期間內。
  23. 如請求項13所述之螢幕控制系統,其中該複數個傳輸通道包含有一V-by-One介面、一顯示埠(Display Port,DP)介面、一高解析度多媒體介面(High-Definition Multimedia Interface,HDMI)、及一行動產業處理器介面(Mobile Industry Processor Interface,MIPI)當中至少一者。
  24. 一種螢幕控制系統,包含有: 一源頭控制器; 複數個逐級串接的串接單元,耦接於該源頭控制器,用來控制一顯示螢幕;以及 複數個傳輸通道,其中每一傳輸通道耦接於該複數個串接單元之其中二者之間或該複數個串接單元之其中一者與該源頭控制器之間,用來從該源頭控制器傳送一視訊資料及一指令至該複數個串接單元。
  25. 如請求項24所述之螢幕控制系統,另包含有: 複數個反饋通道,其中每一反饋通道耦接於該複數個串接單元之其中二者之間或該複數個串接單元之其中一者與該源頭控制器之間,用來從該複數個串接單元之其中一者傳送一反饋資料至該源頭控制器。
  26. 如請求項24所述之螢幕控制系統,其中該複數個傳輸通道耦接該源頭控制器與該複數個串接單元以形成一封閉迴路。
TW111131621A 2021-11-29 2022-08-23 螢幕控制系統 TWI825938B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US202163283975P 2021-11-29 2021-11-29
US63/283,975 2021-11-29
US17/850,982 US20230171374A1 (en) 2021-11-29 2022-06-27 Screen control system
US17/850,982 2022-06-27

Publications (2)

Publication Number Publication Date
TW202322095A true TW202322095A (zh) 2023-06-01
TWI825938B TWI825938B (zh) 2023-12-11

Family

ID=86446818

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111131621A TWI825938B (zh) 2021-11-29 2022-08-23 螢幕控制系統

Country Status (3)

Country Link
US (1) US20230171374A1 (zh)
CN (1) CN116185319A (zh)
TW (1) TWI825938B (zh)

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI220973B (en) * 2002-11-22 2004-09-11 Macroblock Inc Device and set for driving display device
US8416096B2 (en) * 2009-04-02 2013-04-09 Utc Fire & Security Americas Corporation, Inc. System and method of controlling indicators of a property monitoring system
US10951875B2 (en) * 2018-07-03 2021-03-16 Raxium, Inc. Display processing circuitry

Also Published As

Publication number Publication date
CN116185319A (zh) 2023-05-30
US20230171374A1 (en) 2023-06-01
TWI825938B (zh) 2023-12-11

Similar Documents

Publication Publication Date Title
US10593256B2 (en) LED display device and method for operating the same
CN102542974B (zh) 用于在时序控制器与源极驱动器之间传送数据具有位误码率测试功能的方法及装置
US8380912B2 (en) Transparent repeater device for handling displayport configuration data (DPCD)
US9747872B2 (en) LED display device and method for operating the same
JP5670916B2 (ja) マルチモニターディスプレイ
US9015357B2 (en) Method and device for providing high speed data transmission with video data
US10185621B2 (en) Method and apparatus for providing a display stream embedded with non-display data
US20170359513A1 (en) Methods and apparatus for multi-lane mapping, link training and lower power modes for a high speed bus interface
US20160188278A1 (en) Display device constituting multi-display system and control method thereof
JP3835459B2 (ja) データ転送制御装置及び電子機器
US20220014810A1 (en) Video input port
TWI390928B (zh) 於串化器及解串化器之間之雙向通訊協定
CN104537999B (zh) 一种可依据系统复杂程度灵活配置的面板内部接口及其协议
TW202322095A (zh) 螢幕控制系統
CN112150980A (zh) 同步调整屏幕设定的方法及多屏幕系统
WO2022151954A1 (zh) 显示系统及其数据传输方法
JP2005258579A (ja) データ転送制御装置及び電子機器
CN114827658A (zh) 一种显示单元及其数据传输方法
WO2019146566A1 (ja) 半導体装置、ディスプレイ装置、グラフィックプロセッサ、電子機器、画像処理方法
JP2018066934A (ja) 表示ドライバ、表示装置及び表示パネルの駆動方法
JP2022553402A (ja) 直列チェーン接続されるデバイスのための共通バスデータフロー
US10692410B2 (en) Display panel driving apparatus
TW202110169A (zh) 用於一第一顯示裝置以促進與一第二顯示裝置通訊的電路和方法以及顯示通訊系統
CN216980094U (zh) 应用于led显示设备的信号处理系统和显示系统
CN118035152B (zh) 显示芯片、电子设备及dp链路训练方法