TW202303872A - 封裝組件 - Google Patents
封裝組件 Download PDFInfo
- Publication number
- TW202303872A TW202303872A TW111117637A TW111117637A TW202303872A TW 202303872 A TW202303872 A TW 202303872A TW 111117637 A TW111117637 A TW 111117637A TW 111117637 A TW111117637 A TW 111117637A TW 202303872 A TW202303872 A TW 202303872A
- Authority
- TW
- Taiwan
- Prior art keywords
- package
- region
- tim
- film
- interposer
- Prior art date
Links
- 239000000758 substrate Substances 0.000 claims abstract description 104
- 239000000463 material Substances 0.000 claims abstract description 26
- 239000004065 semiconductor Substances 0.000 description 76
- 239000000853 adhesive Substances 0.000 description 27
- 230000001070 adhesive effect Effects 0.000 description 27
- 238000004806 packaging method and process Methods 0.000 description 26
- 239000012778 molding material Substances 0.000 description 22
- 229910052751 metal Inorganic materials 0.000 description 21
- 239000002184 metal Substances 0.000 description 21
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 18
- 239000002041 carbon nanotube Substances 0.000 description 10
- 229910021393 carbon nanotube Inorganic materials 0.000 description 10
- 230000006835 compression Effects 0.000 description 8
- 238000007906 compression Methods 0.000 description 8
- 238000005516 engineering process Methods 0.000 description 8
- 229910002804 graphite Inorganic materials 0.000 description 8
- 239000010439 graphite Substances 0.000 description 8
- 239000000919 ceramic Substances 0.000 description 7
- 238000004519 manufacturing process Methods 0.000 description 7
- 229910000679 solder Inorganic materials 0.000 description 7
- 239000002861 polymer material Substances 0.000 description 6
- 229920006332 epoxy adhesive Polymers 0.000 description 5
- 238000000034 method Methods 0.000 description 5
- 239000013464 silicone adhesive Substances 0.000 description 5
- 238000000465 moulding Methods 0.000 description 4
- 230000002787 reinforcement Effects 0.000 description 4
- 239000004593 Epoxy Substances 0.000 description 3
- 238000003491 array Methods 0.000 description 3
- 230000000712 assembly Effects 0.000 description 3
- 238000000429 assembly Methods 0.000 description 3
- 238000005538 encapsulation Methods 0.000 description 3
- 238000004080 punching Methods 0.000 description 3
- 239000003351 stiffener Substances 0.000 description 3
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 2
- 239000013078 crystal Substances 0.000 description 2
- 229920006336 epoxy molding compound Polymers 0.000 description 2
- 239000012528 membrane Substances 0.000 description 2
- 239000004033 plastic Substances 0.000 description 2
- 229920000642 polymer Polymers 0.000 description 2
- 238000003825 pressing Methods 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 229910000838 Al alloy Inorganic materials 0.000 description 1
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- 229910000881 Cu alloy Inorganic materials 0.000 description 1
- 229910000831 Steel Inorganic materials 0.000 description 1
- 230000004075 alteration Effects 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 229910010293 ceramic material Inorganic materials 0.000 description 1
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 239000010949 copper Substances 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000032798 delamination Effects 0.000 description 1
- 230000017525 heat dissipation Effects 0.000 description 1
- 229910052738 indium Inorganic materials 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 229910052759 nickel Inorganic materials 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 229920000307 polymer substrate Polymers 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 238000009751 slip forming Methods 0.000 description 1
- 239000010959 steel Substances 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/36—Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
- H01L23/373—Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/42—Fillings or auxiliary members in containers or encapsulations selected or arranged to facilitate heating or cooling
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
- H01L21/4803—Insulating or insulated parts, e.g. mountings, containers, diamond heatsinks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/02—Containers; Seals
- H01L23/04—Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/36—Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
- H01L23/367—Cooling facilitated by shape of device
- H01L23/3675—Cooling facilitated by shape of device characterised by the shape of the housing
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49822—Multilayer substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5384—Conductive vias through the substrate with or without pins, e.g. buried coaxial conductors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/02—Containers; Seals
- H01L23/10—Containers; Seals characterised by the material or arrangement of seals between parts, e.g. between cap and base of the container or between leads and walls of the container
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49811—Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
- H01L23/49816—Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
- Combinations Of Printed Boards (AREA)
Abstract
封裝組件包括在封裝基底上的中介層模組、在所述中介層模組上的熱界面材料(TIM膜)以及封裝蓋。封裝蓋包括板部以及階梯區。所述板部在TIM膜上。所述階梯區從所述板部突出並且位於所述TIM膜上方以及位於所述中介層模組的邊緣區上方。
Description
本揭露實施例是有關於封裝組件及其製造方法。
封裝組件可以包括一個或多個可以堆疊或安裝在中介層上的半導體晶粒。半導體晶粒的操作可能會產生大量需要散出的熱。在封裝組件中設計散熱可能具有挑戰性。
依照本揭露的一些實施例,一種封裝組件,包括中介層模組、熱界面材料(TIM)膜以及封裝蓋。所述中介層模組在基底上。所述熱界面材料(TIM)膜,在中介層模組上的。所述封裝蓋,包括板部與階梯區。板部在所述TIM膜上。階梯區從所述板部突出並位於所述TIM膜上方和所述中介層模組的邊緣區上方。
依據本發明一些實施例,一種製作封裝組件的方法,所述方法包括以下步驟。在封裝基底上安裝中介層模組。將熱界面材料(TIM)膜貼合到所述中介層模組。在所述封裝基底上安裝封裝蓋,以使得所述封裝蓋的板部位在所述TIM膜上,並且所述封裝蓋的階梯區從所述板部突出並位於所述TIM膜和所述中介層模組的邊緣區上方。
依據本揭露的一些實施例,一種封裝組件,包括中介層模組、熱界面材料(TIM)膜以及封裝蓋。所述中介層模組,在封裝基底上。所述中介層模組包括中介層介電層、多個半導體晶粒以及模封材料層。所述多個半導體晶粒位於所述中介層介電層上。所述模封材料層形成在所述多個半導體晶粒上。所述熱界面材料(TIM)膜在所述中介層模組上,所述TIM膜包括石墨TIM膜和碳奈米管TIM膜其中之一。所述封裝蓋位於所述TIM膜上,且所述封裝蓋包括板部以及階梯區。所述板部位於所述中介層模組的中央部分上方。所述階梯區從所述板部突出,且位於所述TIM膜上方以及所述中介層模組的邊緣區上方。所述階梯區包括以下至少其中之一。底階梯區位於所述封裝蓋的底面上,並從所述板部沿第一方向向所述中介層模組突出。上階梯區位於所述封裝蓋的上表面上,並在所述第一方向上從所述板部突出,遠離所述中介層模組。所述TIM膜包括位於所述中介層模組的所述邊緣區上的TIM膜邊緣區,並且所述TIM膜邊緣區被壓縮在所述封裝蓋的所述階梯區和所述中介層模組的所述邊緣區之間。
以下公開提供許多不同的實施例或示例,用於實現所提供主題的不同特徵。下面描述組件和佈置的具體示例以簡化本公開。當然,這些僅僅是示例並且不旨在進行限制。例如,在以下描述中在第二特徵之上或之上形成第一特徵可以包括其中第一和第二特徵形成為直接接觸的實施例,並且還可以包括可以在第一和第二特徵之間形成附加特徵的實施例,這樣第一和第二特徵就不能直接接觸。此外,本公開可以在各種示例中重複參考數字和/或字母。這種重複是為了簡單和清楚的目的,並且其本身並不規定各種實施例和/或所討論的架構之間的關係。
此外,為了便於描述,此處可以使用諸如“下方”、“下方”、“下”、“上方”、“上方”等空間相關術語來描述一個元素或特徵與另一元素的關係。s)或特徵(s),如圖所示。除了圖中描繪的方向之外,空間相對術語旨在涵蓋設備在使用或操作中的不同方向。該裝置可以以其他方式定向(旋轉90度或在其他方向),並且本文使用的空間相對描述符同樣可以相應地解釋。除非另有明確說明,否則假定具有相同附圖標記的每個構件具有相同的材料組成物並且具有相同的厚度範圍內的厚度。
用於高效能計算(HPC)的多個晶片整合可能需要增加封裝組件的尺寸。較大的封裝組件(例如,75mm x 75mm、78mm x 70mm、85mm x 85mm等)可能會由於封裝組件內的熱膨脹(CTE)係數中的失配而導致高的效能(COP)係數。例如,78mm x 70mm封裝基底上的實時(RT)系統晶片(SOC)晶粒可具有大約351µm的COP。
熱界面材料(TIM)膜可包含在封裝組件中以助於散熱。石墨TIM膜或碳奈米管(CNT)TIM膜,因為具有較高的導熱率,因此可用作下一代產品。
然而,當前的封裝組件通常包括平坦的封裝蓋,其可以在晶粒(例如,SoC晶粒)表面上施加均勻的力,使得在晶粒的邊緣區處的TIM膜由於COP而不能很好地貼合。特別是,由於高COP,大封裝組件可在晶粒(例如,系統晶片(SoC)晶粒)的邊緣區上具有較差的TIM膜覆蓋。也就是說,由於高COP,大的封裝組件中的晶粒的邊緣區很容易變成分層。因此,典型封裝組件中的一個問題是,隨著封裝組件的尺寸增加,封裝組件的COP也可能增加,這可能使得封裝組件中的TIM膜難以覆蓋晶粒的邊緣區(例如,SoC晶粒)。
本發明的實施例可以包括階梯式封裝蓋(例如,上階梯蓋或下階梯蓋),其可以增強晶粒(例如,SoC晶粒)的邊緣區處的TIM膜覆蓋。封裝蓋可以由金屬、陶瓷或塑料組成,並且可以助於改善晶粒的邊緣區由於當前封裝組件特別是大封裝組件的高COP而導致的不良覆蓋。封裝蓋可以包括可以在封裝蓋的上表面和/或底面處提供的創新階梯區(例如,階梯結構)。階梯區可以覆蓋晶粒(例如SOC晶粒)的邊緣區並且可以增強TIM膜的邊緣覆蓋,從而有助於在封裝組件中實現更均勻的散熱。
在階梯區域形成在封裝蓋的頂部的實施例中,階梯區域的高度可以大於或等於0,階梯區域的寬度可以小於封裝蓋的外寬的二分之一。在封裝蓋的底部形成台階區的實施例中,台階區的高度可以大於或等於0,台階區的寬度可以小於封裝蓋的內寬的二分之一。
本發明的實施例可以例如通過晶粒或中介層模組在封裝基底上的覆裝晶片接合(FCB)、施加C4底部填充物材料並固化底部填充物材料來組裝。TIM膜可以貼合到晶粒或中介層模組的上表面。然後可以在封裝基底上分配黏合劑,並且可以將封裝蓋貼合到封裝基板。然後可以將封裝蓋熱夾到封裝基底(例如,使用熱夾模組)上,然後可以固化黏合劑。背面表面貼裝技術(SMT)和球柵陣列(BGA)球安裝可用於封裝基板的板側。
圖1A-1C提供根據一個或多個實施例的封裝組件100(例如,有機/矽中介層封裝)的不同視圖。圖1A示出根據一個或多個實施例的封裝組件的垂直剖視圖。圖1B示出根據一個或多個實施例的沿圖1A中的線I-I'的封裝組件100的水平剖視圖。
封裝組件100可以包括封裝基底110、安裝在封裝基底110上的中介層模組120和安裝在中介層模組120上並貼合到封裝基底110的封裝蓋130。封裝組件100還可以包括形成在中介層模組120上的TIM膜140。TIM膜140可以包括例如石墨TIM膜和碳奈米管TIM膜。其他類型的TIM膜也涵蓋在本公開的預期範圍內。
封裝基底110可以包括例如芯基底(例如,高分子基底)、形成在芯基底上的上絕緣層(例如,晶片側絕緣層)以及形成在芯基底上的下絕緣層(例如,板側絕緣層)對面的上部絕緣層。封裝基底110還可以包括金屬內連線和通孔,以提供封裝基底110的電性連接。
封裝基底110還可以包括形成在封裝基底110的一側(例如,封裝基底的晶片側)上的金屬接墊110a,用於提供到安裝在封裝基底110上的元件(例如,中介層模組、半導體晶粒等)的電性連接。包括多個焊球110b的球柵陣列(BGA)可以形成在封裝基底110的與金屬接墊110a相對的一側(例如,封裝基底110的板側)。焊球110b可以允許封裝組件100牢固地安裝在諸如印刷電路板(PCB)的基底上並且電耦合到基板。焊球110b可以通過金屬內連線並通過封裝基底110中的通孔電性連接到金屬接墊110a。
中介層模組120可以通過C4凸塊121安裝在封裝基底110中的金屬接墊110a上。中介層模組120可以包括中介層介電層122,中介層介電層122可以包括連接到C4凸塊121的金屬內連線122a。中介層模組120還可包括第一半導體晶粒123、第二半導體晶粒124和第三半導體晶粒125,它們都可以安裝在中介層介電層122上。
第一半導體晶粒123、第二半導體晶粒124和第三半導體晶粒125可以通過微凸塊128安裝在中介層介電層122上,微凸塊128可以電性連接到金屬內連線122a。封裝底填充層129可以形成在中介層模組120和C4凸塊121的下方和周圍,以將中介層模組120固定到封裝基底110。封裝底填充層129可以由環氧基聚合物材料形成。
第一半導體晶粒123、第二半導體晶粒124和第三半導體晶粒125中的每一個可以包括例如半導體晶粒、系統晶片(SOC)晶粒、系統上一體化晶片(SoIC)晶粒和高頻寬記憶體(HBM)裸片。特別地,中介層模組120可以包括高效能計算(HPC)應用,並且可以包括例如積體圖形處理單元(GPU)、專用積體電路(ASIC)、現場可程式閘陣列(FPGA)和藉由基底上晶圓上晶片(CoWoS)技術或基底上積體扇出(INFO-oS)技術的HBM。
中介層底填充層126可以形成在微凸塊128周圍,第一半導體晶粒123和中介層介電層122之間,第二半導體晶粒124和中介層介電層122之間,以及第三半導體晶粒125和中介層介電層122之間。如圖1A所示,中介層底填充層126可以分別形成在第一半導體晶粒123、第二半導體晶粒124和第三半導體晶粒125下方的三個單獨的部分。或者,中介層底填充層126可以連續地形成在所有第一半導體晶粒123、第二半導體晶粒124和第三半導體晶粒125之下。中介層底填充層126也可以形成在第一半導體晶粒123和第二半導體晶粒124之間,以及第二半導體晶粒124和第三半導體晶粒125之間。中介層底填充層126也可以由環氧基聚合物材料形成。
模封材料層127可以形成在第一半導體晶粒123、第二半導體晶粒124、第三半導體晶粒125、中介層底填充層126和中介層介電層122之上。模封材料層127可以由環氧模塑料(EMC)形成。
TIM膜140可以形成在中介層模組120上以消散在封裝組件100(例如,第一半導體晶粒123、第二半導體晶粒124和第三半導體晶粒)在操作期間產生的熱量。TIM膜140可以例如通過導熱黏合劑貼合到中介層模組120。特別地,TIM膜140可以接觸第一半導體晶粒123的上表面、第二半導體晶粒124的上表面、第三半導體晶粒125的上表面和模封材料層127的上表面。TIM膜140可具有低塊材熱阻抗和高導熱率。接合-線-厚度(BLT)(例如,封裝蓋130和中介層模組120之間的距離)可以小於約100μm,儘管可以採用更大或更小的距離。
封裝組件100還可以包括可以通過黏合劑(例如,矽酮黏合劑或環氧樹脂黏合劑)固定到封裝基底110的加強環150。加強環150可由金屬形成,例如具有鎳塗層的銅或鋁合金。加強環150可以形成在封裝基底110上以圍繞中介層模組120。加強環150可以為封裝基底110提供剛性。
封裝蓋130可在TIM膜140上,並且可以為中介層模組120提供一個蓋子。封裝蓋130可以接觸TIM膜140中的至少一部分。在一個或多個實施例中,封裝蓋130可以直接接觸TIM膜140的整個上表面。封裝蓋130可以由例如金屬、陶瓷或聚合物材料形成。封裝蓋130可以包括板部130a(例如,主體),其可以是實質上平行於封裝基底110的上表面。例如,板部130a可以在圖1A中的xy平面中延伸。封裝蓋還可以包括可以將板部130a連接到封裝基底110的側壁部分130b。側壁部分130b可以從板部130a沿實質上垂直方向延伸。側壁部分130b可以通過黏合劑160連接到封裝基底110。黏合劑160可以包括例如環氧樹脂黏合劑或矽酮黏合劑。其他黏合劑在本公開的預期範圍內。板部130a可以包括形成在中介層模組120的中心部分之上的中央區130a1。板部130a中的底面130a2可會在側壁部分130b之間延伸穿過大部分板部130a並與TIM膜140接觸。
封裝蓋130還可以包括底階梯區130c,它可以從板部130a突出並與TIM膜140接觸。特別是,底階梯區130c可從板部130a的底面130a2突出。在至少一個實施例中,底階梯區130c可以從板部130a沿實質上垂直方向延伸。特別地,底階梯區130c中的側壁可以從板部130a沿實質上垂直方向延伸。底階梯區130c可以形成在板部130a的中央區130a1周圍。底階梯區130c可以形成在封裝蓋130的板部130a中,例如,通過研磨使用計算機數控(CNC)研磨機,或者通過模製或沖壓封裝蓋130的板部130a以包括底階梯區130c。
或者,底階梯區130c可以與板部130a分開形成,並固定在板部130a上。例如,底階梯區130c可以通過黏合劑接合到板部130a的底面130a2。底階梯區130c也可以由不同於板部130a的材料的材料(例如,高分子、金屬、陶瓷等)組成。特別地,底階梯區130c可以由密度大於板部130a的材料的密度的材料組成。例如,底階梯區130c可以由金屬(例如鋁、鋼等)構成,板部130a可以由陶瓷材料構成。
TIM膜140可以壓縮在底階梯區130c和中介層模組120的上表面之間。TIM膜140也可在板部130a的中央區130a1中接觸底面130a2,也可在中介層模組120的底面130a2和上表面之間被壓縮。底階梯區130c和中介層模組120對TIM膜140的壓縮程度可比板部130a和中介層模組120的底面130a2對TIM膜140的壓縮程度大。因此,如圖中介層模組120所示,底階梯區130c和中介層模組120之間的TIM膜140的壓縮厚度可小於中央區130a1中的板部130a的底面130a2和中介層模組120之間的TIM膜140的壓縮厚度。在至少一個實施例中,底階梯區130c和中介層模組120之間的TIM膜140的壓縮厚度可以在底面130a2和中介層模組120之間的TIM膜140的壓縮厚度的70%至90%的範圍內。因此,TIM膜140可以形成在底階梯區130c的相對側之間,如圖1A所示。
如圖1B所示,封裝蓋130在水平剖視圖中可以具有正方形或矩形。封裝蓋130的其他合適形狀可以在預期的公開範圍內。側壁部分130b可以圍繞封裝蓋130的板部130a的整個周邊形成。底階梯區130c可以圍繞TIM膜140的整個周邊形成在板部130a中。TIM膜140還可以具有對應於(例如,實質上與)底階梯區130c的形狀(即,如圖1B中所示的正方形)的形狀並且可以對應於或可以不對應於封裝蓋130的形狀的形狀。TIM膜140還可以包括可以圍繞TIM膜140的整個周邊形成的TIM膜邊緣區140a。
圖1C提供根據一個或多個實施例的底階梯區130c和TIM膜140的詳細垂直剖視圖。如圖1C所示,中介層模組120可以包括中介層模組邊緣區120a,該中介層模組邊緣區120a可以形成在中介層模組120的最外側(例如,在x方向上)側壁,並且可以包括模封材料層127的部分和第一半導體晶粒123的部分。
底階梯區130c可以具有矩形橫截面,儘管其他橫截面形狀可以在本公開的預期範圍內。底階梯區130c可以有一個接觸TIM膜140的接觸表面。接觸表面可以包括均勻的表面(例如,平滑表面)或者可以包括粗糙的表面,這可以增加底階梯區130c的接觸表面的面積。在至少一個實施例中,底階梯區130c的接觸表面可以包括帶肋的表面、凸/凹表面或波狀表面。
此外,底階梯區130c可以具有面對中介層模組120的底面,即實質上與板部130a的底面130a2共面。然而,底階梯區130c的底面可與板部130a的底面130a2不是共面,而是可從板部130a的中央區130a1向下傾斜,或者向板部130a的中央區130a1向下傾斜。
如圖1C所示,底階梯區130c可以包括可以覆蓋中介層模組邊緣區120a的底階梯區覆蓋部分130c1,以及可以不覆蓋中介層模組邊緣區120a的底階梯區非覆蓋部分130c2。也就是說,底階梯區130c可以跨越中介層模組120的最外面的側壁。在一些實施例中,底階梯區覆蓋部分130c1可以具有與底階梯區非覆蓋部分130c2實質上相同的尺寸和形狀。在其他實施例中,底階梯區覆蓋部分130c1和底階梯區非覆蓋部分130c2可以具有實質上不同的尺寸和/或形狀。在至少一個實施例中,底階梯區覆蓋部分130c1的接觸表面可以具有大於底階梯區非覆蓋部分130c2的粗糙度的粗糙度。在至少一個實施例中,底階梯區覆蓋部分130c1可以具有在x方向上的寬度,其為底階梯區130c的總寬度的至少60%。在至少一個實施例中,底階梯區覆蓋部分130c1在z方向上的厚度可以小於底階梯區非覆蓋部分130c2的厚度。在至少一個實施例中,底階梯區覆蓋部分130c1的z方向上的厚度可以在底階梯區非覆蓋部分130c2的厚度的10%至50%的範圍內。
中介層模組邊緣區120a可以包括上表面120a1,上表面120a1可以包括模封材料層127中的上表面和第一半導體晶粒123中的上表面。TIM膜邊緣區140a可以形成在覆蓋部分130c1的底階梯區和中介層模組邊緣區120a的上表面120a1之間。在至少一個實施例中,模封材料層127的長度(在圖1C的x方向上)可以包括TIM膜邊緣區140a的總長度的至少50%。
如圖1C所示,TIM膜邊緣區140a可以被壓縮在底階梯區覆蓋部分130c1和中介層模組邊緣區120a的上表面120a1之間。儘管在圖1C中未示出,但TIM膜邊緣區140a可以在底階梯區覆蓋部分130c1和中介層模組邊緣區120a的上表面120a1之間圍繞TIM膜140的整個周邊被壓縮。在至少一個實施例中,TIM膜邊緣區140a可以在底階梯區覆蓋部分130c1和中介層模組邊緣區120a的上表面120a1之間圍繞TIM膜140的周邊的部分(例如,在80%和100%之間)被壓縮。
圖1D提供根據一個或多個實施例的封裝蓋130的詳細說明。如圖1D中所示,封裝蓋130可以包括外寬W1,該外寬W1跨過板部130a延伸到側壁部分130b的最外面的邊緣。封裝蓋130還可以包括可以在側壁部分130b的最裡面的邊緣之間延伸的內寬W2和從側壁部分130b的最裡面的邊緣延伸到底階梯區130c的寬度W3。底階梯區130c可以具有可以大於或等於0(H1≥0)的高度H1和可以小於W2的二分之一(W4<0.5W2)的寬度W4。在一個或多個實施例中,底階梯區130c的高度H1可以小於TIM膜140的厚度。更具體地,底階梯區130c的高度H1可以小於TIM膜140的厚度的0.3倍。
底階梯區130c可以從板部130a的底面130a2突出,使得板部130a(例如,在中央區130a1處)的厚度T1(例如,在z方向上)可以小於厚度T2(例如,在z方向上)。板部130a在底階梯區130c。中央區130a1的寬度W6可等於內寬W2減去底階梯區130c的寬度W4的兩倍和寬度W3的兩倍(W6=W2-(2W4+2W3))。x方向上的TIM膜140的中心可以與板部130a的中央區130a1的中心對齊。因此,中央區130a1的寬度W6可以小於TIM膜140的寬度,使得底階梯區130c的至少部分(例如,底階梯區覆蓋部分130c1)可以覆蓋TIM膜邊緣區140a。另外,底階梯區130c的同一個尺寸部分可以覆蓋在TIM膜140相對側的TIM膜邊緣區140a。
圖2A-2C示出根據一個或多個實施例的封裝組件200(例如,有機/矽中介層封裝)。圖2A示出根據一個或多個實施例的封裝組件200的垂直剖視圖。圖2B示出根據一個或多個實施例的沿圖2A中的線II-II'的封裝組件200的水平剖視圖。除了封裝組件200可以包括封裝蓋230而不是封裝蓋130之外,封裝組件200可以實質上類似於圖1A-1C中所示的封裝組件100。
封裝組件200可以包括封裝基底110、安裝在封裝基底110上的中介層模組120以及安裝在中介層模組120上並連接到封裝基底110上的封裝蓋230。封裝組件200還可以包括形成在中介層模組120上的TIM膜140。封裝組件200還可以包括可以通過黏合劑(例如,矽酮黏合劑或環氧樹脂黏合劑)固定到封裝基底110的加強環150。
與封裝組件100一樣,封裝組件200中的中介層模組120可包括第一半導體晶粒123、第二半導體晶粒124和第三半導體晶粒125。第一半導體晶粒123、第二半導體晶粒124和第三半導體晶粒125中的每一個可以包括例如半導體晶粒、系統晶片(SOC)晶粒、積體晶片(SoIC)上系統晶粒和高頻寬記憶體(HBM)裸片。特別地,中介層模組120可以包括高效能計算(HPC)應用並且可以包括例如積體圖形處理單元(GPU)、專用積體電路(ASIC)、現場可程式閘陣列(FPGA)和HBM藉由基底上晶圓上晶片(CoWoS®)技術或基底上積體扇出(INFO-oS)技術。
TIM膜140可以接觸第一半導體晶粒123的上表面、第二半導體晶粒124的上表面、第三半導體晶粒125的上表面以及模封材料層127的上表面。TIM膜140可具有低塊材熱阻抗和高導熱率。線-厚度鍵(BLT)(例如,封裝蓋230和中介層模組120之間的距離)可以小於約100μm,儘管可以使用更大或更小的距離。
封裝蓋230可在TIM膜140上,並且可以為中介層模組120提供一個蓋子。封裝蓋230可以接觸TIM膜140中的至少一部分。封裝蓋230可以由例如金屬、陶瓷或聚合物材料形成。封裝蓋230可以包括板部230a(例如,板部),並且可以通過黏合劑160將板部230a連接到封裝基底110的側壁部分230b。板部230a可以包括形成在中介層模組120的中心部分之上的中央區230a1。板部230a中的底面230a2可以在側壁部分230b之間延伸穿過板部230a並接觸TIM膜140。
封裝蓋230還可以包括可以從板部230a突出的上階梯區230c。特別是,上階梯區230c可從板部230a的上表面230a3突出。上階梯區230c可以形成在板部230a的中央區230a1周圍。上階梯區230c可以在封裝蓋230的板部230a中形成,例如,通過研磨使用計算機數控(CNC)研磨機,或者通過模製或沖壓封裝蓋230的板部230a以包括上階梯區230c。或者,上階梯區230c可以與板部230a分開形成,並固定到板部230a。在這種情況下,上階梯區230c可以通過黏合劑接合到板部230a的上表面230a3上。上階梯區230c也可以由不同於板部230a的材料的材料(例如,高分子、金屬、陶瓷等)組成。特別地,上階梯區230c可以由密度大於板部230a的材料的密度的材料組成。
TIM膜140可以在板部230a的中央區230a1中接觸板部230a的底面230a2,也可以在中央區230a1的底面230a2和中介層模組120的上表面之間被壓縮。TIM膜140也可以在中央區230a1外面接觸板部230a的底面230a2,也可以在中央區230a1外面的底面230a2和中介層模組120的上表面之間被壓縮。
如圖2B所示,封裝蓋230在水平剖視圖中可以具有正方形或矩形。封裝蓋230的其他合適形狀可以在預期的公開範圍內。TIM膜140可以包括可以圍繞TIM膜140的整個周邊形成的TIM膜邊緣區140a。TIM膜邊緣區140a的輪廓在圖2B中用虛線線表示,表示TIM膜140位於封裝蓋230下方。TIM膜140的尺寸可大於中央區230a1的尺寸和板部230a的上表面230a3的尺寸,以使上階梯區230c可以覆蓋TIM膜邊緣區140a。上階梯區230c可以圍繞TIM膜140的整個周邊形成在板部230a中。TIM膜140還可以具有對應於(例如,實質上與)上階梯區230c的形狀(即,如圖2B中所示的正方形)的形狀並且可以對應於或可以不對應於封裝蓋230的形狀的形狀。
圖2C提供根據一個或多個實施例的上階梯區230c和TIM膜140的詳細垂直剖視圖。如圖2C所示,上階梯區230c可以從板部230a的上表面突出。上階梯區230c可以具有矩形橫截面,儘管其他橫截面形狀可以在本公開的預期範圍內。上階梯區230c可具有一個背對中介層模組120的最上表面,即實質上與板部230a的上表面230a3共面。然而,上階梯區230c的最上面的表面可與板部230a的上表面230a3不是共面,而是可遠離板部230a的中央區230a1向下傾斜,或者朝向板部230a的中央區230a1向下傾斜。
如圖2C所示,上階梯區230c可包括上階梯區覆蓋部分230c1,其可覆蓋中介層模組邊緣區120a(例如,實質上在z方向上與中介層模組邊緣區120a對齊),以及上階梯區非覆蓋部分230c2,其可不覆蓋中介層模組邊緣區120a。也就是說,上階梯區230c可以跨越中介層模組120的最外面的側壁。上階梯區覆蓋部分230c1可具有或可不具有與上階梯區非覆蓋部分230c2實質上相同的尺寸和形狀。在至少一個實施例中,上階梯區覆蓋部分230c1可以具有小於上階梯區非覆蓋部分230c2的寬度的寬度。在至少一個實施例中,上階梯區覆蓋部分230c1可以具有在上階梯區非覆蓋部分230c2的寬度的10%至40%的範圍內的寬度。在至少一個實施例中,上階梯區覆蓋部分230c1在z方向上的厚度可以大於上階梯區非覆蓋部分230c2的厚度。在至少一個實施例中,上階梯區非覆蓋部分230c2的z方向上的厚度可以在上階梯區覆蓋部分230c1的厚度的10%至50%的範圍內。
TIM膜邊緣區140a可以形成在覆蓋部分230c1的上階梯區和中介層模組邊緣區120a的上表面120a1之間。如圖1C所示,TIM膜邊緣區140a可以被壓縮在中介層模組邊緣區120a的上表面120a1和板部230a的底面230a2的部分之間,該部分位於上階梯區覆蓋部分230c1的下方。儘管未在圖2C中示出,但TIM膜邊緣區140a可以在中介層模組邊緣區120a的上表面120a1和板部230a的底面230a2的部分之間壓縮,該部分在上階梯區覆蓋部分230c1下方,圍繞TIM膜140的整個周邊。在至少一個實施例中,TIM膜邊緣區140a可以在上階梯區覆蓋部分230c1和中介層模組邊緣區120a的上表面120a1之間圍繞TIM膜140的周邊的部分(例如,在80%和100%之間)被壓縮。
圖2D提供根據一個或多個實施例的封裝蓋230的詳細說明。如圖2D中所示,封裝蓋230可以包括外寬W1,該外寬W1跨過板部230a延伸到側壁部分230b的最外面的邊緣。封裝蓋230還可以包括可以在側壁部分230b的最裡面的邊緣之間延伸的內寬W2。上階梯區230c可以具有可以大於或等於零(H2≥0)的高度H2和可以小於一半的寬度W5外寬W1(W5<0.5W1)。上階梯區230c可以從板部230a的上表面230a3突出,使得板部230a(例如,在中央區230a1處)的厚度T3(例如,在z方向上)可以小於厚度T4(例如,在z方向上)板部230a在上階梯區230c。由上階梯區230c提供的增加的厚度可以為封裝蓋230提供增加的剛度,並且可以允許在封裝組件200的組裝期間向封裝蓋230施加更大的力,並允許封裝蓋230向TIM膜邊緣區140a施加更大的壓縮力。
中央區230a1的寬度W6可等於外寬W1減去上階梯區230c的寬度W5的兩倍(W6=W1-2W5)。x方向上的TIM膜140的中心可以與板部130a的中央區230a1的中心對齊。因此,中央區230a1的寬度W6可以小於TIM膜140的寬度,使得上階梯區230c的至少部分(例如,上階梯區覆蓋部分230c1)可以覆蓋TIM膜邊緣區140a。
圖3A示出根據一個或多個實施例的封裝組件300的垂直剖視圖。封裝組件300可以是類似於圖1A-1C所示的封裝組件100的實質上,以及類似於圖2A-2C所示的封裝組件200的實質上,除了封裝組件300包括封裝蓋330而不是封裝蓋130或封裝蓋230。
封裝組件300可以包括封裝基底110、安裝在封裝基底110上的中介層模組120以及安裝在中介層模組120上並連接到封裝基底110上的封裝蓋330。封裝組件300還可以包括形成在中介層模組120上的TIM膜140。封裝組件300還可以包括可以通過黏合劑(例如,矽酮黏合劑或環氧樹脂黏合劑)固定到封裝基底110的加強環150。
與封裝組件100和封裝組件200一樣,封裝組件300中的中介層模組120可包括第一半導體晶粒123、第二半導體晶粒124和第三半導體晶粒125。第一半導體晶粒123、第二半導體晶粒124和第三半導體晶粒125中的每一個可以包括例如半導體晶粒、系統晶片(SOC)晶粒、積體晶片上系統(SoIC)晶粒和高頻寬記憶體(HBM)裸片。特別地,中介層模組120可以包括高效能計算(HPC)應用並且可以包括例如積體圖形處理單元(GPU)、專用積體電路(ASIC)、現場可程式閘陣列(FPGA)和藉由基底上晶圓上晶片(CoWoS)技術或基底上積體化扇出(INFO-oS)技術之HBM。
TIM膜140可以接觸第一半導體晶粒123的上表面、第二半導體晶粒124的上表面、第三半導體晶粒125的上表面以及模封材料層127的上表面。TIM膜140可具有低塊材熱阻抗和高導熱率。接合-線-厚度(BLT)(例如,封裝蓋330和中介層模組120之間的距離)可以小於約100μm,儘管可以使用更大或更小的距離。
封裝蓋330可在TIM膜140上,並且可以為中介層模組120提供一個蓋子。封裝蓋330可以接觸TIM膜140中的至少一部分。在一個或多個實施例中,封裝蓋330可以直接接觸TIM膜140的整個上表面。封裝蓋330可以由例如金屬、陶瓷或聚合物材料形成。封裝蓋330可以包括板部330a(例如,板部)以及可以通過黏合劑160將板部330a連接到封裝基底110的側壁部分330b。板部330a可以包括形成在中介層模組120的中心部分之上的中央區330a1。板部330a中的底面330a2可在側壁部分330b之間延伸穿過大部分板部330a並與TIM膜140接觸。
封裝蓋330可以包括可以從板部330a的底面330a2突出的底階梯區130c。底階梯區330c可以圍繞板部330a的中央區330a1的整個周邊形成。
TIM膜140可會在板部330a的中央區330a1中接觸板部330a的底面330a2,也可會被壓縮在中介層模組120的底面330a2和上表面之間。底階梯區130c和中介層模組120對TIM膜140的壓縮程度可比板部330a和中介層模組120的底面330a2對TIM膜140的壓縮程度大。因此,如圖3A所示,底階梯區130c和中介層模組120之間的TIM膜140的壓縮厚度可小於中央區330a1中的板部330a的底面330a2和中介層模組120之間的TIM膜140的壓縮厚度。
與封裝蓋130和封裝蓋230類似,封裝蓋330在水平剖視圖中可具有正方形或矩形。封裝蓋330的其他合適形狀可以在預期的公開範圍內。側壁部分330b可以圍繞封裝蓋330的板部330a的整個周邊形成,並且底階梯區130c可以圍繞TIM膜140的整個周邊形成在板部330a中。TIM膜140還可以具有對應於(例如,實質上與)底階梯區130c的形狀(即,正方形)的形狀,並且可以對應於或不對應於封裝蓋330的形狀。
封裝蓋330還可以包括可從板部330a的上表面330a3突出的上階梯區230c。上階梯區230c可以圍繞板部330a的中央區330a1的整個周邊形成。如圖3A所示,在板部330a的中央區330a1處形成的上階梯區230c的最內壁可以與在板部330a的中央區330a1處形成的底階梯區230c的最內壁對齊。上階梯區230c可以在封裝蓋330的板部330a中形成,例如,通過研磨使用計算機數控(CNC)研磨機器,或者通過模製或沖壓封裝蓋330的板部330a以包括上階梯區230c。
TIM膜140的尺寸可以大於板部330a的上表面330a3的尺寸(例如,板部330a的中央區330a1處的上表面330a3),使得上階梯區230c可以覆蓋TIM膜140的至少部分。上階梯區230c可以圍繞TIM膜140的整個周邊形成在板部330a中。TIM膜140還可以具有對應於上階梯區230c的形狀(例如,實質上與上階梯區230c的形狀相同)的形狀並且可以對應於或可以不對應於封裝蓋330的形狀。
圖3B提供根據一個或多個實施例的底階梯區130c、上階梯區230c和TIM膜140的詳細垂直剖視圖。上階梯區230c可具有也可不具有與底階梯區130c實質上相同的尺寸和形狀。
如圖3B所示,上階梯區覆蓋部分230c1的寬度(例如,在x方向上)可以是與底階梯區覆蓋部分130c1的寬度(例如,在x方向上)實質上相同。上階梯區覆蓋部分230c1也可以實質上與底階梯區覆蓋部分130c1對齊(例如,在z方向上)。此外,上階梯區覆蓋部分230c1和底階梯區覆蓋部分130c1可以是實質上與中介層模組邊緣區120a對齊。
或者,上階梯區覆蓋部分230c1的寬度可以不同於底階梯區覆蓋部分130c1的寬度。在至少一個實施例中,上階梯區覆蓋部分230c1的寬度可以小於底階梯區覆蓋部分130c1的寬度。在至少一個實施例中,上階梯區覆蓋部分230c1的寬度可以在底階梯區覆蓋部分130c1的寬度的50%至90%的範圍內。在至少一個實施例中,底階梯區覆蓋部分130c1的寬度可以在上階梯區覆蓋部分230c1的寬度的50%至90%的範圍內。
上階梯區非覆蓋部分230c2可以具有大於底階梯區非覆蓋部分130c2的寬度(例如,在x方向上)的寬度(例如,在x方向上)。即,上階梯區非覆蓋部分230c2可以比底階梯區非覆蓋部分130c2在x方向上延伸得更遠。
圖3C提供根據一個或多個實施例的封裝蓋330的詳細說明。如圖3C所示,封裝蓋330可以包括外寬W1,該外寬W1跨過板部330a延伸到側壁部分330b的最外面的邊緣,內寬W2可以在側壁部分330b的最裡面的邊緣之間延伸,從側壁部分330b的最裡面的邊緣延伸到底階梯區130c的寬度W3,寬度W4可小於W3的二分之一(W4<0.5W2),上階梯區230c的寬度W5可小於外寬W1的二分之一(W5<0.5W1),以及中央區330a1的寬度W6可等於內寬W2減去底階梯區130c的寬度的兩倍和寬度W3的兩倍(W6=W2-(2W+2W3)並且等於外寬W1減去寬度W5的兩倍上階梯區230c(W6=W1-2W5)。x方向上的TIM膜140的中心可以與中央區330a1的中心對齊。因此,中央區330a1的寬度W6可以小於TIM膜140的寬度,使得底階梯區130c的至少部分(例如,底階梯區覆蓋部分130c1)和上階梯區230c的至少部分(例如,上階梯區覆蓋部分230c1)可以覆蓋TIM膜邊緣區140a。
底階梯區130c可以具有可大於或等於0(H1≥0)的高度H1,並且上階梯區230c可以具有可大於或等於0(H2≥0)的高度H2。此外,底階梯區130c的高度H1可以與上階梯區230c的高度H2相同或不同。在一個或多個實施例中,H1和H2的值可以在以下範圍內:0<H1≤0.1mm和0<H2≤0.5mm。
板部330a可以包括在板部330a的中央區330a1處的厚度T5(例如,在z方向上)、在板部330a的底面330a2和上階梯區230c的上表面之間延伸的厚度T6(例如,在z方向上)以及從底階梯區130c的表面延伸到上階梯區230c的表面的厚度T7(例如,在z方向上)。厚度T6可大於厚度T5小於厚度T7(T5<T6<T7).由上階梯區230c提供的增加的厚度可以為封裝蓋330提供增加的剛度,並且可以允許在組件期間將更大的力施加在封裝蓋330上,並且允許封裝蓋330向TIM膜邊緣區140a施加更大的壓縮力。
圖4A-4F示出根據一個或多個實施例的可以在製造封裝組件100的方法期間形成的各種中間結構。圖4A-4F中的方法可以與用於形成封裝組件200和封裝組件300的方法實質上相同。
圖4A示出根據一個或多個實施例的中間結構的垂直剖視圖,其中中介層模組120可以安裝在封裝基底110上(例如,通過覆裝晶片接合(FCB)製程)。如圖4A所示,中介層模組120的C4凸塊121可以定位在封裝基底110的金屬接墊110a上並加熱以將C4凸塊121結合到金屬接墊110a。
圖4B示出根據一個或多個實施例的中間結構的垂直剖視圖,其中封裝底填充層129可以形成在封裝基底110上。封裝底填充層129可以由環氧基聚合物材料形成。如圖4B所示,封裝底填充層129可以形成在中介層模組120和C4凸塊121的下方和周圍,以將中介層模組120固定到封裝基底110。然後可以將封裝底填充層129固化,例如在箱式烘箱中在約150℃下固化約90分鐘以提供具有足夠剛度和機械強度的封裝底填充層129。
圖4C示出根據一個或多個實施例的中間結構的垂直剖視圖,其中TIM膜140可以貼合到中介層模組120的上表面。TIM膜140可以包括例如石墨TIM膜或碳奈米管(CNT)TIM膜。TIM膜140可以通過使用例如導熱黏合劑貼合到中介層模組120的上表面。
圖4D示出根據一個或多個實施例的中間結構的垂直剖視圖,其中黏合劑160可以施加於封裝基底110。黏合劑可以包括例如矽酮黏合劑或環氧樹脂黏合劑。黏合劑可以位於封裝基底110上對應於封裝蓋130的側壁部分130b的位置的位置,並且其數量足以將封裝蓋130牢固地結合到封裝基底110。
圖4E示出根據一個或多個實施例的中間結構的垂直剖視圖,其中封裝蓋130可以貼合到(例如,安裝在)封裝基底110上。如上所述,封裝蓋130可以由金屬、陶瓷或塑料組成,並且可以例如通過研磨使用計算機數控(CNC)研磨機形成,或者通過模製或沖壓封裝蓋130以包括底階梯區130c。
在圖4E中,封裝基底110和中介層模組120可以放在表面上,封裝蓋130降低到中介層模組120上方並放在封裝基底110上。然後可以將封裝蓋130的側壁部分130b與形成在封裝基底110上的黏合劑160對齊。然後可以通過將壓力F
100向下施加到封裝蓋130上來將封裝蓋130向下壓,以便封裝蓋130的側壁部分130b可以通過黏合劑160接觸封裝基底110。
或者,可以將封裝蓋130倒置(例如,翻轉)並放置在表面(例如,平坦的表面)上,並且可以將封裝基底110上的中介層模組120倒置並插入到封裝蓋130中。然後可以通過將壓力向下施加到封裝蓋130中來按壓封裝基底110和中介層模組120,以便封裝蓋130的側壁部分130b可以通過黏合劑160接觸封裝基底110。
在可以將封裝蓋130應用到封裝基底110上的情況下,底階梯區130c可以在板部130a的底面130a2之前接觸TIM膜140。壓力F
100可使得TIM膜邊緣區140a在封裝蓋130的底階梯區130c和中介層模組120的上表面(例如,模封材料層127的上表面127a)之間被壓縮(例如,變形)。因為底階梯區130c,即使壓力F
100均勻地施加在板部130a的上表面上,封裝蓋130對TIM膜邊緣區140a施加的力也可大於封裝蓋130對TIM膜邊緣區140a之外的TIM膜140施加的力。TIM膜邊緣區140a可以被底階梯區130c壓縮在TIM膜140的整個周邊周圍,此可抑制TIM膜邊緣區140a從中介層模組120的表面分層(例如,分離)。
可以繼續施加壓力F
100,以便板部130a的中央區130a1處的底面130a2可以接觸TIM膜140。壓力F
100可以使TIM膜140被封裝蓋130的底面130a2壓縮,但是底面130a2對TIM膜140的壓縮可小於階梯區130c對TIM膜邊緣區140a的壓縮。可以設置封裝蓋130的側壁部分130b的長度和底階梯區130c的高度H1,以保證壓力F
100可以對TIM膜140造成足夠的壓縮,保證TIM膜邊緣區140a不會脫離中介層模組120的上表面。
封裝蓋130可以夾在封裝基底110上一段時間,以使黏合劑160固化並在封裝基底110和封裝蓋130之間形成牢固的結合。封裝蓋130到封裝基底110的夾持可以例如通過使用熱夾持模塊來執行。熱夾具模組可以在封裝蓋130的上表面上施加均勻的力。在一個或多個實施例中,熱夾具模組可以將壓力F
100施加於封裝蓋130。圖4E中的每個向下箭頭可以表示例如通過熱夾緊模塊施加在封裝蓋130的上表面上的壓力F
100的水平(例如,圖4E中從頂部到底部施加的壓力水平)。
圖4F示出根據一個或多個實施例的中間結構的垂直剖視圖,其中多個焊球110b可以形成在封裝基底110上。多個焊球110b可以構成球柵陣列(BGA),其可以允許封裝組件100被牢固地安裝(例如,通過表面安裝技術(SMT))在諸如印刷電路板的基底上並且電耦合到基底。
圖5A示出根據一個或多個實施例的中間結構的垂直剖視圖,其中壓力F
200可以施加於封裝蓋230,並且圖5B示出中間結構的垂直剖視圖,其中根據一個或多個實施例,壓力F300可以施加於封裝蓋330。
如圖5A所示,壓力F
200(例如,壓力的水平)可以不均勻地施加,使得上階梯區230c的表面上的壓力大於板部230a的上表面230a3上的壓力。上階梯區230c的封裝蓋230的板部230a的厚度可大於板部230a的中央區230a1的厚度。封裝蓋230中的架構可能會導致板部230a在上階梯區230c處更加剛性,並且可以允許施加更大的力。在一個或多個實施例中,在將封裝蓋230貼合到封裝基底110的情況下,和/或當通過熱夾模塊將封裝組件200夾在一起時,壓力F
200可以施加於封裝蓋230。圖5A中的每個向下箭頭可以表示例如通過熱夾緊模塊施加在封裝蓋230的上表面上的壓力F
200的水平(例如,圖5A中從頂部到底部施加的壓力水平)。
如圖5B所示,壓力F300(例如,壓力的水平)可以不均勻地施加,使得上階梯區230c的表面上的壓力可以大於板部230a的上表面230a3上的壓力。上階梯區230c的板部230a的厚度可大於板部230a的中央區230a1的厚度。特別地,從底階梯區130c到上階梯區230c的板部230a的厚度可大於板部230a的中央區230a1的厚度。封裝蓋230的架構可會導致板部230a在上階梯區230c和底階梯區130c處更加剛性,並允許施加更大的力。在一個或多個實施例中,當將封裝蓋330貼合到封裝基底110時,和/或當通過熱夾模塊將封裝組件300夾在一起時,壓力F300可以施加於封裝蓋330。圖5B中的每個向下箭頭可以表示例如通過熱夾緊模塊施加在封裝蓋330的上表面上的壓力F300的水平(例如,圖5B中從頂部到底部施加的壓力水平)。因此,如圖5A-5B中的箭頭所示,由圖5A中的封裝蓋230上的熱夾持模組施加的壓力F
200,可以實質上相同於(例如,相同的大小)圖5B中的封裝蓋330上的熱夾緊模組所施加的壓力F
300。
圖6是說明根據一個或多個實施例的製造封裝組件的方法的流程圖。步驟610包括將中介層模組安裝在封裝基板上。步驟620包括在中介層模組下方和周圍形成封裝底填充層。步驟630包括將熱界面材料(TIM)膜貼合到中介層模組。步驟640包括在封裝基底上安裝封裝蓋,使得封裝蓋在TIM膜上,並且使得封裝蓋的階梯區位於中介層模組的邊緣區的上方。
參考圖1-6,封裝組件100、200、300可以包括在封裝基底110上的中介層模組120、在中介層模組120上的熱界面材料(TIM)膜以及封裝蓋130、230、330。封裝蓋130、230、330可以包括在TIM膜140上的板部130a、230a、330a以及突出板部130a、230a、330a並位於TIM膜140上方和中介層模組120的邊緣區120a上方的階梯區130c、230c。
板部130a、230a、330a可以包括位於中介層模組120的中心部分上方的中央區130a1、230a1、330a1,並且階梯區130c、230c可以從中央區130a1、230a1、330a1之外遠離板部130a、230a、330a突出。階梯區130c、230c可以包括底階梯區130c,該底階梯區130c可以在板部130a、230a、330a的底面上,並且可以從底面沿第一方向朝向中介層模組120突出。階梯區130c、230c可以包括上階梯區230c,該上階梯區230c可以在板部130a、230a、330a的上表面上,並且可以從上表面沿遠離中介層模組120的第一方向突出。階梯區130c、230c可以包括底階梯區130c可以在板部130a、230a、330a的底面上,並且可以在第一方向上從底面向中介層模組120突出,以及上階梯區230c可以在板部130a、230a、330a的上表面上,並且可以在遠離中介層模組120的第一方向上從上表面突出。底階梯區130c中的邊緣和上階梯區230c中的邊緣可以在第一方向上實質上對齊。TIM膜140可以包括石墨TIM膜140和碳奈米管TIM膜140之一。TIM膜140可以包括覆蓋中介層模組120的邊緣區的TIM膜邊緣區140a,並且TIM膜邊緣區140a可以被壓縮在封裝蓋130、230、330的階梯區130c、230c和中介層模組120的邊緣區之間。TIM膜邊緣區140a可以圍繞TIM膜140的整個周邊形成,並且TIM膜140的邊緣區可以在封裝蓋130的階梯區130c、230c、230、330和中介層模組120的邊緣區之間圍繞整個周邊壓縮。TIM膜140。中介層模組120可以包括中介層介電層和位於中介層介電層上的多個半導體晶粒。中介層模組120還可以包括形成在多個半導體晶粒上的模封材料層,並且中介層模組120的邊緣區可以包括模封材料層127。階梯區130c、230c可以包括底階梯區130c,該底階梯區130c包括覆蓋中介層模組120的邊緣區120a的底階梯區覆蓋部分130c1和不覆蓋中介層模組120的邊緣區120a的底階梯區非覆蓋部分130c2。
再次參考圖1-6,製造封裝組件100、200、300的方法可以包括將中介層模組120安裝在封裝基底110上,將熱界面材料(TIM膜連接到中介層模組120,以及在封裝基底110上安裝封裝蓋130、230、330使得封裝蓋130、230、330的板部130a、230a、330a可以在TIM膜140上,並且封裝蓋130、230、330的階梯區130c、230c可以從板部130a、230a、330a突出,並且可以位於TIM膜140上方和中介層模組120的邊緣區120a上方。封裝蓋130、230、330在封裝基底110上的安裝可以包括在封裝基底110上形成黏合劑,將中介層模組120插入到封裝蓋130、230、330中,使得中介層模組120的邊緣區可以與階梯區130c、230c對齊。封裝蓋130、230、330,並使用黏合劑將封裝基底110連接到封裝蓋130、230、330。封裝基底110與封裝蓋130、230、330的連接可以包括將封裝基底110和封裝蓋130、230、330夾在一起,從而將封裝蓋130、230、330的階梯區130c、230c壓到TIM膜140上的邊緣區之上。中介層模組120。TIM膜140可以包括可以在中介層模組120的邊緣區上的TIM膜邊緣區140a,並且封裝蓋130、230、330在封裝基底110上的安裝可以包括在封裝蓋130、230、330的階梯區130c、230c之間壓縮TIM膜邊緣區140a和中介層模組120的邊緣區。TIM膜邊緣區140a可以圍繞TIM膜140的整個周邊形成,並且封裝蓋130、230、330在封裝基底110上的安裝可以包括在封裝蓋130、230、330的階梯區130c、230c和邊緣區之間壓縮TIM膜邊緣區140a。中介層模組120圍繞TIM膜140的整個周邊。中介層模組120可以包括中介層介電層、中介層介電層上的多個半導體晶粒和半導體晶粒上的多個模封材料層,並且封裝蓋130、230、330在封裝基底110上的安裝可以包括在階梯區130c、230c之間壓縮TIM膜邊緣區140a封裝蓋130、230、330和模封材料層。
再次參考圖1-6,封裝組件100、200、300可以包括封裝基底110上的中介層模組120。中介層模組120可以包括中介層介電層、位於中介層介電層上的多個半導體晶粒以及形成在多個半導體晶粒上的模封材料層。封裝組件100、200、300還可以包括在中介層模組120上的熱界面材料(TIM)膜140,TIM膜140包括石墨TIM膜140和碳奈米管TIM膜140之一,以及可以在TIM膜140上的封裝蓋130、230、330。封裝蓋130、230、330可以包括位於中介層模組120的中心部分上方的板部130a、230a、330a,以及從板部130a、230a、330a突出並位於TIM膜140上方和邊緣區上方的階梯區130c、230c。中介層模組120。階梯區130c、230c可以包括底階梯區130c中的至少一個,該底階梯區130c可以在封裝蓋130、230、330的底面上並且可以在第一方向上從板部130a、230a、330a朝向中介層模組120突出,並且上階梯區230c可以在封裝蓋130、230、330的上表面上並且可以在遠離中介層模組120的第一方向上從板部130a、230a、330a突出。TIM膜140可以包括可以在中介層模組120的邊緣區上的TIM膜邊緣區140a,並且TIM膜邊緣區140a可以被壓縮在封裝蓋130的階梯區130c、230c、230、330和中介層模組120的邊緣區之間。TIM膜邊緣區140a可以圍繞TIM膜140的整個周邊形成,並且TIM膜邊緣區140a可以圍繞TIM膜140的整個周邊被壓縮在封裝蓋130、230、330的階梯區130c、230c和中介層模組120的邊緣區之間。
依照本揭露的一些實施例,一種封裝組件,包括:中介層模組、熱界面材料(TIM)膜以及封裝蓋。所述中介層模組在基底上。所述熱界面材料(TIM)膜,在中介層模組上的。所述封裝蓋,包括板部與階梯區。板部在所述TIM膜上。階梯區從所述板部突出並位於所述TIM膜上方和所述中介層模組的邊緣區上方。
在一些實施例中,所述板部包括位於所述中介層模組的中心部分上方的中央區,並且所述階梯區從所述中央區外的所述板部突出。在一些實施例中,所述階梯區包括底階梯區,所述底階梯區位於所述板部的底面上,並沿第一方向從所述底面向所述中介層模組突出。在一些實施例中,所述階梯區包括上階梯區,所述上階梯區位於所述板部的上表面上,並沿在遠離所述中介層模組的第一方向上從所述上表面突出。
在一些實施例中,所述階梯區包括底階梯區與底階梯區。所述底階梯區位於所述板部的底面上,沿第一方向從所述底面向所述中介層模組突出。所述上階梯區位於所述板部的上表面上,沿遠離所述中介層模組的所述第一方向從所述上表面突出,所述底階梯區的邊緣和所述上階梯區的邊緣在所述第一方向實質上對齊。在一些實施例中,所述TIM膜包括石墨TIM膜。在一些實施例中,所述TIM膜包括碳奈米管TIM膜。在一些實施例中,所述TIM膜包括覆蓋所述中介層模組的所述邊緣區的TIM膜邊緣區,並且所述TIM膜邊緣區被壓縮在所述封裝蓋的所述階梯區和所述中介層模組的所述邊緣區之間。在一些實施例中,所述TIM膜邊緣區圍繞所述TIM膜的整個周邊形成,並且所述TIM膜邊緣區被壓縮在所述封裝蓋的所述階梯區和所述中介層模組的所述邊緣區之間,圍繞所述TIM膜的所述整個周邊。在一些實施例中,所述中介層模組包括中介層介電層和多個位於所述中介層介電層上的半導體晶粒。在一些實施例中,所述中介層模組還包括形成在所述多個半導體晶粒上的模封材料層,且所述中介層模組的所述邊緣區包括所述模封材料層。在一些實施例中,所述階梯區包括底階梯區,該底階梯區包括底階梯區覆蓋部分以及底階梯區非覆蓋部分。所述底階梯區覆蓋部分覆蓋所述中介層模組的所述邊緣區。所述底階梯區非覆蓋部分,未覆蓋所述中介層模組的所述邊緣區的。
依據本發明一些實施例,一種製作封裝組件的方法,所述方法包括以下步驟。在封裝基底上安裝中介層模組。將熱界面材料(TIM)膜貼合到所述中介層模組。在所述封裝基底上安裝封裝蓋,以使得所述封裝蓋的板部位在所述TIM膜上,並且所述封裝蓋的階梯區從所述板部突出並位於所述TIM膜和所述中介層模組的邊緣區上方。
在一些實施例中,所述在所述封裝基底上安裝封裝蓋包括以下步驟。在所述封裝基底上形成黏合劑。將所述中介層模組插入所述封裝蓋,使所述中介層模組的所述邊緣區與所述封裝蓋的所述階梯區域對齊。使用所述黏合劑將所述封裝基底連接到所述封裝蓋。
在一些實施例中,所述將所述封裝基底連接到所述封裝蓋包括將所述封裝基底和所述封裝蓋夾在一起,從而將所述封裝蓋的所述階梯區壓在所述中介層模組的所述邊緣區上的所述TIM膜上。在一些實施例中,所述TIM膜包括在所述中介層模組的所述邊緣區上的TIM膜邊緣區,且所述在所述封裝基底上安裝封裝蓋包括壓縮在所述封裝蓋的所述階梯區和所述中介層模組的所述邊緣區之間的所述TIM膜邊緣區。在一些實施例中,所述TIM膜邊緣區圍繞所述TIM膜的整個周邊形成,且所述在所述封裝基底上安裝封裝蓋包括壓縮在所述封裝蓋的所述階梯區和圍繞所述TIM膜的所述整個周邊的所述中介層模組的所述邊緣區之間的所述TIM膜邊緣區。在一些實施例中,所述中介層模組包括中介層介電層、在所述中介層介電層上的多個半導體晶粒以及在所述多個半導體晶粒上的模封材料層,並且所述在所述封裝基底上安裝封裝蓋包括壓縮在所述封裝蓋的所述階梯區和所述模封材料層之間所述TIM膜邊緣區。
依據本揭露的一些實施例,一種封裝組件,包括中介層模組、熱界面材料(TIM)膜以及封裝蓋。所述中介層模組,在封裝基底上,所述中介層模組包括中介層介電層、多個半導體晶粒以及模封材料層。所述多個半導體晶粒位於所述中介層介電層上。所述模封材料層形成在所述多個半導體晶粒上。所述熱界面材料(TIM)膜在所述中介層模組上,所述TIM膜包括石墨TIM膜和碳奈米管TIM膜其中之一。所述封裝蓋位於所述TIM膜上,且所述封裝蓋包括板部以及階梯區。所述板部位於所述中介層模組的中央部分上方。所述階梯區從所述板部突出,且位於所述TIM膜上方以及所述中介層模組的邊緣區上方。所述階梯區包括以下至少其中之一。底階梯區位於所述封裝蓋的底面上,並從所述板部沿第一方向向所述中介層模組突出。上階梯區位於所述封裝蓋的上表面上,並在所述第一方向上從所述板部突出,遠離所述中介層模組。所述TIM膜包括位於所述中介層模組的所述邊緣區上的TIM膜邊緣區,並且所述TIM膜邊緣區被壓縮在所述封裝蓋的所述階梯區和所述中介層模組的所述邊緣區之間。
在一些實施例中,所述TIM膜邊緣區圍繞所述TIM膜的整個周邊形成,並且所述TIM膜邊緣區被壓縮在所述封裝蓋的所述階梯區和圍繞所述TIM膜的所述整個周邊的所述中介層模組的所述邊緣區之間。
前述特徵概述了幾個實施例,以便本領域技術人員可以更好地理解本發明的各個方面。本領域技術人員應當理解,他們可以容易地使用本公開作為設計或修改用於執行相同目的和/或實現本文介紹的實施例的相同優點的其他過程和結構的基礎。本領域技術人員也應該意識到,這樣的等效結構並不脫離本發明的精神和範圍,並且可以在不脫離本發明的精神和範圍的情況下對本文進行各種改動、替換和變更。
100、200、300:封裝組件
110:封裝基底
110a:金屬接墊
110b:焊球
120:中介層模組
120a:中介層模組邊緣區
120a1、127a、230a3、330a3:上表面
121:C4凸塊
122:中介層介電層
122a:金屬內連線
123:第一半導體晶粒
124:第二半導體晶粒
125:第三半導體晶粒
126:中介層底填充層
127:模封材料層
128:微凸塊
129:封裝底填充層
130、230、330:封裝蓋
130a、230a、330a:板部
130a1、230a1、330a1:中央區
130a2、230a2、330a2:底面
130b、230b、330b:側壁部分
130c、330c:底階梯區/階梯區
130c1:底階梯區覆蓋部分
130c2:底階梯區非覆蓋部分
140:TIM膜
140a:TIM膜邊緣區
150:加強環
160:黏合劑
230c:上階梯區
230c1:上階梯區覆蓋部分
230c2:上階梯區非覆蓋部分
610、620、630、640:步驟
F
100、F
200、F
300:壓力
H1、H2:高度
T1、T2、T3、T4、T5、T6、T7:厚度
W1:外寬
W2:內寬
W3、W4、W5、W6:寬度
II′、II-II′:線
當與附圖一起閱讀時,從以下詳細描述中可以最好地理解本公開的各方面。需要注意的是,按照行業的標準做法,各種特徵並不是按比例繪製的。事實上,為了討論的清晰,各種特徵中的尺寸可以任意增加或減少。
圖1A示出根據一個或多個實施例的封裝組件的垂直剖視圖。
圖1B示出根據一個或多個實施例的沿圖1A中的線I-I'的封裝組件的水平剖視圖。
圖1C示出根據一個或多個實施例的底階梯區和TIM膜的詳細垂直剖視圖的垂直剖視圖。
圖1D提供根據一個或多個實施例的封裝蓋的詳細說明。
圖2A示出根據一個或多個實施例的封裝組件的垂直剖視圖。
圖2B示出根據一個或多個實施例的沿圖2A中的線II-II'的封裝組件的水平剖視圖。
圖2C提供根據一個或多個實施例的上階梯區和TIM膜的詳細垂直剖視圖。
圖2D示出根據一個或多個實施例的封裝蓋的詳細圖示的垂直剖視圖。
圖3A示出根據一個或多個實施例的封裝組件的垂直剖視圖。
圖3B提供根據一個或多個實施例的底階梯區、上階梯區和TIM膜的詳細垂直剖視圖。
圖3C示出根據一個或多個實施例的封裝蓋的詳細圖示的垂直剖視圖。
圖4A示出根據一個或多個實施例的中間結構的垂直剖視圖,其中中介層模組可以安裝在封裝基底上(例如,通過覆裝晶片接合(FCB)之接合製程)。
圖4B示出根據一個或多個實施例的中間結構的垂直剖視圖,其中封裝底填充層可以形成在封裝基底上。
圖4C示出根據一個或多個實施例的中間結構的垂直剖視圖,其中TIM膜可以貼合到中介層模組的上表面。
圖4D示出根據一個或多個實施例的中間結構的垂直剖視圖,其中黏合劑可以施加於封裝基底。
圖4E示出根據一個或多個實施例的中間結構的垂直剖視圖,其中封裝蓋可以貼合到(例如,安裝在)封裝基底上。
圖4F示出根據一個或多個實施例的中間結構的垂直剖視圖,其中多個焊球可以形成在封裝基底上。
圖5A示出根據一個或多個實施例的中間結構的垂直剖視圖,其中力可以施加到封裝蓋。
圖5B示出根據一個或多個實施例的中間結構的垂直剖視圖,其中力可以施加到封裝蓋。
圖6是說明根據一個或多個實施例的製造封裝組件的方法的流程圖。
130:封裝蓋
130a:板部
130a1:中央區
130a2:底面
130b:側壁部分
130c:底階梯區
130c1:底階梯區覆蓋部分
130c2:底階梯區非覆蓋部分
H1:高度
T1、T2:厚度
W1:外寬
W2:內寬
W3、W4、W5、W6:寬度
Claims (1)
- 一種封裝組件,包括: 中介層模組,在基底上; 熱界面材料(TIM)膜,在中介層模組上的;以及 封裝蓋,包括: 板部,在所述TIM膜上;以及 階梯區,從所述板部突出並位於所述TIM膜上方和所述中介層模組的邊緣區上方。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US202163219841P | 2021-07-09 | 2021-07-09 | |
US63/219,841 | 2021-07-09 | ||
US17/706,700 | 2022-03-29 | ||
US17/706,700 US20230011493A1 (en) | 2021-07-09 | 2022-03-29 | Package assembly including a package lid having a step region and method of making the same |
Publications (1)
Publication Number | Publication Date |
---|---|
TW202303872A true TW202303872A (zh) | 2023-01-16 |
Family
ID=84798568
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW111117637A TW202303872A (zh) | 2021-07-09 | 2022-05-11 | 封裝組件 |
Country Status (2)
Country | Link |
---|---|
US (1) | US20230011493A1 (zh) |
TW (1) | TW202303872A (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11527457B2 (en) * | 2021-02-26 | 2022-12-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | Package structure with buffer layer embedded in lid layer |
US20230024043A1 (en) * | 2021-07-23 | 2023-01-26 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor Packages with Thermal Lid and Methods of Forming the Same |
-
2022
- 2022-03-29 US US17/706,700 patent/US20230011493A1/en active Pending
- 2022-05-11 TW TW111117637A patent/TW202303872A/zh unknown
Also Published As
Publication number | Publication date |
---|---|
US20230011493A1 (en) | 2023-01-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11810833B2 (en) | Package structure and method and equipment for forming the same | |
US10163821B2 (en) | Packaging devices and methods for semiconductor devices | |
CN108987358B (zh) | 封装件中具有不同厚度的热界面材料 | |
US8772927B2 (en) | Semiconductor package structures having liquid cooler integrated with first level chip package modules | |
US10978314B2 (en) | Multi integrated circuit chip carrier package | |
US20040095727A1 (en) | Thermal heat spreaders designed for lower cost manufacturability, lower mass and increased thermal performance | |
TW202303872A (zh) | 封裝組件 | |
US10811384B2 (en) | Semiconductor package and method of manufacturing the same | |
US11996346B2 (en) | Semiconductor device and manufacturing method thereof | |
US12094836B2 (en) | Semiconductor device having heat dissipation structure of curved profile and a manufacturing method thereof | |
US20230187383A1 (en) | Semiconductor device and manufacturing method thereof | |
WO2021236396A1 (en) | Hybrid thermal interface material and low temperature solder patterns to improve package warpage and reliability | |
US20220352121A1 (en) | Semiconductor package having passive support wafer | |
US20230335449A1 (en) | Semiconductor package with stiffener structure and method forming the same | |
US7094966B2 (en) | Packaging integrated circuits with adhesive posts | |
TW200423348A (en) | Semiconductor package with heatsink | |
CN219832631U (zh) | 芯片封装结构 | |
US20230024043A1 (en) | Semiconductor Packages with Thermal Lid and Methods of Forming the Same | |
TW202347674A (zh) | 晶片封裝結構及其形成方法 | |
JPH1126515A (ja) | 半導体装置の外形保持部材、半導体装置及びその製造方法 |