TW202032548A - 權重單元和電子裝置 - Google Patents

權重單元和電子裝置 Download PDF

Info

Publication number
TW202032548A
TW202032548A TW109104621A TW109104621A TW202032548A TW 202032548 A TW202032548 A TW 202032548A TW 109104621 A TW109104621 A TW 109104621A TW 109104621 A TW109104621 A TW 109104621A TW 202032548 A TW202032548 A TW 202032548A
Authority
TW
Taiwan
Prior art keywords
memory element
field effect
resistive memory
effect transistor
electronic device
Prior art date
Application number
TW109104621A
Other languages
English (en)
Inventor
萊恩M 海雀
提塔許 瑞許特
喬治 凱特爾
雷維基 森古普塔
達爾門達 帕勒
洪俊顧
Original Assignee
南韓商三星電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 南韓商三星電子股份有限公司 filed Critical 南韓商三星電子股份有限公司
Publication of TW202032548A publication Critical patent/TW202032548A/zh

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/22Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements
    • G11C11/225Auxiliary circuits
    • G11C11/2259Cell access
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/161Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect details concerning the memory cell structure, e.g. the layers of the ferromagnetic memory cell
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F7/38Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation
    • G06F7/48Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation using non-contact-making devices, e.g. tube, solid state device; using unspecified devices
    • G06F7/52Multiplying; Dividing
    • G06F7/523Multiplying only
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1659Cell access
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1673Reading or sensing circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/22Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/22Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements
    • G11C11/221Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements using ferroelectric capacitors
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/22Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements
    • G11C11/223Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements using MOS with ferroelectric gate insulating film
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/22Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements
    • G11C11/225Auxiliary circuits
    • G11C11/2275Writing or programming circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/54Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using elements simulating biological cells, e.g. neuron
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0004Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements comprising amorphous/crystalline phase transition cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/003Cell access
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/004Reading or sensing circuits or methods
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B61/00Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices
    • H10B61/20Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices comprising components having three or more electrodes, e.g. transistors
    • H10B61/22Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices comprising components having three or more electrodes, e.g. transistors of the field-effect transistor [FET] type
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1675Writing or programming circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/22Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements
    • G11C11/225Auxiliary circuits
    • G11C11/2273Reading or sensing circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0069Writing or programming circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/004Reading or sensing circuits or methods
    • G11C2013/0042Read using differential sensing, e.g. bit line [BL] and bit line bar [BLB]
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/004Reading or sensing circuits or methods
    • G11C2013/0045Read using current through the cell
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0069Writing or programming circuits or methods
    • G11C2013/0078Write using current through the cell
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/79Array wherein the access device being a transistor

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computational Mathematics (AREA)
  • Mathematical Optimization (AREA)
  • Pure & Applied Mathematics (AREA)
  • Mathematical Analysis (AREA)
  • Health & Medical Sciences (AREA)
  • General Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Computing Systems (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Biomedical Technology (AREA)
  • General Health & Medical Sciences (AREA)
  • Molecular Biology (AREA)
  • Neurology (AREA)
  • Power Engineering (AREA)
  • Mram Or Spin Memory Techniques (AREA)

Abstract

本發明揭露一種權重單元和電子裝置。權重單元包含:第一場效應電晶體(FET)和第一電阻式記憶體元件,第一電阻式記憶體元件連接到第一場效應電晶體的汲極;以及第二場效應電晶體和第二電阻式記憶體元件,第二電阻式記憶體元件連接到第二場效應電晶體的汲極。第一場效應電晶體的汲極連接到第二場效應電晶體的閘極,且第二場效應電晶體的汲極連接到第一場效應電晶體的閘極。

Description

權重單元和電子裝置
本揭露大體上涉及一種權重單元配置,其中導通/截止比更接近電晶體的開/關比(104 到105 )。
對用於機器學習(machine learning;ML)應用的硬體加速器的需求越來越大。在多數這些ML應用中占主導的計算是矩陣向量乘法。通過交叉開關(crossbar)網路在類比中極高效地執行矩陣向量乘法是可能的。然而,為了表示權重,必須在每一權重單元中引入記憶體元件。靜態隨機存取記憶體(Static random access memory;SRAM)較大且功率低效。非揮發性記憶體選擇方案(例如冗餘隨機存取記憶體(redundant random access memory;RRAM)、快閃記憶體(FLASH)或自旋力矩轉移磁性隨機存取記憶體(spin-torque transfer magnetic random access memory;STT-MRAM))常常受包含低導通/截止比、高偏差以及非相容程式設計電壓的其它挑戰的子組(subset)的影響。
根據一個實施例,提供一種權重單元。權重單元包含:第一場效應電晶體(field effect transistor;FET)和第一電阻式記憶體元件,所述第一電阻式記憶體元件連接到第一FET的汲極;以及第二FET和第二電阻式記憶體元件,所述第二電阻式記憶體元件連接到第二FET的汲極。第一FET的汲極連接到第二FET的閘極,且第二FET的汲極連接到第一FET的閘極。
根據一個實施例,提供一種電子裝置。電子裝置包含權重單元陣列,每一權重單元包含:第一場效應電晶體(FET)和第一電阻式記憶體元件,所述第一電阻式記憶體元件連接到第一FET的汲極;以及第二FET和第二電阻式記憶體元件,所述第二電阻式記憶體元件連接到第二FET的汲極,第一FET的汲極連接到第二FET的閘極,且第二FET的汲極連接到第一FET的閘極。電子裝置包含:處理器,配置成通過以下操作來用權重單元陣列進行推斷:根據對應神經元的邏輯值來設定對權重單元陣列當中的一列權重單元的輸入;以及讀取權重單元陣列當中的一行權重單元的輸出。
根據一個實施例,提供一種電子裝置。電子裝置包含權重單元陣列,每一權重單元包含:第一場效應電晶體(FET)和第一電阻式記憶體元件,所述第一電阻式記憶體元件連接到第一FET的汲極;以及第二FET和第二電阻式記憶體元件,所述第二電阻式記憶體元件連接到第二FET的汲極,第一FET的汲極連接到第二FET的閘極,且第二FET的汲極連接到第一FET的閘極。處理器配置成根據供應到電阻式記憶體元件的電流的方向來寫入到電阻式記憶體元件。
下文中,參考附圖來詳細地描述本揭露的實施例。應注意,儘管相同元件繪示於不同附圖中,但所述相同元件將由相同附圖標號標示。在以下描述中,例如詳細配置和元件的具體細節僅提供以幫助對本揭露的實施例的總體理解。因此,應對本領域的技術人員顯而易見的是,可在不脫離本揭露的範圍的情況下對本文中所描述的實施例作出各種改變和修改。此外,出於清楚和簡潔起見,省略對熟知功能和構造的描述。下文所描述的術語是考慮到本揭露中的功能而定義的術語,且可根據使用者、使用者的意圖或習慣而不同。因此,術語的定義應基於整個說明書中的內容來確定。
本揭露可具有各種修改和各種實施例,其中參考附圖在下文詳細描述實施例。然而,應理解,本揭露不限於所述實施例,但包含本揭露的範圍內的所有修改、等效物以及替代物。
儘管包含例如第一和第二等的序數的術語可用於描述各種元件,但結構元件不受術語限制。所述術語僅用於將一個元件與另一元件區分開來。舉例來說,在不脫離本揭露的範圍的情況下,第一結構元件可稱為第二結構元件。類似地,第二結構元件也可稱為第一結構元件。如本文中所使用,術語“和/或”包含一或多個相關聯物件的任何和所有組合。
本文中所使用的術語僅用於描述本揭露的各種實施例,但並不意欲限制本揭露。除非上下文另外明確指示,否則單數形式意欲包含複數形式。在本揭露中,應理解,術語“包含(include)”或“具有(have)”指示特徵、數目、步驟、操作、結構元件、部件或其組合的存在,且不排除一或多個其它特徵、數值、步驟、操作、結構元件、部件或其組合的存在或添加機率。
除非以不同方式定義,否則本文中所使用的所有術語具有與本揭露所屬的本領域的技術人員理解的那些術語相同的含義。例如一般所使用的詞典中所定義的那些術語的術語將解釋為具有與相關技術領域中的上下文含義相同的含義,且除非在本揭露中清楚地定義,否則將不解釋為具有理想或過度正式的含義。
根據一個實施例的電子裝置可以是各種類型的電子裝置中的一個。電子裝置可包含例如可攜式通訊裝置(例如智慧手機)、電腦、可攜式多媒體裝置、可攜式醫療裝置、相機、可穿戴裝置或家用電器。根據本揭露的一個實施例,電子裝置不限於上文所描述的那些電子裝置。
用於本揭露中的術語並不意欲限制本揭露,而是意欲包含用於對應實施例的各種改變、等效物或替代。關於對附圖的描述,類似附圖標號可用於指代類似或相關元件。除非相關上下文另外明確指示,否則對應於物件的名詞的單數形式可包含所述事物中的一或多個。如本文中所使用,如“A或B”、“A和B中的至少一個”、“A或B中的至少一個”、“A、B或C”、“A、B以及C中的至少一個”以及“A、B或C中的至少一個”的這類短語中的每一個可包含連同所述短語中的對應一個一起列舉的物件的所有可能組合。如本文中所使用,例如“第1”、“第2”、“第一”以及“第二”的術語可用於區分對應元件與另一元件,但並不意欲在其它方面中(例如重要性或次序)限制元件。預期的是,如果元件(例如第一元件)稱為(有或沒有術語“以操作方式”或“以通訊方式”)“與......耦合”、“耦合到”、“與......連接”或“連接到”另一元件(例如第二元件),那麼其指示元件可直接地(例如有線)、無線地或經由第三元件與另一元件耦合。
如本文中所使用,術語“模組”可包含以硬體、軟體或固件實施的單元,且可與例如“邏輯”、“邏輯區塊”、“部件”以及“電路”的其它術語互換使用。模組可以是調適成進行一或多個功能的單一集成元件,或最小單元或其部分。舉例來說,根據一個實施例,模組可以專用積體電路(application-specific integrated circuit;ASIC)的形式實施。
在示範性情形中,用於半數字矩陣向量乘法的電阻式權重單元包含兩個STT記憶體裝置和n型場效應電晶體(FET)。STT記憶體裝置可處於兩種狀態中的一種下:高電阻狀態或低電阻狀態。令人遺憾的是,對於STT-MRAM,導通電阻與截止電阻的比非常低(通常只有約2到3)。本揭露提供一種權重單元配置,其中導通/截止比更接近電晶體的導通/截止比(104 到105 )。此外,權重單元在兩條線上產生互補輸出——輸出和標槓輸出(output bar)。如果輸入訊號與權重單元權重的乘積是邏輯1,那麼輸出線將具有恒定電流且標槓輸出線將具有零電流。相反,如果乘積是邏輯0,那麼輸出線將具有零電流且標槓輸出線將具有恒定電流。
圖1是根據實施例的權重單元100的電路圖。權重單元100包含第一磁隧道結(magneto tunnel junction;MTJ)102、第二MTJ 104、第一FET 106以及第二FET 108。將FET 106和FET 108描繪為n型FET(n-type FET;NFET),但可利用p型FET(p-type FET;PFET)。FET 106包含汲極110、閘極112以及源極114。同樣地,FET 108包含汲極120、閘極122以及源極124。權重單元100包含交叉耦合,使得FET 106的汲極110連接到FET 108的閘極122,且FET 108的汲極120連接到FET 106的閘極112。
MTJ 102具有電導
Figure 02_image002
,而MTJ 104具有電導
Figure 02_image004
。權重單元(100)包含四個獨立外部連接:對MTJ 102的輸入
Figure 02_image010
、對MTJ 104的輸入
Figure 02_image012
、連接到FET 106的源極114的第一輸出
Figure 02_image006
以及連接到FET 108的源極124的第二輸出
Figure 02_image008
。每一MTJ 102和MTJ 104可處於兩種狀態中的一種下,高電導狀態
Figure 02_image014
或低電導狀態
Figure 02_image016
。交叉耦合允許輸出的高導通/截止比。MTJ 102和MTJ 104具有不同電導狀態且配置確定邏輯值。舉例來說,如果權重單元100具有邏輯值1,那麼
Figure 02_image018
Figure 02_image020
。同樣地,如果權重單元100具有邏輯值0,那麼
Figure 02_image022
Figure 02_image024
,如表1中所繪示。 表1
邏輯輸入
Figure 02_image026
/
Figure 02_image028
邏輯權重
Figure 02_image030
Figure 02_image032
Figure 02_image034
Figure 02_image036
0 0 0
Figure 02_image038
Figure 02_image040
0 0
0 0 1
Figure 02_image040
Figure 02_image038
0 0
1
Figure 02_image042
0
Figure 02_image038
Figure 02_image040
0
Figure 02_image044
1
Figure 02_image042
1
Figure 02_image040
Figure 02_image038
Figure 02_image044
0
在推斷期間,權重單元基於輸入線上的電勢和權重單元100的狀態來在類比中進行乘法操作。乘積是輸出線
Figure 02_image006
上的模擬電流和輸出線
Figure 02_image008
上的受控互補輸出。通過施加於兩條輸入線
Figure 02_image010
Figure 02_image012
的相同電勢來確定輸入的邏輯值。如果將兩條線設定成高,那麼輸入具有邏輯值1。如果將兩條線設定成低,那麼輸入具有邏輯值0。通過兩個MTJ 102和MTJ 104的電導狀態來確定權重單元100的狀態。如果
Figure 02_image002
在高電導狀態下且
Figure 02_image004
在低電導狀態下,那麼權重單元100具有邏輯值0。如果
Figure 02_image002
在低電導狀態下且
Figure 02_image004
在高電導狀態下,那麼權重單元100具有邏輯值1。
輸出線
Figure 02_image006
Figure 02_image008
保持在接地處。對於邏輯輸入值1,施加於輸入線的電勢讀取電壓
Figure 02_image046
對應於適合於讀取的值且可遠低於將導致寫入干擾故障的值。
根據施加在輸出線上的電流來給出輸出。輸出電流(例如讀取電流)在通道電晶體的無洩漏電流和零串聯電阻的限制下分別是零或等於
Figure 02_image048
圖2是根據實施例的權重單元陣列200的電路圖。權重單元陣列200包含權重單元202到權重單元216。為了用權重單元陣列200進行推斷,根據對應神經元的邏輯值來設定對每一列權重單元的輸入(即,對單元202到單元208的輸入
Figure 02_image050
和輸入
Figure 02_image052
以及對單元210到單元216的輸入
Figure 02_image054
和輸入
Figure 02_image056
)。接著沿每一行權重單元並列地讀取輸出線(即,輸出線
Figure 02_image058
到輸出線
Figure 02_image060
4B),且測量輸出上的總電流並將所述總電流除以
Figure 02_image062
以獲得給定行中的N個輸入神經元與N個二進位權重之間的二進位乘法的乘積。另外,如果輸入的向量中的邏輯1的數目是已知的,那麼可從輸出線上的電流獨立地提取點積。於是點積如在等式(1)中。
Figure 02_image064
(1)
圖3是根據實施例的權重單元陣列200的電流輸出的曲線圖300。參考權重單元陣列200,每一權重單元具有邏輯值。權重單元202具有邏輯值1,權重單元204具有邏輯值1,權重單元206具有邏輯值0,權重單元208具有邏輯值0,權重單元210具有邏輯值1,權重單元212具有邏輯值0,權重單元214具有邏輯值1且權重單元216具有邏輯值0。
參考曲線圖300,在每一行的輸出處讀取的電流不同,表示沿每一行的不同對邏輯值的不同值。
Figure 02_image066
處的輸出線上302處繪示,
Figure 02_image068
Figure 02_image070
處的輸出線上304處繪示,且
Figure 02_image072
處的輸出線上306處繪示。
寫入到給定單元要求取決於MTJ是以“向下”電流還是“向上”電流(所述“向下”電流或“向上”電流定義為電流相對于權重單元的方向)寫入的單獨步驟。表2繪示用於向下寫入的值,而表3繪示用於向上寫入的值。 表2
所選列 其它列
向下寫入
Figure 02_image026
Figure 02_image028
Figure 02_image026
Figure 02_image028
Figure 02_image034
Figure 02_image036
Figure 02_image030
Figure 02_image074
Figure 02_image074
Figure 02_image076
Figure 02_image076
0
Figure 02_image074
Figure 02_image032
Figure 02_image074
Figure 02_image074
Figure 02_image076
Figure 02_image076
Figure 02_image074
0
向下電流寫入是其中電流從權重單元的頂部流動到權重單元的底部的寫入。為了寫入向下電流,使
Figure 02_image010
Figure 02_image012
兩者固定到寫入電壓
Figure 02_image078
,所述寫入電壓VW 是足夠大以寫入MTJ的電勢,且接著使將寫入的MTJ的輸出線保持在接地處,同時使將不寫入的MTJ的輸出線升高到
Figure 02_image078
。在陣列中,向下寫入操作逐列進行,其中將經程式設計的列的
Figure 02_image010
Figure 02_image012
設定成
Figure 02_image078
,且將到其它列中的每一個的所有其它
Figure 02_image010
Figure 02_image012
線設定成0。
表3繪示用於向上寫入的值。 表3
所選行 其它行
向上寫入
Figure 02_image026
Figure 02_image028
Figure 02_image034
Figure 02_image036
Figure 02_image034
Figure 02_image036
Figure 02_image030
0
Figure 02_image074
Figure 02_image074
Figure 02_image074
Figure 02_image076
Figure 02_image076
Figure 02_image032
Figure 02_image074
0
Figure 02_image074
Figure 02_image074
Figure 02_image076
Figure 02_image076
向上電流寫入是其中電流從權重單元的底部流動到權重單元的頂部的寫入。為了寫入向上電流,使
Figure 02_image006
Figure 02_image008
兩者保持到
Figure 02_image078
,且將將要向上寫入的MTJ的輸入線設定成接地,同時將另一MTJ設定成
Figure 02_image078
。在陣列中,向上寫入操作逐行進行,其中通過將
Figure 02_image006
Figure 02_image008
設定成
Figure 02_image078
且將對應于其餘行的所有其它
Figure 02_image006
線和
Figure 02_image008
線設定成0來啟用給定行以用於向上寫入。
可利用其它非揮發性記憶體技術來代替STT-MRAM,所述技術例如脈衝碼調變(pulse code modulation;PCM)、快閃記憶體、鐵電隨機存取記憶體(ferroelectric random access memory;FeRAM)、電阻式隨機存取記憶體(resistive random access memory;RRAM)等。可用p型場效應電晶體替代性地實施電晶體。在PFET的情況下,極性全部反轉以用於推斷和寫入。
圖4是根據一個實施例的網路環境400中的電子裝置401的框圖。參考圖4,網路環境400中的電子裝置401可經由第一網路498(例如短程無線通訊網路)與電子裝置402通訊,或經由第二網路499(例如長程無線通訊網路)與電子裝置404或伺服器408通訊。電子裝置401可經由伺服器408與電子裝置404通訊。電子裝置401可包含處理器420、記憶體430、輸入裝置450、聲音輸出裝置455、顯示器裝置460、音訊模組470、感測器模組476、介面477、觸覺模組479、相機模組480、功率管理模組488、電池489、通訊模組490、訂戶識別模組(subscriber identification module;SIM)496或天線模組497。可從電子裝置401中省略元件中的至少一個(例如顯示器裝置460或相機模組480),或可將一或多個其它元件添加到電子裝置401。組件中的一些可實施為單一積體電路(integrated circuit;IC)。舉例來說,感測器模組476(例如指紋感測器、虹膜感測器或照度感測器)可嵌入在顯示器裝置460(例如顯示器)中。
處理器420可執行例如軟體(例如程式440)以控制與處理器420耦合的電子裝置401的至少一個其它元件(例如硬體或軟體元件),且可進行各種資料處理或計算。作為資料處理或計算的至少部分,處理器420可載入從揮發性記憶體432中的另一元件(例如感測器模組476或通訊模組490)接收到的命令或資料,處理儲存在揮發性記憶體432中的命令或資料,且將所得資料儲存在非揮發性記憶體434中。處理器420可包含主處理器421(例如中央處理單元(central processing unit;CPU)或應用處理器(application processor;AP))和可獨立於主處理器421或結合所述主處理器421來操作的輔助處理器423(例如圖形處理單元(graphics processing unit;GPU)、圖像訊號處理器(image signal processor;ISP)、感測器集線器處理器或通訊處理器(communication processor;CP))。另外或替代地,輔助處理器423可調適成消耗比主處理器421更少的功率,或執行特定功能。輔助處理器423可與主處理器421分離實施或實施為所述主處理器421的一部分。
在主處理器421處於無效(例如睡眠)狀態中,輔助處理器423可代替主處理器421來控制與電子裝置401的元件當中的至少一個元件(例如顯示器裝置460、感測器模組476或通訊模組490)相關的功能或狀態中的至少一些,,或者在主處理器421處於有效狀態(例如執行應用程式)中,連同主處理器421一起控制所述功能或狀態中的至少一些。輔助處理器423(例如圖像訊號處理器或通訊處理器)可實施為功能上與輔助處理器423相關的另一元件(例如相機模組480或通訊模組490)的部分。
記憶體430可儲存由電子裝置401的至少一個元件(例如處理器420或感測器模組476)使用的各種資料。所述各種資料可包含例如軟體(例如程式440)和與所述軟體相關的命令的輸入資料或輸出資料。記憶體430可包含揮發性記憶體432或非揮發性記憶體434。
程式440可作為軟體儲存在記憶體430中,且可包含例如作業系統(operating system;OS)442、中介軟體444或應用程式446。
輸入裝置450可從電子裝置401的外部(例如使用者)接收將由電子裝置401的其它元件(例如處理器420)使用的命令或資料。輸入裝置450可包含例如麥克風、滑鼠或鍵盤。
聲音輸出裝置455可將聲音訊號輸出到電子裝置401的外部。聲音輸出裝置455可包含例如揚聲器或接收器。揚聲器可用於一般目的,例如播放多媒體或錄音,且接收器可用於接收來電通話。接收器可與揚聲器分離實施或實施為所述揚聲器的一部分。
顯示器裝置460可以視覺方式將資訊提供到電子裝置401的外部(例如用戶)。顯示器裝置460可包含例如顯示器、全息圖裝置或投影儀以及用以控制顯示器、全息圖裝置以及投影儀中的對應一個的控制電路。顯示器裝置460可包含調適成檢測觸控的觸控電路或調適成測量由觸控引發的力的強度的感測器電路(例如壓力感測器)。
音訊模組470可將聲音轉換成電訊號,且反之亦然。音訊模組470可經由輸入裝置450獲得聲音,或經由聲音輸出裝置455或與電子裝置401直接地(例如有線)或無線地耦合的外部電子裝置402的頭戴式耳機輸出聲音。
感測器模組476可檢測電子裝置401的操作狀態(例如功率或溫度)或電子裝置401外部的環境狀態(例如使用者的狀態),且接著產生對應於所檢測到的狀態的電訊號或資料值。感測器模組476可包含例如手勢感測器、陀螺感測器、大氣壓感測器、磁性感測器、加速度感測器、握持感測器、接近感測器、顏色感測器、紅外線(infrared;IR)感測器、生物計量感測器、溫度感測器、濕度感測器或照度感測器。
介面477可支援將用於將要與外部電子裝置402直接地(例如有線)或無線地耦合的電子裝置401的一或多個規定協議。介面477可包含例如高畫質多媒體介面(high definition multimedia interface;HDMI)、通用序列匯流排(universal serial bus;USB)介面、安全數位(secure digital;SD)卡介面或音訊介面。
連接端子478可包含連接器,電子裝置401可經由所述連接器與外部電子裝置402實體地連接。連接端子478可包含例如HDMI連接器、USB連接器、SD卡連接器或音訊連接器(例如頭戴式耳機連接器)。
觸覺模組479可將電訊號轉換成機械刺激(例如振動或移動)或電刺激,所述刺激可由用戶經由感觸感覺或肌肉運動知覺的感覺來辨識。觸覺模組479可包含例如發動機、壓電式元件或電刺激器。
相機模組480可俘獲靜態圖像或移動圖像。相機模組480可包含一或多個鏡頭、圖像感測器、圖像訊號處理器或閃光燈。
功率管理模組488可管理供應到電子裝置401的功率。功率管理模組488可實施為例如功率管理積體電路(power management integrated circuit;PMIC)的至少部分。
電池489可向電子裝置401的至少一個元件供電。電池489可包含例如不可再充電的一次電池、可再充電的二次電池或燃料電池。
通訊模組490可支援在電子裝置401與外部電子裝置(例如電子裝置402、電子裝置404或伺服器408)之間建立直接(例如有線)通訊通道或無線通訊通道,以及經由所建立的通訊通道進行通訊。通訊模組490可包含一或多個通訊處理器,所述通訊處理器可獨立於處理器420(例如AP)操作且支援直接(例如有線)通訊或無線通訊。通訊模組490可包含無線通訊模組492(例如蜂窩式通訊模組、短程無線通訊模組或全球導航衛星系統(global navigation satellite system;GNSS)通訊模組)或有線通訊模組494(例如局域網(local area network;LAN)通訊模組或電源線通訊(power line communication;PLC)模組)。這些通訊模組中的對應一個可經由第一網路498(例如短程通訊網路,例如藍牙(Bluetooth)TM 無線保真(wireless-fidelity;Wi-Fi)導入或國際紅外線資料協會(the Infrared Data Association;IrDA)標準)或第二網路499(例如長程通訊網路,例如蜂窩式網路、網際網路或電腦網路(例如LAN或廣域網路(wide area network;WAN))與外部電子裝置通訊。這些各種類型的通訊模組可實施為單一元件(例如單一IC),或可實施為彼此分離的多個元件(例如多個IC)。無線通訊模組492可使用儲存在訂戶識別模組496中的訂戶資訊(例如國際移動訂戶身份(international mobile subscriber identity;IMSI))來識別和認證通訊網路(例如第一網路498或第二網路499)中的電子裝置401。
天線模組497可將訊號或功率發射到電子裝置401的外部(例如外部電子裝置)或從所述電子裝置401的外部接收訊號或功率。天線模組497可包含一或多個天線,且可從所述一或多個天線中例如通過通訊模組490(例如無線通訊模組492)選擇適合於用於例如第一網路498或第二網路499的通訊網路中的通訊方案的至少一個天線。接著可經由所選至少一個天線在通訊模組490與外部電子裝置之間發射或接收訊號或功率。
上述元件中的至少一些可相互耦合且經由週邊間通訊方案(例如匯流排、通用輸入和輸出(general purpose input and output;GPIO)、串列週邊介面(serial peripheral interface;SPI)或移動行業處理器介面(mobile industry processor interface;MIPI))在其間傳送訊號(例如命令或資料)。
根據一個實施例,可經由與第二網路499耦合的伺服器408在電子裝置401與外部電子裝置404之間發射或接收命令或資料。電子裝置402和電子裝置404中的每一個可以是與電子裝置401相同類型或不同類型的裝置。將要在電子裝置401處執行的操作中的全部或一些可在外部電子裝置402、外部電子裝置404或外部電子裝置408中的一或多個處執行。舉例來說,如果電子裝置401應自動地或回應於來自使用者或另一裝置的請求而進行功能或服務,那麼電子裝置401可替代所執行所述功能或服務、或在執行所述功能或服務以外,請求一或多個外部電子裝置來進行功能或服務中的至少部分。接收請求的一或多個外部電子裝置可進行所請求的功能或服務或與請求相關的額外功能或額外服務的至少部分,並將進行的結果傳輸到電子裝置401。電子裝置401可(在進一步處理結果或不進一步處理結果的情況下)提供所述結果作為對請求的答覆的至少部分。為此,例如,可使用雲端計算、分散式運算或用戶端伺服器計算技術。
一個實施例可實施為軟體(例如程式440),所述套裝軟體含儲存在儲存媒體(例如,內部記憶體436或外部記憶體438)中的一或多個指令,所述儲存媒體可由機器(例如電子裝置401)讀取。舉例來說,電子裝置401的處理器可調用儲存在儲存媒體中的一或多個指令中的至少一個,且在使用或不使用處於處理器的控制下的一或多個其它元件的情況下執行所述一或多個指令中的至少一個。因此,可操作機器以根據所調用的至少一個指令來進行至少一種功能。一或多個指令可包含由編譯器產生的代碼或可由解譯器執行的代碼。機器可讀儲存媒體可以非暫時性儲存媒體的形式提供。術語“非暫時性”指示儲存媒體是有形裝置,且不包含訊號(例如電磁波),但這一術語未區分將資料半永久地儲存在儲存媒體中與將資料臨時儲存在儲存媒體中的情況。
根據一個實施例,本揭露的方法可包含和提供於電腦程式產品中。電腦程式產品可作為產品在賣家與買家之間交易。電腦程式產品可以機器可讀儲存媒體(例如唯讀光碟(compact disc read only memory;CD-ROM))形式分佈,或經由應用程式商店(例如Play StoreTM )連線分佈(例如下載或上傳),或直接在兩個使用者裝置(例如智慧手機)之間分佈。如果連線分佈,那麼電腦程式產品的至少部分可臨時產生或至少臨時儲存在機器可讀儲存媒體中,所述機器可讀儲存媒體例如製造商的伺服器的記憶體、應用商店的伺服器或中繼伺服器。
根據一個實施例,上述元件的每一元件(例如模組或程式)可包含單一實體或多個實體。可省略上述元件中的一或多個,或可添加一或多個其它元件。替代地或另外,可將多個元件(例如模組或程式)集成到單一元件中。在這種情況下,集成元件仍可以與在集成之前由多個元件中的相應一個進行多個元件中的每一個的一或多種功能相同或類似的方式來進行所述一或多種功能。可依序、並行、反復或啟發式地實施由模組、程式或另一元件進行的操作,或操作中的一或多個可以不同的次序執行或省略,或可添加一或多個其它操作。
儘管本揭露的某些實施例已描述於本揭露的具體實施方式中,但本揭露可以各種形式修改而不脫離本揭露的範圍。因此,本揭露的範圍不應僅基於所描述實施例確定,而應基於所附權利要求書和其等效物確定。
100、202、204、206、208、210、212、214、216:權重單元 102:第一磁隧道結 104:第二磁隧道結 106:第一場效應電晶體 108:第二場效應電晶體 110、120:汲極 112、122:閘極 114、124:源極 200:權重單元陣列 300:曲線圖 302、304、306:線 400:網路環境 401、402、404:電子裝置 408:伺服器/電子裝置 420:處理器 421:主處理器 423:輔助處理器 430:記憶體 432:揮發性記憶體 434:非揮發性記憶體 436:內部記憶體 438:外部記憶體 440:程式 442:作業系統 444:中介軟體 446:應用程式 450:輸入裝置 455:聲音輸出裝置 460:顯示器裝置 470:音訊模組 476:感測器模組 477:介面 478:連接端子 479:觸覺模組 480:相機模組 488:功率管理模組 489:電池 490:通訊模組 492:無線通訊模組 494:有線通訊模組 496:訂戶識別模組 497:天線模組 498:第一網路 499:第二網路
Figure 02_image079
Figure 02_image080
:電導
Figure 02_image081
:第一輸出/輸出線
Figure 02_image082
:第二輸出/輸出線
Figure 02_image083
Figure 02_image085
Figure 02_image086
Figure 02_image088
Figure 02_image089
Figure 02_image091
Figure 02_image092
Figure 02_image094
:輸出線
Figure 02_image095
Figure 02_image096
:輸入/輸入線
Figure 02_image097
Figure 02_image098
Figure 02_image099
Figure 02_image100
:輸入
通過結合附圖進行的以下詳細描述,本揭露的某些實施例的上述和其它方面、特徵以及優點將更加顯而易見,在附圖中: 圖1是根據實施例的權重單元的電路圖。 圖2是根據實施例的權重單元陣列的電路圖。 圖3是根據實施例的權重單元陣列的電流輸出的曲線圖。 圖4是根據一個實施例的網路環境中的電子裝置的框圖。
100:權重單元
102:第一磁隧道結
104:第二磁隧道結
106:第一場效應電晶體
108:第二場效應電晶體
110、120:汲極
112、122:閘極
114、124:源極
G
Figure 109104621-A0304-11-0002-5
:電導
I out :第一輸出/輸出線
Figure 109104621-A0304-11-0002-6
:第二輸出/輸出線
V in
Figure 109104621-A0304-11-0002-7
:輸入/輸入線

Claims (20)

  1. 一種權重單元,包括: 第一場效應電晶體和第一電阻式記憶體元件,所述第一電阻式記憶體元件連接到所述第一場效應電晶體的汲極;以及 第二場效應電晶體和第二電阻式記憶體元件,所述第二電阻式記憶體元件連接到所述第二場效應電晶體的汲極, 其中所述第一場效應電晶體的所述汲極連接到所述第二場效應電晶體的閘極,且所述第二場效應電晶體的所述汲極連接到所述第一場效應電晶體的閘極。
  2. 如請求項1所述的權重單元,其中所述第一場效應電晶體和所述第二場效應電晶體包括n型場效應電晶體。
  3. 如請求項1所述的權重單元,其中所述第一場效應電晶體和所述第二場效應電晶體包括p型場效應電晶體。
  4. 如請求項1所述的權重單元,其中所述第一電阻式記憶體元件和所述第二電阻式記憶體元件包括磁隧道結。
  5. 如請求項1所述的權重單元,其中所述第一電阻式記憶體元件和所述第二電阻式記憶體元件包括電阻式隨機存取記憶體元件。
  6. 如請求項1所述的權重單元,其中所述第一電阻式記憶體元件和所述第二電阻式記憶體元件包括鐵電隨機存取記憶體元件。
  7. 如請求項1所述的權重單元,其中所述第一電阻式記憶體元件和所述第二電阻式記憶體元件包括脈衝碼調變記憶體元件。
  8. 如請求項1所述的權重單元,更包括去到所述第一場效應電晶體的源極的第一外部連接和去到所述第二場效應電晶體的源極的第二外部連接。
  9. 如請求項8所述的權重單元,更包括去到所述第一電阻式記憶體元件的引線的第三外部連接和去到所述第二電阻式記憶體元件的引線的第四外部連接。
  10. 如請求項1所述的權重單元,更包括去到所述第一電阻式記憶體元件的引線的第一外部連接和去到所述第二電阻式記憶體元件的引線的第二外部連接。
  11. 如請求項10所述的權重單元,更包括去到所述第一場效應電晶體的源極的第三外部連接和去到所述第二場效應電晶體的源極的第四外部連接。
  12. 如請求項1所述的權重單元,其中所述權重單元基於所述第一電阻式記憶體元件的電導和所述第二電阻式記憶體元件的電導來產生邏輯值。
  13. 一種電子裝置,包括: 權重單元陣列,每一權重單元包含: 第一場效應電晶體和第一電阻式記憶體元件,所述第一電阻式記憶體元件連接到所述第一場效應電晶體的汲極;以及 第二場效應電晶體和第二電阻式記憶體元件,所述第二電阻式記憶體元件連接到所述第二場效應電晶體的汲極,所述第一場效應電晶體的所述汲極連接到所述第二場效應電晶體的閘極,且所述第二場效應電晶體的所述汲極連接到所述第一場效應電晶體的閘極;以及 處理器,配置成通過以下操作來用所述權重單元陣列進行推斷: 根據對應神經元的邏輯值來設定對所述權重單元陣列當中的一列權重單元的輸入;以及 讀取所述權重單元陣列當中的一行權重單元的輸出。
  14. 如請求項13所述的電子裝置,其中所述處理器更配置成通過測量來自所讀取的所述輸出的總電流且將所述總電流除以輸出電流來進行推斷。
  15. 如請求項13所述的電子裝置,其中所述第一電阻式記憶體元件和所述第二電阻式記憶體元件包括磁隧道結。
  16. 如請求項13所述的電子裝置,其中所述第一場效應電晶體和所述第二場效應電晶體包括n型場效應電晶體。
  17. 一種電子裝置,包括: 權重單元陣列,每一權重單元包含: 第一場效應電晶體和第一電阻式記憶體元件,所述第一電阻式記憶體元件連接到所述第一場效應電晶體的汲極;以及 第二場效應電晶體和第二電阻式記憶體元件,所述第二電阻式記憶體元件連接到所述第二場效應電晶體的汲極,所述第一場效應電晶體的所述汲極連接到所述第二場效應電晶體的閘極,且所述第二場效應電晶體的所述汲極連接到所述第一場效應電晶體的閘極;以及 處理器,配置成根據供應到所述第一電阻式記憶體元件和所述第二電阻式記憶體元件的電流的方向來寫入所述第一電阻式記憶體元件和所述第二電阻式記憶體元件。
  18. 如請求項17所述的電子裝置,其中所述處理器配置成通過在所述電流的所述方向向下時使輸入到所述權重單元的電壓固定到寫入電壓來寫入所述第一電阻式記憶體元件和所述第二電阻式記憶體元件。
  19. 如請求項17所述的電子裝置,其中所述處理器配置成通過在所述電流的所述方向向上時使由所述權重單元輸出的電流保持到寫入電壓來寫入所述第一電阻式記憶體元件和所述第二電阻式記憶體元件。
  20. 如請求項17所述的電子裝置,其中所述第一電阻式記憶體元件和所述第二電阻式記憶體元件包括磁隧道結。
TW109104621A 2019-02-19 2020-02-14 權重單元和電子裝置 TW202032548A (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201962807534P 2019-02-19 2019-02-19
US62/807,534 2019-02-19
US16/448,799 US10872662B2 (en) 2019-02-19 2019-06-21 2T2R binary weight cell with high on/off ratio background
US16/448,799 2019-06-21

Publications (1)

Publication Number Publication Date
TW202032548A true TW202032548A (zh) 2020-09-01

Family

ID=72042358

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109104621A TW202032548A (zh) 2019-02-19 2020-02-14 權重單元和電子裝置

Country Status (4)

Country Link
US (1) US10872662B2 (zh)
KR (1) KR102650375B1 (zh)
CN (1) CN111580783A (zh)
TW (1) TW202032548A (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10896242B2 (en) * 2019-03-01 2021-01-19 International Business Machines Corporation Resistive memory device for matrix-vector multiplications

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6191989B1 (en) 2000-03-07 2001-02-20 International Business Machines Corporation Current sensing amplifier
JP2002109875A (ja) * 2000-09-29 2002-04-12 Nec Corp 強誘電体容量を用いたシャドーramセル及び不揮発性メモリ装置並びにその制御方法
JP3736483B2 (ja) 2002-03-20 2006-01-18 ソニー株式会社 強磁性トンネル接合素子を用いた磁気記憶装置
US6946882B2 (en) 2002-12-20 2005-09-20 Infineon Technologies Ag Current sense amplifier
KR100479810B1 (ko) * 2002-12-30 2005-03-31 주식회사 하이닉스반도체 불휘발성 메모리 장치
US7085183B2 (en) 2004-07-13 2006-08-01 Headway Technologies, Inc. Adaptive algorithm for MRAM manufacturing
US7599210B2 (en) * 2005-08-19 2009-10-06 Sony Corporation Nonvolatile memory cell, storage device and nonvolatile logic circuit
US7345912B2 (en) 2006-06-01 2008-03-18 Grandis, Inc. Method and system for providing a magnetic memory structure utilizing spin transfer
WO2009028298A1 (ja) * 2007-08-31 2009-03-05 Tokyo Institute Of Technology スピン注入磁化反転mtjを用いた不揮発性sram/ラッチ回路
JP5287544B2 (ja) 2009-06-25 2013-09-11 ソニー株式会社 不揮発性メモリの記録方法及び不揮発性メモリ
US9093165B2 (en) 2013-09-30 2015-07-28 International Business Machines Corporation Distributed current clock for nano-magnetic element array
US11461620B2 (en) * 2017-07-05 2022-10-04 Samsung Electronics Co., Ltd. Multi-bit, SoC-compatible neuromorphic weight cell using ferroelectric FETs

Also Published As

Publication number Publication date
US20200265892A1 (en) 2020-08-20
CN111580783A (zh) 2020-08-25
KR20200101824A (ko) 2020-08-28
US10872662B2 (en) 2020-12-22
KR102650375B1 (ko) 2024-03-21

Similar Documents

Publication Publication Date Title
KR102650381B1 (ko) 높은 온/오프 비율의 백그라운드를 갖는 4t4r 3중 웨이트 셀
US11101320B2 (en) System and method for efficient enhancement of an on/off ratio of a bitcell based on 3T2R binary weight cell with spin orbit torque MJTs (SOT-MTJs)
KR102650386B1 (ko) 낮은 출력 전류 및 높은 온/오프 비율을 갖는 가변 저항 3t3r 바이너리 웨이트 셀
US11205362B2 (en) Display driving circuit comprising protection circuit
US11216723B2 (en) Pulse-width modulated multiplier
US9640234B2 (en) Semiconductor memory apparatus
KR20200057814A (ko) 뉴럴 네트워크를 이용한 데이터 처리 방법 및 이를 지원하는 전자 장치
CN111916097A (zh) 用于语音增强的高斯加权自注意力的方法和系统
TW202032548A (zh) 權重單元和電子裝置
US8966146B2 (en) Data processing method and data processing unit using the same
US11475933B2 (en) Variation mitigation scheme for semi-digital mac array with a 2T-2 resistive memory element bitcell
US20170140697A1 (en) Scanline driver and display device including the same
KR102675329B1 (ko) 2t-2 저항성 메모리 소자 비트셀을 갖는 세미-디지털 맥 어레이의 변이 완화 기법
US20210173444A1 (en) Foldable electronic device for detecting defective region and method thereof
US11556768B2 (en) Optimization of sparsified neural network layers for semi-digital crossbar architectures
US11561711B2 (en) Memory device performing configurable mode setting and method of operating the same
US10852807B2 (en) Hybrid powering off of storage component memory cells
KR20220037958A (ko) 채널별 양자화 모드 선택을 사용하는 심층 신경망의 훈련 후 양자화 시스템 및 방법