TW202018954A - 在不同類型擴散區域中使用雙擴散中斷及單擴散中斷之電路,及相關製造方法 - Google Patents

在不同類型擴散區域中使用雙擴散中斷及單擴散中斷之電路,及相關製造方法 Download PDF

Info

Publication number
TW202018954A
TW202018954A TW108132359A TW108132359A TW202018954A TW 202018954 A TW202018954 A TW 202018954A TW 108132359 A TW108132359 A TW 108132359A TW 108132359 A TW108132359 A TW 108132359A TW 202018954 A TW202018954 A TW 202018954A
Authority
TW
Taiwan
Prior art keywords
diffusion region
substrate
type
diffusion
circuit
Prior art date
Application number
TW108132359A
Other languages
English (en)
Inventor
漢寧 楊
鄧傑
Original Assignee
美商高通公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商高通公司 filed Critical 美商高通公司
Publication of TW202018954A publication Critical patent/TW202018954A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0642Isolation within the component, i.e. internal isolation
    • H01L29/0649Dielectric regions, e.g. SiO2 regions, air gaps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0207Geometrical layout of the components, e.g. computer aided design; custom LSI, semi-custom LSI, standard cell technique
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/26506Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors
    • H01L21/26513Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors of electrically active species
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/266Bombardment with radiation with high-energy radiation producing ion implantation using masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823431MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823821Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823878Complementary field-effect transistors, e.g. CMOS isolation region manufacturing related aspects, e.g. to avoid interaction of isolation region with adjacent structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/10Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
    • H01L27/118Masterslice integrated circuits
    • H01L27/11803Masterslice integrated circuits using field effect technology
    • H01L27/11807CMOS gate arrays
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/401Multistep manufacturing processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66545Unipolar field-effect transistors with an insulated gate, i.e. MISFET using a dummy, i.e. replacement gate in a process wherein at least a part of the final gate is self aligned to the dummy gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7842Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7842Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate
    • H01L29/7849Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate the means being provided under the channel
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • H01L29/7851Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET with the body tied to the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/10Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
    • H01L27/118Masterslice integrated circuits
    • H01L27/11803Masterslice integrated circuits using field effect technology
    • H01L27/11807CMOS gate arrays
    • H01L2027/11809Microarchitecture
    • H01L2027/11829Isolation techniques
    • H01L2027/11831FET isolation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823828Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • High Energy & Nuclear Physics (AREA)
  • Health & Medical Sciences (AREA)
  • Toxicology (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Plasma & Fusion (AREA)
  • General Engineering & Computer Science (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

本文所揭示之態樣包括在不同類型擴散區域中使用一雙擴散中斷(DDB)及一單擴散中斷(SDB)之電路,且揭示相關製造方法。在本文所揭示之例示性態樣中,一DDB或一SDB任一者形成於該(等)N型擴散區域中,且該相反類型擴散,一SDB或DDB任一者形成於該(等)P型擴散區域中。可使用在該電路之不同擴散區域中在一DDB與一SDB之間形成不同擴散中斷以感應通道應變,該通道應變會增大形成於各別P型或N型擴散區域中之P型或N型半導體裝置任一者之載子移動率,同時避免或減輕形成於各別P型或N型擴散區域中之P型或N型半導體裝置任一者中的可降低載子移動率之此所感應通道應變。

Description

在不同類型擴散區域中使用雙擴散中斷及單擴散中斷之電路,及相關製造方法
本發明之領域係關於包括用於形成CMOS電路之P型及N型擴散區域兩者的互補金屬氧化物半導體(CMOS)積體電路,且更特定言之,係關於在電路之間使用擴散中斷以在電路之間提供隔離。
電晶體係現代電子裝置中之必要組件。較大數目個電晶體被用於許多現代電子裝置中的積體電路(IC)中。舉例而言,諸如中央處理單元(CPU)、數位信號處理器(DSP)及記憶體系統之組件各自將較大數量個電晶體用於邏輯電路及記憶體裝置。
舉例而言,一種類型之電晶體為經由用基板形成之「鰭片」提供導電通道的鰭片場效電晶體(FET) (FinFET)。圖1說明例示性FinFET 100。FinFET 100包括基板102及由基板102形成之鰭片104。鰭片104由半導體材料形成。可藉由微影及蝕刻程序用半導體基板102形成鰭片104,以用基板102之材料形成升高之鰭片104。氧化物層106包括於鰭片104之任一側上。FinFET 100包括藉由鰭片104互連之源極108及汲極110,從而鰭片104之內部部分充當介於源極108與汲極110之間的半導體通道112。鰭片104由「纏繞」閘極114包圍。閘極114之纏繞結構經由半導體通道112提供較佳靜電控制,且因此幫助減少洩漏電流,且克服其他短通道影響(SCE)。
諸如FinFET之電晶體可用於形成積體電路(IC)中之互補金屬氧化物半導體(CMOS)電路。舉例而言,圖2A下文為包括諸如圖1中之FinFET 100的支援半導體裝置之形成的鄰近小區電路202(1)、202(2)之電路200的俯視圖,該等鄰近小區電路各自為IC。圖2B為A1 -A1 中斷線上的小區電路202(1)、202(2)之橫截面側視圖。個別小區電路202(1)、202(2)藉由擴散中斷204互相隔離。如圖2A中所示,小區電路202(1)、202(2)包括在X軸及Y軸尺寸上的包括在X軸之方向上延長的共用頂部電力軌206P及共用底部電力軌206N的佈局。小區電路202(1)、202(2)包括形成於如圖2B中所示之半導體基板210(「基板」)中的各別P型半導體擴散區域(「P型擴散區域」) 208P(1)、208P(2)及N型半導體擴散區域(「N型擴散區域」) 208N(1)、208N(2),以提供用於形成半導體裝置之作用區域,諸如電晶體。P型擴散區域208P(1)、208P(2)及N型擴散區域208N(1)、208N(2)可藉由在基板210中摻雜P型及N型材料而形成。當不同偏壓電壓被施加至各別P型或N型擴散區域208P(1)、208P(2)及/或208N(1)、208N(2)時,需要擴散中斷204;否則,需要電隔離。P型擴散區域208P(1)、208P(2)形成為一個擴散區域,但藉由擴散中斷204隔離。同樣,N型擴散區域208N(1)、208N(2)形成為一個擴散區域,但藉由擴散中斷204隔離。小區電路202(1)、202(2)亦包括由半導體材料形成於頂部與底部電力軌206P、206N之間的各別P型半導體通道結構212P(1)至212P(4)及N型半導體通道結構212N(1)至212N(4)。舉例而言,P型及N型半導體通道結構212P(1)至212P(4)、212N(1)至212N(4)可為用於形成三維(3D)通道結構之半導體鰭片,亦稱為「鰭片」。各別P型半導體通道結構212P(1)、212P(2)及212P(3)、212P(4)及各別N型半導體通道結構212N(1)、212N(2)及212N(3)、212N(4)最初形成為單個半導體通道結構,但藉由擴散中斷204隔離。
金屬材料之閘極G(1)至G(14)形成於小區電路202(1)、202(2)中,且在Y軸方向上延長,圍繞P型及N型半導體通道結構212P(1)至212P(4)、212N(1)至212N(4)之至少一部分延伸。以此方式,用於諸如電晶體之半導體裝置的作用閘極可形成於閘極G(1)至G(14)的圍繞P型及N型半導體通道結構212P(1)至212P(4)、212N(1)至212N(4)以形成半導體通道之區域中。層間介電(ILD) 213經安置於閘極G(1)至G(14)及P型及N型半導體通道結構212P(1)至212P(4)、212N(1)至212N(4)上方以提供另一電隔離。在此實例中,電路200中之擴散中斷204為佔據其中兩個閘極G(8)、G(9)所定位之空間及其間的區域的雙擴散中斷(DDB) 214。DDB 214由諸如氧化物材料之介電材料216形成,該介電材料經安置於介於閘極G(8)、G(9)之間的經蝕刻隔離區域中以形成DDB 214。若介電材料216在電路200之製造期間擴展,則介電材料216會將壓縮應力SC 施加至基板210,該壓縮應力會被感應為P型半導體通道結構212P(1)至212P(4)及N型半導體通道結構210N(1)至210N(4)中之壓縮應變。壓縮應變可改良N型半導體通道結構212N(1)至212N(4)之載子移動率,但降低P型半導體通道結構212P(1)至212P(4)之載子移動率。然而,若介電材料216在電路200之製造期間收縮,則介電材料216會將拉伸應力ST 施加至基板210,該拉伸應力會被感應為P型半導體通道結構212P(1)至212P(4)及N型半導體通道結構212N(1)至212N(4)中之拉伸應變。拉伸應變可改良P型半導體通道結構212P(1)至212P(4)之載子移動率,但降低N型半導體通道結構212N(1)至212N(4)之載子移動率。
因此,P型半導體通道結構212NP(1)至212P(4)或N型半導體通道結構212N(1)至212N(4)任一者可由於DDB 214具有經降低載子移動率。單擴散中斷(SDB)可替代地形成於將佔據單個閘極G空間之電路200中。SDB可以較低溫度形成於電路200之的稍後處理台中,該溫度可降低介電材料216在SDB中之擴展或收縮,且因此降低P型半導體通道結構212P(1)至212P(4)及N型半導體通道結構212N(1)至212N(4)中所施加之應力。然而,經降低應力不會類似DDB 214而增強P型半導體通道結構212P(1)至212P(4)及N型半導體通道結構212N(1)至212N(4)任一者的載子移動率。
本文所揭示之態樣包括在不同類型半導體擴散區域(「擴散區域」)中使用一雙擴散中斷(DDB)及一單擴散中斷(SDB)之電路。可基於增大形成於一種類型之擴散區域中之一半導體裝置之一半導體通道中的載子移動率,同時減輕或避免形成於另一種類型之擴散區域中之一半導體通道中的載子移動率降級而選擇在不同類型擴散區域中包括一DDB或SDB任一者或與一SDB及DDB相反的選項。亦揭示相關製造方法。就此而言,在本文所揭示之例示性態樣中,提供包括形成於一基板中之一P型擴散區域及一N型擴散區域的一積體電路(「電路」)。P型半導體裝置可形成於該P型擴散區域中,且N型半導體裝置可形成於該N型擴散區域中。因此,舉例而言,可自該等所形成之P型半導體裝置及N型半導體裝置實現互補金屬氧化物半導體(CMOS)電路。在本文所揭示之例示性態樣中,一DDB或一SDB任一者形成於該N型擴散區域中,且該相反類型擴散,一SDB或DDB任一者形成於該P型擴散區域中。可使用在該電路之不同擴散區域中在一DDB與一SDB之間形成不同擴散中斷以感應通道應變,該通道應變會增大形成於各別P型或N型擴散區域中之P型或N型半導體裝置任一者之載子移動率,同時避免或減小形成於各別P型或N型擴散區域中之P型或N型半導體裝置任一者中的可降低載子移動率之此所感應通道應變。
在一個例示性態樣中,該DDB由一渠溝隔離結構形成,該渠溝隔離結構形成於位於該第一擴散區域中且不位於該第二擴散區域中的兩個虛設閘極之間的一基板中。該等虛設閘極在該等第一與第二擴散區域之間縱向延伸。以此方式,該渠溝隔離結構及該等虛設閘極在該第一擴散區域中形成該DDB,且相同虛設閘極在該第二擴散區域中形成該SDB。
在一個例示性態樣中,若一DDB將在該電路之該等擴散區域中感應一拉伸應變,則一DDB形成於該電路之該N型擴散區域中,且一SDB形成於該電路之該P型擴散區域中。在該N型擴散區域中感應拉伸應變可增大形成於該N型擴散區域中之一N型半導體裝置之一半導體通道的載子移動率,但減小一P型半導體裝置之一半導體通道中的載子移動率。因此,在此態樣中,一SDB形成於該P型擴散區域中以避免感應或減小至該P型擴散區域之拉伸應力,以免減小可能起因於一DDB的形成於該P型擴散區域中之一P型半導體裝置的載子移動率。
在另一例示性態樣中,若一DDB將在該電路之該等擴散區域中感應一壓縮應變,則一DDB形成於該電路之該P型擴散區域中,且一SDB形成於該電路之該N型擴散區域中。在該P型擴散區域中感應壓縮應變可增大形成於該P型擴散區域中之一P型半導體裝置之一半導體通道的載子移動率,但減小一N型半導體裝置之一半導體通道中的載子移動率。因此,在此態樣中,一SDB形成於該N型擴散區域中以避免感應或減小至該N型擴散區域之壓縮應力,以免減小可能起因於一DDB的形成於該N型擴散區域中之一N型半導體裝置的載子移動率。
就此而言,在一個例示性態樣中,提供一種電路,且該電路包含一基板,該基板包含一頂部表面。該電路亦包含一第一擴散區域,其包含安置於該基板中之一N型擴散區域或一P型擴散區域任一者。該第一擴散區域包含至少一個第一半導體通道,其各自具有在一第一方向中之一第一縱軸。該電路亦包含一第二擴散區域,其包含與該第一擴散區域之該擴散類型相反的一P型擴散區域或一N型擴散區域任一者。該第二擴散區域經安置於該基板中,且包含至少一個第二半導體通道,其各自具有平行於該第一縱軸之一第二縱軸。該電路亦包含沿與該第一縱軸正交之一第三縱軸延伸的一第一虛設閘極,該第一虛設閘極經安置於該第一擴散區域及該第二擴散區域上方。該電路亦包含沿平行於該第三縱軸之一第四縱軸延伸的一第二虛設閘極,該第二虛設閘極經安置於該第一擴散區域及該第二擴散區域上方,該第二虛設閘極鄰近於該第一虛設閘極間隔一閘極間距。該電路在該第一擴散區域中亦包含一DDB。該DDB包含在該第一方向上介於該第一虛設閘極與該第二虛設閘極之間的一渠溝隔離結構,該第一虛設閘極之一部分位於該第一擴散區域中,且該第二虛設閘極之一部分位於該第一擴散區域中。該電路在該第二擴散區域中亦包含一SDB。該SDB包含位於該第二擴散區域中的該第一虛設閘極之一部分,及位於該第二擴散區域中的該第二虛設閘極之一部分。
在另一例示性態樣中,提供一種電路,且該電路包含一基板,該基板包含一頂部表面。該電路亦包含用於在該基板中提供一第一擴散的一構件,用於提供該第一擴散的該構件包含用於在該基板中提供一P型擴散的一構件或用於在該基板中提供一N型擴散的一構件任一者。用於提供該第一擴散的該構件包含用於提供一半導體通道的至少一個第一構件。該電路亦包含用於在該基板中提供一第二擴散的一構件,用於提供該第二擴散的該構件包含用於在該基板中提供一P型擴散的一構件或用於在該基板中提供一N型擴散的一構件任一者。用於提供該第二擴散的該構件包含用於提供一半導體通道的至少一個第二構件。該電路亦包含用於控制用於提供一半導體通道之該至少一個第一構件及用於提供一半導體通道之該至少一個第二構件中之至少一者中的傳導的一構件。該電路亦包含用於鄰近於一有效閘極提供隔離開一閘極間距的一第一構件。該電路亦包含用於鄰近於用於提供隔離開該閘極間距之該第一構件提供隔離的一第二構件。該電路亦包含:用於在該第一擴散區域中提供一DDB之一構件,該構件包含用於在用於提供隔離之該第一構件與用於提供隔離之該第二構件之間提供渠溝隔離的一構件;用於在用於提供該第一擴散之該構件中提供隔離的該第一構件之一部分;及用於在用於提供該第一擴散之該構件中提供隔離的該第二構件之一部分。該電路亦包含用於在該第二擴散區域中提供一SDB的一構件,其包含用於在用於提供該第二擴散之第一構件中提供隔離的該第一構件之一部分,及用於在用於提供該第二擴散之第一構件中提供隔離的該第二構件之一部分。
在另一例示性態樣中,提供一種製造一電路之方法。該方法包含形成一基板,該基板包含一頂部表面。該方法亦包含在該基板中形成具有在一第一方向中之一第一縱軸的一第一擴散區域,該第一擴散區域在該基板中包含一N型擴散區域或一P型擴散區域任一者。該方法亦包含形成藉由一非擴散區域與該第一擴散區域分隔開且具有平行於該第一縱軸之一第二縱軸的一第二擴散區域,該第二擴散區域在該基板中包含一P型擴散區域或一N型擴散區域任一者。該方法亦包含在該第一擴散區域中在該基板中形成一渠溝隔離結構,該渠溝隔離結構自該基板之該頂部表面延伸一深度至該基板中。該方法亦包含形成複數個虛設閘極,其各自沿彼此平行且與該第一縱軸正交之縱軸在該第一擴散區域及該第二擴散區域上方延伸,該複數個虛設閘極彼此間隔開一閘極間距。該方法亦包含將該複數個虛設閘極中之至少一者替換為至少一個有效閘極。該方法亦包含在該複數個虛設閘極中經安置於該渠溝隔離結構之至少一部分上方的兩個鄰近虛設閘極上方形成一開口。該方法亦包含移除該開口下方的該等鄰近虛設閘極以形成複數個腔體。該方法亦包含將一介電材料安置於該複數個腔體中以在該第一擴散區域及該第二擴散區域中形成一擴散中斷,該第一擴散區域中之該擴散中斷及該渠溝隔離結構在該第一擴散區域中形成一DDB,且該第二擴散區域中之該擴散中斷形成一SDB。
優先權之主張
本專利申請案主張2018年9月21日申請的標題為「CIRCUITS EMPLOYING A DOUBLE DIFFUSION BREAK (DDB) AND SINGLE DIFFUSION BREAK (SDB) IN DIFFERENT TYPE DIFFUSION REGION(S), AND RELATED FABRICATION METHODS」之申請案第16/138,170號的優先權,且該申請案此處指派至受讓人且特此明確地以引用的方式併入本文中。
現參考圖式,描述本發明之若干例示性態樣。字語「例示性」在本文中用於意謂「充當實例、例子或說明」。在本文中被描述為「例示性」之任何態樣未必被解釋為比其他態樣更較佳或更有利。
本文所揭示之態樣包括在不同類型半導體擴散區域(「擴散區域」)中使用一雙擴散中斷(DDB)及一單擴散中斷(SDB)之電路。可基於增大形成於一種類型之擴散區域中之一半導體裝置之一半導體通道中的載子移動率,同時減輕或避免形成於另一種類型之擴散區域中之一半導體通道中的載子移動率降級而選擇在不同類型擴散區域中包括一DDB或SDB任一者或與一SDB及DDB相反的選項。亦揭示相關製造方法。就此而言,在本文所揭示之例示性態樣中,提供包括形成於一基板中之一P型擴散區域及一N型擴散區域的一積體電路(「電路」)。P型半導體裝置可形成於該P型擴散區域中,且N型半導體裝置可形成於該N型擴散區域中。因此,舉例而言,可自該等所形成之P型半導體裝置及N型半導體裝置實現互補金屬氧化物半導體(CMOS)電路。在本文所揭示之例示性態樣中,一DDB或一SDB任一者形成於該N型擴散區域中,且該相反類型擴散,一SDB或DDB任一者形成於該P型擴散區域中。可使用在該電路之不同擴散區域中在一DDB與一SDB之間形成不同擴散中斷以感應通道應變,該通道應變會增大形成於各別P型或N型擴散區域中之P型或N型半導體裝置任一者之載子移動率,同時避免或減小形成於各別P型或N型擴散區域中之P型或N型半導體裝置任一者中的可降低載子移動率之此所感應通道應變。
在一個例示性態樣中,該DDB由一渠溝隔離結構形成,該渠溝隔離結構形成於位於該第一擴散區域中且不位於該第二擴散區域中的兩個虛設閘極之間的一基板中。該等虛設閘極在該等第一與第二擴散區域之間縱向延伸。以此方式,該渠溝隔離結構及該等虛設閘極在該第一擴散區域中形成該DDB,且相同虛設閘極在該第二擴散區域中形成該SDB。
在一個例示性態樣中,若一DDB將在該電路之該等擴散區域中感應一拉伸應變,則一DDB形成於該電路之該N型擴散區域中,且一SDB形成於該電路之該P型擴散區域中。在該N型擴散區域中感應拉伸應變可增大形成於該N型擴散區域中之一N型半導體裝置之一半導體通道的載子移動率,但減小一P型半導體裝置之一半導體通道中的載子移動率。因此,在此態樣中,一SDB形成於該P型擴散區域中以避免感應或減小至該P型擴散區域之拉伸應力,以免減小可能起因於一DDB的形成於該P型擴散區域中之一P型半導體裝置的載子移動率。
就此而言,圖3A至圖3C說明例示性電路300,其在不同類型之各別第一及第二擴散區域306(1)、306(2)中使用DDB 302及SDB 304以提高形成於電路300中之FET的載子移動率。電路300可為可在IC晶片中製造之積體電路(IC)。圖3A為電路300之俯視圖。圖3B及圖3C為在圖3A中之電路300之各別橫截面A1 -A1 、B1 -B1 中截得的,以進一步說明第一擴散區域306(1)中之DDB 302及第二擴散區域306(2)中之SDB 304的橫截面視圖。在此實例中,第一擴散區域306(1)為N型擴散區域306(1) (亦標記為「306N」),且第二擴散區域為P型擴散區域306(2) (亦標記為「306P」)。舉例而言,N型擴散區域306N可藉由將半導體基板308 (例如,矽(Si))之一部分與作為能夠放棄基板308中之電子之供體材料的五價雜質材料摻雜而形成。同樣作為一實例,P型擴散區域306P可藉由將半導體基板308之一部分與能夠在基板308中留下孔之雜質材料摻雜而形成。在此實例中,DDB 302形成於N型擴散區域306N中,且SDB 304形成於P型擴散區域306P中。DDB 302及SDB 304為隔離結構,該等隔離結構形成於其各別N型及P型擴散區域306N、306P中以提供隔離而妨礙FET或沿X軸方向形成於各別DDB 302及SDB 304之不同側面上的其他半導體裝置之不同半導體通道之間的流動電子或孔。舉例而言,若電路設計需要不同偏壓電壓被施加至形成於需要隔離之電路中的不同半導體裝置,則DDB 302或SDB 304可包括於電路300中。亦應注意,N型擴散區域306N根據電路小區作為一個擴散區域形成於電路300中,但藉由DDB 302分離成兩個N型擴散子區域306N(1)、306N(2)。同樣,應注意P型擴散區域306P根據電路小區作為一個擴散區域形成於電路300中,但藉由SDB 304分離成兩個P型擴散子區域306P(1)、306N(2)。亦應注意,在電路300中的P型擴散區域306P與N型擴散區域306N之間存在具有沿X軸方向之縱軸LND 之一非擴散區域307。
如圖3A中所示,呈「鰭片」形式之N型及P型半導體通道310N、310P形成於電路300中,位於基板308上方,且沿在X軸方向上之縱軸LC(N) 、LC(P) 延伸。閘極G(1)至G(4)沿在Y軸方向上之縱軸LG(1) 至LG(4) 形成於電路300中,與N型及P型半導體通道310N、310P在X軸方向上之縱軸LC(N) 、LC(P) 正交,且在P型及N型半導體通道310N、310P之至少一部分上方及周圍延伸。閘極G(1)及G(4)為導電材料之有效閘極,諸如金屬(在本文中被稱作「有效閘極」G(1)或G(4)),且閘極G(2)及G(3)為介電材料之虛設閘極(在本文中被稱作「虛設閘極」G(2)或G(3))。如圖3A中所示,在此實例中呈FinFET形式之三維(3D) N型FET (NFET) 312N藉由在N型擴散區域306N中之有效閘極G(1)之相對側面上形成源極SN 及汲極DN ,而形成於N型擴散區域306N中。類似地,如圖3A中所示,在此實例中亦呈FinFET形式之3D P型FET (PFET) 312P藉由在P型擴散區域306P中之有效閘極G(1)之相對側面上形成源極SP 及汲極DP ,而形成於P型擴散區域306P中。
繼續參看圖3A至圖3C,DDB 302形成於電路300之N型擴散區域306N中,此係因為DDB 302在電路300之製造期間在N型擴散區域306N中感應拉伸應變。在N型擴散區域306N中感應拉伸應變可增大形成於N型擴散區域306N中之N型半導體通道310N的載子移動率。因此,舉例而言,在形成於用以形成NFET 312N之半導體通道的N型擴散區域306N中之N型半導體通道310N中所感應的拉伸應變可增大NFET 312N之驅動強度。舉例而言,藉由DDB 302在N型擴散區域306N中之N型半導體通道310N中感應的拉伸應變可將N型裝置驅動電流增大介於大致百分之五(5%)與百分之二十(20%)之間。然而,在P型擴散區域306P中感應拉伸應變(在形成於P型擴散區域306P中之P型半導體通道310P中感應此等拉伸應變)可降低P型半導體通道310P中之載子移動率。此將例如具有在電路300中使用P型半導體通道310P而減小PFET 312P之驅動強度的效果。此情況可能並非所要的。因此,在此實例中,如將在下文更詳細地論述,在電路300之P型擴散區域306P中形成SDB 304,而非將形成於N型擴散區域306N中之DDB 302亦擴增至P型擴散區域306P中。此可避免感應及/或減小施加至P型擴散區域306P及形成於其中之P型半導體通道310P的拉伸應力,以便減弱或避免減小P型半導體通道310P及PFET 312P中之載子移動率。
以此方式,DDB 302可形成於圖3A至圖3C中之電路300中,以有目的地在N型擴散區域306N及形成於其中之N型半導體通道310N中感應拉伸應變,以提高形成於N型擴散區域306N中的NFET (諸如NFET 312N)之驅動強度。然而,可避免減小P型擴散區域306P中之P型半導體通道310P的載子移動率,以避免減小形成於P型擴散區域306P中的PFET (諸如PFET 312P)之驅動強度。現將在下文更詳細地論述圖3A至3C中之電路300的額外態樣。
參看圖3B及圖3C,N型及P型半導體通道310N、310P在此實例中經安置於基板308之頂部表面314上。閘極G(1)至G(4)定位成鄰近於彼此,且根據電路小區之佈局具有閘極間距PG 。舉例而言,閘極G(1)定位成鄰近於虛設閘極G(2)。虛設閘極G(2)經安置於與有效閘極G(1)與虛設閘極G(3)之間且鄰近於該等閘極。在此實例中,有效閘極G(1)、G(4)圍繞P型及N型半導體通道310N、310P之至少一部分延伸,提供有效閘極以形成諸如finFET或環繞式閘極(GAA) FET之3D FET。然而,應注意,有效閘極G(1)、G(4)可僅僅在P型及N型半導體通道310N、310P上方延伸,用於提供有效閘極G以形成平面FET。如圖3A中所示,閘極接點CG(N) 形成於有效閘極G(1)之一部分上方以形成NFET 312N之有效閘極GA(N) 。類似地,閘極接點CG(P) 形成於有效閘極G(1)之一部分上方以形成PFET 312P之有效閘極GA(P) 。NFET 312N之源極SN 及汲極DN 形成於N型半導體通道310N中之第一及第二末端部分316(1)、316(2)中,位於有效閘極G(1)之相對側上,其中閘極接點CG(N) 形成於有效閘極G(1)上方。PFET 312P之源極SP 及汲極DP 形成於P型半導體通道310P中之第一及第二末端部分318(1)、318(2)中,位於有效閘極G(1)之相對側上,其中閘極接點CG(P) 形成於有效閘極G(1)上方。
如圖3B及圖3C中所示,介電材料322之層間介電(ILD) 320經安置於N型及P型半導體通道310N、310P上方,且閘極G(1)至G(4)在此等結構之間提供電隔離,且鄰近地形成傳導結構及/或互連層,其形成於電路300中之金屬層中。如圖3B中所示,P型擴散區域306P中之SDB 304由P型擴散區域306P中之虛設閘極G(2)、G(3)之部分326(1)、326(2)形成。虛設閘極G(2)、G(3)自ILD 320之頂部表面324延伸穿過ILD 320,且自基板308之頂部表面314在基板下方延伸深度DDUM 而至基板308中。虛設閘極G(2)、G(3)之部分326(1)、326(2)自基板308之頂部表面314在頂部表面314下方延伸深度DDUM 而至基板308中,該等部分形成SDB 304。基板308之頂部表面314下方的介於虛設閘極G(2)、G(3)之間的區域為基板308之材料,其未填充有另一隔離材料。因此,虛設閘極G(2)、G(3)在P型擴散區域304P中提供單擴散中斷或SDB 304。
如圖3C中所示,N型擴散區域306N中之DDB 302類似於SDB 304,由虛設閘極G(2)、G(3)中自基板308之頂部表面314在頂部表面314下方亦延伸至深度DDUM 而至基板308中至基板308中的部分328(1)、328(2)形成。然而,DDB 302亦包括渠溝隔離結構330,形成於相同虛設閘極G(2)、G(3)之基板308之頂部表面314下方的部分328(1)、328(2)之間的區域中,該等虛設閘極之部分326(1)、326(2)形成圖3B中之SDB 304。渠溝隔離結構330為諸如介電材料之隔離材料332,其形成至或填充至形成於基板308中介於N型擴散區域306N中之虛設閘極G(2)、G(3)之間的深度為DTIS 之溝槽334。舉例而言,渠溝隔離結構330可視為淺槽隔離(STI)結構。因此,渠溝隔離結構330及虛設閘極G(2)、G(3)提供被視為雙擴散中斷且形成DDB 302之擴散中斷。下文關於製造電路300之例示性程序論述關於如何形成虛設閘極G(2)、G(3)以提供SDB 304的例示性細節。應注意,如圖3A中所示,可將渠溝隔離結構330連同溝槽334一起形成,該溝槽形成於P型擴散區域306P與N型擴散區域306N之間,亦填充有渠溝隔離結構330之隔離材料,以將P型擴散區域306P與N型擴散區域306N隔離且形成非擴散區域307。
如在下文將關於電路300之例示性製造程序更詳細地論述,可在形成於閘極G(2)、G(3)之位置中的移除金屬閘極(RMG)程序之前或之後形成虛設閘極G(2)、G(3),該等虛設閘極形成DDB 302及SDB 304。舉例而言,可在金屬閘極形成於閘極G(1)至G(4)中之後形成虛設閘極G(2)、G(3)。可接著移除閘極G(2)、G(3)且填充有介電材料以形成用於DDB 302及SDB 304之隔離結構。
可根據多種方法及程序製造電路300。舉例而言,可根據CMOS製造方法製造電路300。就此而言,圖4A及圖4B為說明製造圖3A至圖3C中的在N型擴散區域306N中使用DDB且在P型擴散區域306P中使用SDB之電路300的例示性程序400之流程圖。圖5A-1至圖5G-3說明實際上根據例示性製造程序400製造的電路300之例示性製造級。就此而言,圖4A及圖4B中之例示性製造程序400及圖5A-1至圖5G-3中之電路300的例示性製造級將在下文結合彼此論述。
就此而言,參看圖4A,製造圖3A至圖3C中之電路300的程序400之第一例示性步驟為用半導體材料形成基板308,例如,諸如矽(Si) (圖4A中之區塊402)。此藉由實例展示於圖5A-1至圖5A-3中之製造級500(A)中。圖5A-1為例示性製造級500(A)之俯視圖。圖5A-2及圖5A-3為自圖5A-1中之基板308之各別A1 -A1 及B1 -B1 橫截面中截得的橫截面視圖。如圖5A-1至圖5A-3中所示,作為N型擴散區域306N之第一擴散區域306(1)形成於基板308中,且作為P型擴散區域306P之第二擴散區域306(2)亦形成於基板308中(圖4A中之區塊404及406)。N型及P型擴散區域306N、306P由未摻雜有P型或N型雜質材料之非擴散區域307分隔開。N型及P型擴散區域306N、306P具有彼此平行之縱軸LDR(N) 、LDR(P) 。具有深度DTIS 之溝槽334形成於N型擴散區域306N及如圖5A-1及圖5A-3中所示且填充有諸如氧化物材料之隔離材料332之非擴散區域307中,以形成渠溝隔離結構330 (圖4A中之區塊408)。在此實例中,渠溝隔離結構330之一部分形成於N型擴散區域306N中,且一部分形成於非擴散區域307中。如上文所論述,形成於N型擴散區域306N中之渠溝隔離結構330將形成N型擴散區域306N中之DDB 302之部分。
應注意,在此實例中,渠溝隔離結構330在替換金屬閘極(RMG)程序之前形成,從而渠溝隔離結構330可受制於例如可能顯著超出400攝氏度之較高溫度。此可導致渠溝隔離結構330膨脹且接著收縮,因此使得拉伸應力在基板308中出現在N型擴散區域306N中,其在基板308中在N型擴散區域306N中感應拉伸應變。可能需要此操作來提高具有由基板308形成之半導體通道的NFET之載子移動率,諸如圖3A至圖3C中之電路300中的NFET 312N。
作為一實例,可在使用微影製程轉移之後將用以形成渠溝隔離結構330之溝槽334蝕刻至基板308中至圖5A-1中所說明之圖案中,該微影製程為在基板308上方轉移光阻劑層,在光阻劑層上方形成經圖案化遮罩,及經由遮罩中之開口曝露基板308以在光阻劑層中形成開口用於控制溝槽334中之區域得以蝕刻。接著可用隔離材料332填充溝槽334以形成渠溝隔離結構330。應注意,溝槽334無需延伸至非擴散區域307中,但進行此操作自處理觀點看可係高效的,從而使得將形成DDB 302的位於N型擴散區域306N中之非擴散區域307及渠溝隔離結構330可以相同程序經圖案化及形成。
製造圖3A至圖3C中之電路300的程序400中的下一例示性步驟可為形成複數個虛設閘極G(1)至G(4),閘極每一者沿彼此平行且與N型擴散區域306N及P型擴散區域306P之縱軸LDR(N) 至LDR(P) 正交的各別縱軸LG(1) 至LG(4) 延伸(圖4A中之區塊410)。舉例而言,虛設閘極G(1)至G(4)可形成為多晶矽閘極。間隔物501(1)(1)至501(4)(2)圍繞各別虛設閘極G(1)至G(4)而形成,以促進作為RMG程序之一部分的虛設閘極移除(例如,藉由微影及蝕刻製程)及替換為金屬材料。虛設閘極G(1)至G(4)中之一或多者可替換為有效閘極,該閘極在此實例中為閘極G(1)及G(4)(圖4B中之區塊412)。在此實例中,閘極G(2)及G(3)為左側虛設閘極。此藉由實例展示於圖5B-1至圖5B-3中之製造級500(B)中。圖5B-1為例示性製造級500(B)之俯視圖。圖5B-2及圖5B-3為在圖5B-1中之製造級500(B)之各別A1 -A1 及B1 -B1 橫截面中截得的橫截面視圖。先前已針對圖3A及圖3B中之電路300描述有效閘極G(1)、G(4)及虛設閘極G(2)、G(3)之描述,且因此此處不再重複描述。
製造圖3A至圖3C中之電路300的程序400中的下一例示性步驟可為將ILD 320沈積於閘極G(1)至G(4)及N型及P型擴散區域306N、306P上方,以提供如先前針對圖3A至圖3C中之電路300論述的隔離。可諸如經由化學機械平面化(CMP)程序將ILD 320之頂部表面502平面化。此藉由實例展示於圖5C-1及圖5C-2中之製造級500(C)中。圖5C-1及圖5C-2為在圖5B-1中之製造級500(B)之各別A1 -A1 及B1 -B1 橫截面中截得的橫截面視圖。
製造圖3A至圖3C中之電路300的程序400中的下一例示性步驟可為將開口504形成於經安置於渠溝隔離結構330上方的兩個鄰近閘極G(2)、G(3)上方,以將此等閘極G(2)、G(3)製備為虛設閘極,且形成N型擴散區域306N中之DDB 302及P型擴散區域306P中之SDB 304的部分(圖4B中之區塊414)。此藉由實例展示於圖5D-1至圖5D-3中之製造級500(D)中。圖5D-1為將遮罩506形成於經安置於圖5C-1中之製造級500(C)中之ILD 320上的光阻劑層上方,以曝露N型擴散及P型擴散區域306P、306N中之擴散中斷區域的例示性製造級500(D)之俯視圖。圖5D-2及圖5D-3為在圖5D-1中之基板308之各別A1 -A1 及B1 -B1 中截得的橫截面視圖。
製造圖3A至圖3C中之電路300的程序400中的下一例示性步驟可為經由穿過圖5D-1至圖5D-3中之製造級500(D)中的開口504接近而移除兩個鄰近閘極G(2)、G(3),以形成腔體508(1)、508(2),其中閘極G(2)、G(3)之材料係先前形成的。此係為了準備形成包括於圖3A至圖3C之電路300中的DDB 302及SDB 304中的虛設閘極G(2)、G(3)(圖4B中之區塊416)。此藉由實例展示於圖5E-1至圖5E-3中之製造級500(E)中。圖5E-1為移除(例如,蝕刻)閘極G(2)、G(3)之金屬材料的例示性製造級500(E)之俯視圖。圖5E-2及圖5E-3為在圖5E-1中之基板308之各別A1 -A1 及B1 -B1 橫截面中截得的橫截面視圖。舉例而言,可使用乾式/濕式蝕刻製程移除形成於圖5D-1至圖5D-3中之製造級500(D)中之閘極G(2)、G(3)中的材料。
製造圖3A至圖3C中之電路300的程序400中的下一例示性步驟可為進一步蝕刻先前形成於圖5E-1至圖5E-2中之製造級500(E)中的腔體508(1)、508(2),以形成N型擴散區域306N中之DDB 302及P型擴散區域306P中之SDB 304的部分。此藉由實例展示於圖5F-1至圖5F-3中之製造級500(F)中。圖5F-1為移除腔體508(1)、508(2)中之閘極G(2)、G(3)中之閘極材料的例示性製造級500(F)之俯視圖。圖5F-2及圖5F-3為在圖5F-1中之基板308之各別A1 -A1 及B1 -B1 橫截面中截得的橫截面視圖。腔體508(1)、508(2)經蝕刻以自ILD 320之頂部表面324穿過ILD 320且自基板308之頂部表面314在基板下方延伸深度DDUM 而至基板308中。虛設閘極G(2)、G(3)之部分326(1)、326(2)自基板308之頂部表面314在頂部表面314下方延伸深度DDUM 而至基板308中,該等部分形成SDB 304。如圖5G-1至圖5G-3中之例示性製造級500(G)中所示,隨後介電材料510被填充於腔體508(1)、508(2)中以形成虛設閘極G(2)、G(3)(圖4B中之區塊418)。如先前關於圖3A至圖3C中之電路300所論述,虛設閘極G(2)、G(3)為N型擴散區域306N提供DDB 302,且在P型擴散區域304P中提供SDB 304。
除FinFET之外的其他類型之FET可形成於圖3A至圖3C中之電路300中。舉例而言,圖6A至圖6C說明例示性電路600,其包括GAA NFET 612N及GAA PFET 612P,且在各別的不同類型之第一及第二擴散區域306(1)、306(2)中使用DDB 302及SDB 304以提高形成於電路600中之FET中的載子移動率。就此而言,圖6A為電路600之俯視圖。圖6B及圖6C為在圖6A中之電路600之各別橫截面A2 -A2 、B2 -B2 中截得的,以進一步說明第一擴散區域306(1)中之DDB 302及第二擴散區域306(2)中之SDB 304的橫截面視圖。圖3A至圖3C中之電路300與圖6A至圖6C中之電路600之間的共同元件及組件經說明具有共同元件標記及編號,且因此不會重複描述。
如圖6A中所示,呈奈米結構(例如,奈米線、奈米板、奈米管)形式之N型及P型半導體通道610N、610P形成於電路600中,位於基板308上方,且沿在X軸方向上之縱軸LC(N) 、LC(P) 延伸。閘極GGAA (1)至GGAA (4)沿在Y軸方向上之各別縱軸LG(1)至LG(4)形成於電路600中,與N型及P型半導體通道610N、610P在X軸方向上之縱軸LC(N) 、LC(P) 正交。閘極GGAA (1)至GGAA (4)在P型及N型半導體通道610N、610P上方且圍繞其至少一部分延伸。在一個實例中,閘極GGAA (1)至GGAA (4)自始至終圍繞P型及N型半導體通道610N、610P延伸。電路600中之閘極GGAA (1)及GGAA (4)為具有諸如金屬之導電材料的有效閘極(在本文中被稱作「有效閘極」GGAA (1)或GGAA (4))。電路600中之閘極GGAA (2)及GGAA (3)為具有介電材料之虛設閘極(在本文中被稱作「虛設閘極」GGAA (2)或GGAA (3))。如圖6A中所示,,在此實例中呈GAA NFET形式之3D NFET 612N藉由在N型擴散區域306N中之有效閘極GGAA (1)之相對側面上形成源極SN 及汲極DN 而形成於N型擴散區域306N中。類似地,如圖6A中所示,在此實例中呈GAA PFET形式之3D P型PFET 612P藉由在P型擴散區域306P中之有效閘極GGAA (1)之相對側面上形成源極SP 及汲極DP 而形成於P型擴散區域306P中。
繼續參看圖6A至圖6C,類似於圖3A至圖3C中之電路300,DDB 302形成於電路600之N型擴散區域306N中,此係因為DDB 302在電路600之製造期間在N型擴散區域306N中感應拉伸應變。在N型擴散區域306N中感應拉伸應變可增大形成於N型擴散區域306N中之N型半導體通道610N的載子移動率。因此,舉例而言,在形成於用以形成GAA NFET 612N之半導體通道的N型擴散區域306N中之N型半導體通道610N中所感應的拉伸應變可增大GAA NFET 612N之驅動強度。舉例而言,藉由DDB 302在N型擴散區域306N中之N型半導體通道610N中感應的拉伸應變可將N型裝置驅動電流增大介於大致百分之五(5%)與百分之二十(20%)之間。然而,在P型擴散區域306P中感應拉伸應變(在形成於P型擴散區域306P中之P型半導體通道610P中感應此等拉伸應變)可降低P型半導體通道610P中之載子移動率。此將例如具有在電路600中使用P型半導體通道610P而減小GAA PFET 612P之驅動強度的效果。此情況可能並非所要的。因此,如關於圖3A至圖3C中之電路300所描述,在電路300之P型擴散區域306P中形成SDB 304,而非將形成於N型擴散區域306N中之DDB 302亦擴增至P型擴散區域306P中。此可避免感應及/或減小施加至P型擴散區域306P及形成於其中之P型半導體通道610P的拉伸應力,以便減弱或避免減小P型半導體通道610P及GAA PFET 612P中之載子移動率。
可使用圖4及圖5A-1至圖5G-3中之電路300的例示性製造程序在圖6A至圖6C中之電路600中形成DDB 302及SDB 304。
圖7A至圖7C說明例示性電路700,其包括平面NFET 712N及平面PFET 712P,且在各別的不同類型之第一及第二擴散區域306(1)、306(2)中使用DDB 302及SDB 304以提高形成於電路600中之FET中的載子移動率。圖7A為電路600之俯視圖。圖7B及圖7C為在圖7A中之電路700之各別橫截面A3 -A3 、B3 -B3 中截得的,以進一步說明第一擴散區域306(1)中之DDB 302及第二擴散區域306(2)中之SDB 304的橫截面視圖。圖3A至圖3C中之電路300與圖7A至圖7C中之電路700之間的共同元件及組件經說明具有共同元件標記及編號,且因此不會重複描述。
如圖7A中所示,呈平面通道形式之N型及P型半導體通道710N、710P形成於電路700中,位於基板308中,且沿在X軸方向上之縱軸LC(N) 、LC(P) 延伸。電路700中之閘極GPL (1)至GPL (4)沿在Y軸方向上之縱軸LG(1) 至LG(4) 形成於電路700中,與N型及P型半導體通道710N、710P在X軸方向上之縱軸LC(N) 、LC(P) 正交。閘極GPL (1)至GPL (4)延伸於P型及N型半導體通道710N、710P上方。電路700中之閘極GPL (1)及GPL (4)為具有諸如金屬之導電材料的有效閘極(在本文中被稱作「有效閘極」GPL (1)或GPL (4))。閘極GPL (2)及GPL (3)為具有介電材料之虛設閘極(在本文中被稱作「虛設閘極」GPL (2)或GPL (3))。如圖7A中所示,平面NFET 712N在此實例中藉由在N型擴散區域306N中之有效閘極GPL (1)之相對側面上形成源極SN 及汲極DN 而形成於N型擴散區域306N中。類似地,如圖7A中所示,平面PFET 712P在此實例中藉由在P型擴散區域306P中之有效閘極GPL (1)之相對側面上形成源極SP 及汲極DP 而形成於P型擴散區域306P中。
繼續參看圖7A至圖7C,類似於圖3A至圖3C中之電路300,DDB 302形成於電路300之N型擴散區域306N中,此係因為DDB 302在電路300之製造期間在N型擴散區域306N中感應拉伸應變。在N型擴散區域306N中感應拉伸應變可增大形成於N型擴散區域306N中之N型半導體通道710N的載子移動率。因此,舉例而言,在形成於用以形成平面NFET 712N之半導體通道的N型擴散區域306N中之N型半導體通道710N中所感應的拉伸應變可增大平面NFET 712N之驅動強度。舉例而言,藉由DDB 302在N型擴散區域306N中之N型半導體通道710N中感應的拉伸應變可將N型裝置驅動電流增大介於大致百分之五(5%)與百分之二十(20%)之間。然而,在P型擴散區域306P中感應拉伸應變(在形成於P型擴散區域306P中之P型半導體通道710P中感應此等拉伸應變)可降低P型半導體通道710P中之載子移動率。此將例如具有在電路700中使用P型半導體通道710P而減小PFET 712P之驅動強度的效果。此情況可能並非所要的。因此,如關於圖3A至圖3C中之電路300所描述,在電路300之P型擴散區域306P中形成SDB 304,而非將形成於N型擴散區域306N中之DDB 302亦擴增至P型擴散區域306P中。此可避免感應及/或減小施加至P型擴散區域306P及形成於其中之P型半導體通道710P的拉伸應力,以便減弱或避免減小P型半導體通道710P及平面PFET 712N中之載子移動率。
可使用圖4及圖5A-1至圖5G-3中之電路300的例示性製造程序在圖7A至圖7C中之電路700中形成DDB 302及SDB 304。
在另一例示性態樣中,若DDB將在電路之擴散區域中感應壓縮應變,則與圖3A至圖3C中之電路300相反,DDB可形成於電路之P型擴散區域中,且SDB形成於電路之N型擴散區域中。在P型擴散區域中感應壓縮應變可增大形成於P型擴散區域中之P型半導體裝置之半導體通道的載子移動率,但減小N型半導體裝置之半導體通道中的載子移動率。因此,在此態樣中,SDB形成於N型擴散區域中以避免感應或減小至N型擴散區域之拉伸應力,以免減小可能起因於DDB的形成於N型擴散區域中之N型半導體裝置的載子移動率。
就此而言,圖8A至圖8C說明例示性電路800,其在各別的不同類型之第一及第二擴散區域806(1)、806(2)中使用DDB 802及SDB 804以提高形成於電路800中之FET中的載子移動率。圖8A為電路800之俯視圖。圖3B及圖3C為在圖8A中之電路800之各別橫截面A4 -A4 、B4 -B4 中截得的,以進一步說明第一擴散區域806(1)中之DDB 802及第二擴散區域806(2)中之SDB 804的橫截面視圖。圖3A至圖3C中之電路300與圖8A至圖8C中之電路800之間的共同元件及組件經說明具有共同元件標記及編號,且因此不會重複描述。
在圖8A至圖8C中之電路800的此實例中,第一擴散區域806(1)為P型擴散區域806(1) (亦標記為「806P」),且第二擴散區域為N型擴散區域806(2) (亦標記為「806N」)。舉例而言,N型擴散區域806N可藉由將半導體基板308 (例如,矽(Si))之一部分與作為能夠放棄基板308中之電子之供體材料的五價雜質材料摻雜而形成。同樣作為一實例,P型擴散區域806P可藉由將半導體基板308之一部分與能夠在基板308中留下孔之雜質材料摻雜而形成。在此實例中,DDB 802形成於P型擴散區域806P中,且SDB 804形成於N型擴散區域806N中。亦應注意,P型擴散區域806P根據電路小區作為一個擴散區域形成於電路800中,但藉由DDB 802分離成兩個P型擴散子區域806P(1)、806P(2)。同樣,應注意,N型擴散區域806N根據電路小區作為一個擴散區域形成於電路800中,但藉由SDB 804分離成兩個N型擴散子區域806N(1)、806N(2)。亦應注意,在電路800中的P型擴散區域806P與N型擴散區域806N之間存在具有沿X軸方向之縱軸LND 的一非擴散區域307。
如圖8A中所示,在此實例中呈FinFET形式之3D N型FET (NFET) 312N藉由在N型擴散區域306N中之有效閘極G(1)之相對側面上形成源極SN 及汲極DN ,而形成於N型擴散區域806N中。類似地,如圖8A中所示,在此實例中亦呈FinFET形式之3D PFET 312P藉由在P型擴散區域806P中之有效閘極G(1)之相對側面上形成源極SP 及汲極DP ,而形成於P型擴散區域806P中。
繼續參看圖8A至圖8C,DDB 802在此實例中形成於電路800之P型擴散區域806P中,因為DDB 802在電路800之製造期間在P型擴散區域806P中感應壓縮應變。在P型擴散區域806P中感應拉伸應變可增大形成於N型擴散區域806N中之P型半導體通道310P的載子移動率。因此,舉例而言,在形成於用以形成PFET 812P之半導體通道的P型擴散區域806P中之P型半導體通道310P中所感應的拉伸應變可增大PFET 812NP之驅動強度。舉例而言,藉由DDB 802在P型擴散區域806P中之P型半導體通道310P中感應的壓縮應變可將P型裝置驅動電流增大介於大致百分之五(5%)與百分之二十(20%)之間。然而,在N型擴散區域806N中感應壓縮應變(在形成於N型擴散區域806N中之N型半導體通道310N中感應此等拉伸應變)可降低N型半導體通道310N中之載子移動率。此將例如具有在電路800中使用N型半導體通道310N而減小NFET 812P之驅動強度的效果。此情況可能並非所要的。因此,在此實例中,在電路800之N型擴散區域806N中形成SDB 804,而非將形成於P型擴散區域806P中之DDB 802亦擴增至N型擴散區域806N中。此可避免感應及/或減小施加至N型擴散區域806N及形成於其中之P型半導體通道310P的壓縮應力,以便減弱或避免減小P型半導體通道310P及NFET 812N中之載子移動率。
以此方式,DDB 802可形成於圖8A至圖8C中之電路800中,以有目的地在P型擴散區域806P及形成於其中之N型半導體通道310N中感應壓縮應變,以提高形成於P型擴散區域806P中的PFET (諸如PFET 812P)之驅動強度。然而,可避免減小N型擴散區域806N中之N型半導體通道310N的載子移動率,以避免減小形成於N型擴散區域806N中的NFET (諸如NFET 812N)之驅動強度。現將在下文關於圖3A至圖3C中之電路300更詳細地論述圖8A至圖8C中之電路800的額外態樣,且因此不再重複描述。可使用圖4及圖5A-1至圖5G-3中之電路300的例示性製造程序形成圖8A至圖8C中之電路700。
在另一例示性態樣中,提供電路。電路包括基板308,該基板包含如圖3A至圖3C、圖6A至圖6C、圖7A至圖7C及圖8A至圖8C中之例示性電路300、600、700及800中所示的頂部表面314。電路包括用於在基板中提供第一擴散的構件,用於提供第一擴散的該構件包含用於在基板中提供P型擴散之構件或用於在基板中提供N型擴散之構件任一者。用於在基板中提供第一擴散的該構件之實例可為圖3A至圖3C、圖6A至圖6C及圖7A至圖7C中之P型擴散區域306P或N型擴散區域306N任一者,或圖8A至圖8C中之P型擴散區域806P或N型擴散區域806N。電路亦包括包含用於提供半導體通道之至少一個第一構件的用於提供第一擴散之構件。用於提供半導體通道的該構件之實例可包括圖3A至圖3C中之電路300的N型及P型半導體通道310N、310P;圖6A至圖6C中之電路600的N型及P型半導體通道N、610P;圖7A至圖7C中之電路700中的N型及P型半導體通道710N、710P;或圖8A至圖8C中之電路800的N型及P型半導體通道310N、310P。電路包括用於在基板中提供第二擴散的構件,用於提供第二擴散的該構件包含用於在基板中提供N型擴散之構件或用於在基板中提供P型擴散之構件任一者。用於在基板中提供第二擴散的該構件之實例可為圖3A至圖3C、圖6A至圖6C及圖7A至圖7C中之電路300、600、700中的N型擴散區域306N或P型擴散區域306P任一者,或圖8A至圖8C中之電路800中的N型擴散區域806N或P型擴散區域806P。電路亦包括包含用於提供半導體通道之至少一個第二構件的用於提供第二擴散之構件。用於提供半導體通道的該第二構件之實例可包括圖3A至圖3C中之電路300的N型及P型半導體通道310N、310P;圖6A至圖6C中之電路600的N型及P型半導體通道710N、710P;圖7A至圖7C中之電路700中的N型及P型半導體通道710N、710P;或圖8A至圖8C中之電路800的N型及P型半導體通道310N、310P。電路亦包括用於在基板中提供第二擴散的構件,用於提供第二擴散的該構件包含用於在基板中提供P型擴散之構件或用於在基板中提供N型擴散之構件任一者。電路亦包括用於控制用於提供半導體通道之至少一個第一構件及用於提供半導體通道之至少一個第二構件中之至少一者中的傳導的構件。用於控制用於提供半導體通道之至少一個第一構件及用於提供半導體通道之至少一個第二構件中之至少一者中的傳導的構件之實例可包括圖3A至圖3C、圖6A至圖6C、圖7A至圖7C及圖8A至圖8C中之電路300、600、700、800中的閘極G(1)、G(4)。電路亦可包括用於鄰近於有效閘極提供隔離開閘極間距之第一構件,及用於鄰近於用於提供隔離開閘極間距之第一構件提供隔離的第二構件,其實例包括圖3A至圖3C、圖6A至圖6C、圖7A至圖7C、及圖8A至圖8C中之電路300、600、700、800中的虛設閘極G(2)、G(3)。電路亦可包括用於在第一擴散區域中提供DDB的構件,其實例包括圖3A至圖3C、圖6A至圖6C、圖7A至圖7C中之電路300、600、700中的DDB 302及圖8A至圖8C中之電路800中的DDB 802。用於提供DDB的該構件可包括:用於在用於提供隔離之第一構件與用於提供隔離之第二構件之間提供渠溝隔離的構件,其實例包括圖3A至圖3C、圖6A至圖6C、圖7A至圖7C、及圖8A至圖8C中之電路300、600、700、800中的渠溝隔離結構330;用於在用於提供第一擴散之該構件中提供隔離的第一構件之一部分,其可包括圖3A至圖3C、圖6A至圖6C、圖7A至圖7C、及圖8A至圖8C中之電路300、600、700、800中的部分326(1),用於在用於提供第一擴散之該構件中提供隔離的第二構件之一部分,其可包括圖3A至圖3C、圖6A至圖6C、圖7A至圖7C、及圖8A至圖8C中之電路300、600、700、800中的部分326(2)。電路亦包括用於在第二擴散區域中提供SDB的構件,其實例包括圖3A至圖3C、圖6A至圖6C、圖7A至圖7C中之電路300、600、700中的SDB 304及圖8A至圖8C中之電路800中的SDB 804。用於在第二擴散區域中提供SDB的該構件包括用於在用於提供第二擴散之第一構件中提供隔離的第一構件之一部分,其可包括圖3A至圖3C、圖6A至圖6C、圖7A至圖7C、及圖8A至圖8C中之電路300、600、700、800中的部分326(2),及用於在用於提供第二擴散之第一構件中提供隔離的第二構件之一部分,其可包括圖3A至圖3C、圖6A至圖6C、圖7A至圖7C、及圖8A至圖8C中之電路300、600、700、800中的部分326(2)。
可在任何基於處理器之裝置中提供或整合有在不同類型之擴散區域中使用DDB及SDB以提高形成於一種類型之擴散區域中之半導體裝置中的載子移動率,同時減輕或避免形成於另一種類型之擴散區域中之半導體裝置中的載子移動率降級的電路,該等電路包括(但不限於)圖3A至圖3C中之電路300、圖6A至圖6C中之電路600、圖7A至圖7C中之電路700,及圖8A至圖8C中之電路800,且根據本文所揭示之任何態樣。實例包括(但不限於)機上盒、娛樂單元、導航裝置、通信裝置、固定位置資料單元、行動位置資料單元、全球定位系統(GPS)裝置、行動電話、蜂巢式電話、智慧型電話、會話起始協定(SIP)電話、平板電腦、平板手機、伺服器、電腦、攜帶型電腦、行動計算裝置、可穿戴式計算裝置(例如,智慧型手錶、保健或健康跟蹤器、護目鏡等)、桌上型電腦、個人數位助理(PDA)、監視器、電腦監視器、電視、調諧器、無線電、衛星無線電、音樂播放器、數位音樂播放器、攜帶型音樂播放器、數位視訊播放器、視訊播放器、數位視訊光碟(DVD)播放器、攜帶型數位視訊播放器、汽車、車輛組件、航電系統、無人機及多旋翼飛行器。
就此而言,圖9說明基於處理器之系統900之實例,該系統可包括在不同類型之擴散區域中使用DDB及SDB以提高形成於一種類型之擴散區域中之半導體裝置中的載子移動率,同時減輕或避免形成於另一種類型之擴散區域中之半導體裝置中的載子移動率降級的電路902,該等電路包括(但不限於)圖3A至圖3C中之電路300、圖6A至圖6C中之電路600、圖7A至圖7C中之電路700,及圖8A至圖8C中之電路800,且根據本文所揭示之任何態樣。在此實例中,基於處理器之系統900可作為IC 904形成於系統單晶片(SoC) 906中。基於處理器之系統900包括處理器908,該處理器包括一或多個中央處理器單元(CPU) 910,其亦可被稱為CPU或處理器核心。處理器908可具有耦接至處理器908之快取記憶體912以供快速存取臨時儲存之資料。作為一實例,快取記憶體912可包括在不同類型之擴散區域中使用DDB及SDB以提高形成於一種類型之擴散區域中之半導體裝置中的載子移動率,同時減輕或避免形成於另一種類型之擴散區域中之半導體裝置中的載子移動率降級的電路902,該等電路包括(但不限於)圖3A至圖3C中之電路300、圖6A至圖6C中之電路600、圖7A至圖7C中之電路700,及圖8A至圖8C中之電路800,且根據本文所揭示之任何態樣。處理器908耦接至系統匯流排914,且可使包括於基於處理器之系統900中的主控裝置及從屬裝置相互耦接。如所熟知,處理器908藉由在系統匯流排914上交換位址、控制,及資料資訊與此等其他裝置通信。舉例而言,處理器908可將匯流排異動請求傳送至作為從屬裝置之一實例的記憶體控制器916。雖然圖9中未說明,但可提供多個系統匯流排914,其中每一系統匯流排914構成不同網狀架構。
其他主控裝置及從屬裝置可連接至系統匯流排914。如圖9中所說明,作為實例,此等裝置可包括記憶體系統920 (其包括記憶體控制器916及記憶體陣列918)、一或多個輸入裝置922、一或多個輸出裝置924、一或多個網路介面裝置926及一或多個顯示控制器928。記憶體系統920、一或多個輸入裝置922、一或多個輸出裝置924、一或多個網路介面裝置926及一或多個顯示控制器928中之每一者可包括在不同類型之擴散區域中使用DDB及SDB以提高形成於一種類型之擴散區域中之半導體裝置中的載子移動率,同時減輕或避免形成於另一種類型之擴散區域中之半導體裝置中的載子移動率降級的電路902,該等電路包括(但不限於)圖3A至圖3C中之電路300、圖6A至圖6C中之電路600、圖7A至圖7C中之電路700,及圖8A至圖8C中之電路800,且根據本文所揭示之任何態樣。輸入裝置922可包括任何類型之輸入裝置,包括(但不限於)輸入鍵、開關、話音處理器等等。輸出裝置924可包括任何類型的輸出裝置,包括(但不限於)音訊、視訊、其他視覺指示器等。網路介面裝置926可為經組態以允許資料至及自網路930之交換的任何裝置。網路930可為任何類型之網路,包括(但不限於)有線或無線網路、私用或公用網路、區域網路(LAN)、無線區域網路(WLAN)、廣域網路(WAN)、BLUETOOTH™網路及網際網路。網路介面裝置926可經組態以支援任何類型之所要通信協定。
處理器908亦可經組態以經由系統匯流排914存取顯示控制器928以控制發送至一或多個顯示器932之資訊。顯示控制器928將資訊發送至顯示器932,以經由一或多個視訊處理器934進行顯示,該視訊處理器將待顯示之資訊處理成適合於顯示器932之格式。顯示器932可包括任何類型的顯示器,包括(但不限於)陰極射線管(CRT)、液晶顯示器(LCD)電漿顯示器、發光二極體(LED)顯示器等等。顯示控制器928、顯示器932及/或視訊處理器934可包括在不同類型之擴散區域中使用DDB及SDB以提高形成於一種類型之擴散區域中之半導體裝置中的載子移動率,同時減輕或避免形成於另一種類型之擴散區域中之半導體裝置中的載子移動率降級的電路902,該等電路包括(但不限於)圖3A至圖3C中之電路300、圖6A至圖6C中之電路600、圖7A至圖7C中之電路700,及圖8A至圖8C中之電路800,且根據本文所揭示之任何態樣。
圖10說明包括由IC 1002形成之射頻(RF)組件的例示性無線通信裝置1000,其中該等組件中之任一者其中可包括在不同類型之擴散區域中使用DDB及SDB以提高形成於一種類型之擴散區域中之半導體裝置中的載子移動率,同時減輕或避免形成於另一種類型之擴散區域中之半導體裝置中的載子移動率降級的電路1003,該電路包括(但不限於)圖3A至圖3C中之電路300、圖6A至圖6C中之電路600、圖7A至圖7C中之電路700及圖8A至圖8C中之電路800,且根據本文所揭示之任何態樣。作為實例,無線通信裝置1000可以包括以上參考裝置中之任一者或被提供至其中。如圖10中所示,無線通信裝置1000包括收發器1004及資料處理器1006。資料處理器1006可包括用以儲存資料及程式碼之記憶體。收發器1004包括支援雙向通信之傳輸器1008及接收器1010。大體而言,無線通信裝置1000可以包括用於任何數目的通信系統及頻帶的任何數目的傳輸器1008及/或接收器1010。收發器1004之全部或一部分可實施於一或多個類比IC、RF IC(RFIC)、混合信號IC等上。
傳輸器1008或接收器1010可藉由超外差式架構或直接轉換架構實施。在超外差式架構中,信號在多個級中在RF與基頻之間被頻率轉換,例如,在一個級中自RF轉換至中頻(IF),且接著在另一級中自IF轉換至基頻以用於接收器1010。在直接轉換架構中,信號在一個級中在RF與基頻之間被頻率轉換。超外差式及直接轉換架構可使用不同電路區塊及/或具有不同需求。在圖10中之無線通信裝置1000中,傳輸器1008及接收器1010藉由直接轉換架構實施。
在傳輸路徑中,資料處理器1006處理有待於傳輸之資料,且提供I及Q類比輸出信號至傳輸器1008。在例示性無線通信裝置1000中,資料處理器1006包括數位至類比轉換器(DAC) 1012(1)、1012(2),用於將藉由資料處理器1006產生之數位信號轉換成I及Q類比輸出信號(例如,I及Q輸出電流)以供進一步處理。
在傳輸器1008內,低通濾波器1014(1)、1014(2)分別濾波I及Q類比輸出信號,以移除由先前數位至類比轉換所引起之非所要信號。放大器(AMP) 1016(1)、1016(2)分別將來自低通濾波器1014(1)、1014(2)之信號放大,且提供I及Q基頻信號。增頻轉換器1018增頻轉換I及Q基頻信號,及來自TX LO信號產生器1022經由混頻器1020(1),1020(2)的I及Q傳輸(TX)本地振盪器(LO)信號,以提供經增頻轉換信號1024。濾波器1026濾波經增頻轉換之信號1024以移除由增頻轉換及接收頻帶中之雜訊所引起之非所要信號。功率放大器(PA) 1028放大自濾波器1026之經增頻轉換信號1024以獲得所要輸出功率位準且提供傳輸RF信號。傳輸RF信號經路由貫穿雙工器或開關1030,且經由天線1032傳輸。
在接收路徑中,天線1032接收由基地台傳輸之信號且提供所接收之RF信號,其經路由貫穿雙工器或開關1030,且被提供至低雜訊放大器(LNA) 1034。雙工器/開關1030被設計為以特定之接收(RX)至TX雙工器頻率間距操作,使得RX信號自TX信號分離。所接收之RF信號係藉由LNA 1034放大且藉由濾波器1036濾波以獲得所要RF輸入信號。降頻轉換混頻器1038(1)、1038(2)混合濾波器1036之輸出與來自RX LO信號產生器1040之I及Q RX LO信號(即,LO_I及LO_Q),以產生I及Q基頻信號。I及Q基頻信號由放大器(AMP) 1042(1)、1042(2)放大,且由低通濾波器1044(1)、1044(2)進一步濾波以獲得I及Q類比輸入信號,該等信號被提供至資料處理器1006。在此實例中,資料處理器1006包括用於將類比輸入信號轉換成數位信號以藉由資料處理器1006進一步處理的ADC 1046(1)、1046(2)。
在圖10之無線通信裝置1000中,TX LO信號產生器1022產生用於增頻轉換之I及Q TX LO信號,而RX LO信號產生器1040產生用於降頻轉換之I及Q RX LO信號。各LO信號係具有特定基本頻率之週期性信號。TX鎖相迴路(PLL)電路1048自資料處理器1006接收時序資訊且產生用於調整來自TX LO信號產生器1022之TX LO信號之頻率及/或相位之控制信號。類似地,RX PLL電路1050自資料處理器1006接收時序資訊且產生用於調整來自RX LO信號產生器1040之RX LO信號之頻率及/或相位之控制信號。
熟習此項技術者應進一步瞭解,結合本文中所揭示之態樣描述的各種說明性邏輯區塊、模組、電路及演算法可實施為電子硬體、儲存於記憶體或另一電腦可讀媒體中且由處理器或其他處理裝置執行之指令,或此兩者之組合。作為實例,本文中所描述之主控裝置及從屬裝置可用於任何電路、硬體組件、積體電路(IC)或IC晶片中。本文中所揭示之記憶體可為任何類型及大小之記憶體,且可經組態以儲存所要的任何類型之資訊。為清楚地說明此互換性,上文已大體上就其功能性而言描述各種說明性組件、區塊、模組、電路及步驟。如何實施此功能性取決於特定應用、設計選項及/或強加於整個系統之設計約束。對於每一特定應用而言,熟習此項技術者可針對每一特定應用而以變化之方式實施所描述之功能性,而但不應將此等實施決策解譯為致使脫離本發明之範疇。
可藉由處理器、數位信號處理器(DSP)、特殊應用積體電路(ASIC)、場可程式化閘陣列(FPGA)或經設計以執行本文中所描述之功能的其他可程式化邏輯裝置、離散閘或電晶體邏輯、離散硬體組件或其經設計以執行本文中所描述之功能的任何組合來實施或執行結合本文中所揭示之態樣而描述的各種說明性邏輯區塊、模組及電路。處理器可為微處理器,但在替代例中,處理器可為任何習知處理器、控制器、微控制器或狀態機。處理器亦可實施為計算裝置之組合(例如,DSP與微處理器的組合、複數個微處理器、一或多個微處理器結合DSP核心、或任何其他此類組態)。
本文中所揭示之態樣可體現於硬體及儲存於硬體中之指令中,且可駐留於(例如)隨機存取記憶體(RAM)、快閃記憶體、唯讀記憶體(ROM)、電可程式化ROM (EPROM)、電可抹除可程式化ROM (EEPROM)、暫存器、硬碟、可移除式磁碟、CD-ROM或此項技術中已知的任何其他形式之電腦可讀媒體中。將一例示性儲存媒體耦接至處理器以使得處理器可自儲存媒體讀取資訊及將資訊寫入至儲存媒體。在替代方案中,儲存媒體可與處理器成一體式。處理器及儲存媒體可駐留於ASIC中。ASIC可駐留於遠端台中。在替代例中,處理器及儲存媒體可作為離散組件而駐留於遠端台、基地台或伺服器中。
亦應注意,描述在本文中在之任何例示性態樣中之任一者中所描述之的操作步驟以提供實例及論述。可以不同於所說明之序列的眾多不同序列進行所描述之操作。此外,實際上可以數個不同步驟來執行單一操作步驟中描述之操作。另外,可組合例示性態樣中所論述之一或多個操作步驟。應理解,對於熟習此項技術者而言將顯而易見,流程圖中所示出之操作步驟可經受大量不同修改。熟習此項技術者亦應理解,可使用多種不同技藝及技術中之任一者表示資訊及信號。舉例而言,可由電壓、電流、電磁波、磁場或磁性粒子、光場或光學粒子,或其任何組合來表示在貫穿以上描述中可能引用之資料、指令、命令、資訊、信號、位元、符號及碼片。
提供本發明之先前描述以使任何熟習此項技術者能夠製作或使用本發明。本發明之各種修改對熟習此項技術者將為顯而易見的,且本文中定義之一般原理可在不背離本發明之精神或範疇的情況下應用於其他變體。因此,本發明並不意欲限於本文中所描述之實例及設計,而應符合與本文中所揭示之原理及新穎特徵相一致的最廣泛範疇。
100:鰭片場效電晶體(FinFET) 102:基板 104:鰭片 106:氧化物層 108:源極 110:汲極 112:半導體通道 114:閘極 200:電路 202(1):小區電路 202(2):小區電路 206N:底部電力軌 206P:頂部電力軌 208N(1):N型擴散區域 208N(2):N型擴散區域 208P(1):P型擴散區域 208P(2):P型擴散區域 210:半導體基板 212N(1)-212N(4):N型半導體通道結構 212P(1)-212P(4):P型半導體通道結構 213:層間介電(ILD) 214:雙擴散中斷(DDB) 216:介電材料 300:電路 302:雙擴散中斷(DDB) 304:單擴散中斷(SDB) 306(1):第一擴散區域 306(2):第二擴散區域 306N:N型擴散區域 306N(1):N型擴散子區域 306N(2):N型擴散子區域 306P:P型擴散區域 306P(1):P型擴散子區域 306P(2):P型擴散子區域 308:基板 310N:N型半導體通道 310P:P型半導體通道 312N:N型場效電晶體(NFET) 312P:P型場效電晶體(PFET) 314:頂部表面 316(1):第一末端部分 316(2):第二末端部分 318(1):第一末端部分 318(2):第二末端部分 320:層間介電(ILD) 322:介電材料 324:頂部表面 330:渠溝隔離結構 332:隔離材料 334:溝槽 400:製造程序 402:區塊 404:步驟 406:步驟 408:步驟 410:步驟 412:步驟 414:步驟 416:步驟 418:步驟 500A:製造級 500B:製造級 500C:製造級 500D:製造級 500E:製造級 500F:製造級 500G:製造級 501(1)(1):間隔物 501(1)(2):間隔物 501(2)(1):間隔物 501(2)(2):間隔物 501(3)(1):間隔物 501(3)(2):間隔物 501(4)(1):間隔物 501(4)(2):間隔物 502:頂部表面 504:開口 506:遮罩 508(1):腔體 508(2):腔體 510:介電材料 600:電路 610N:N型半導體通道 610P:P型半導體通道 612N:環繞式閘極(GAA) N型場效電晶體(NFET) 612P:環繞式閘極(GAA) P型場效電晶體(PFET) 700:電路 710N:N型半導體通道 710P:P型半導體通道 712N:平面N型場效電晶體(NFET) 712P:平面P型場效電晶體(PFET) 800:電路 802:雙擴散中斷(DDB) 804:單擴散中斷(SDB) 806(1):第一擴散區域 806(2):第二擴散區域 806N:N型擴散區域 806N(1):N型擴散子區域 806N(2):N型擴散子區域 806P:P型擴散區域 806P(1):P型擴散子區域 806P(2):P型擴散子區域 900:基於處理器之系統 902:電路 904:積體電路(IC) 906:系統單晶片(SoC) 908:處理器 910:中央處理器單元(CPU) 912:快取記憶體 914:系統匯流排 916:記憶體控制器 918:記憶體陣列 920:記憶體系統 922:輸入裝置 924:輸出裝置 926:網路介面裝置 928:顯示控制器 930:網路 932:顯示器 934:視訊處理器 1000:無線通信裝置 1002:積體電路(IC) 1004:收發器 1006:資料處理器 1008:傳輸器 1010:接收器 1012(1):數位至類比轉換器(DAC) 1012(2):數位至類比轉換器(DAC) 1014(1):低通濾波器 1014(2):低通濾波器 1016(1):放大器(AMP) 1016(2):放大器(AMP) 1018:增頻轉換器 1020(1):混頻器 1020(2):混頻器 1022:傳輸(TX)本地振盪器(LO)信號產生器 1024:經增頻轉換之信號 1026:濾波器 1028:功率放大器(PA) 1030:雙工器或開關 1032:天線 1034:低雜訊放大器(LNA) 1036:濾波器 1038(1):降頻轉換混頻器 1038(2):降頻轉換混頻器 1040:接收(RX)本地振盪器(LO)信號產生器 1042(1):放大器(AMP) 1042(2):放大器(AMP) 1044(1):低通濾波器 1044(2):低通濾波器 1046(1):類比至數位轉換器(ADC) 1046(2):類比至數位轉換器(ADC) 1048:TX鎖相迴路(PLL)電路 1050:RX PLL電路 CG(N):閘極接點 CG(P):閘極接點 DDUM:深度 DN:汲極 DP:汲汲 DTIS:深度 G(1)-G(14):閘極 GA(P):有效閘極 GA(N):有效閘極 GGAA(1):有效閘極 GGAA(2):虛設閘極 GGAA(3):虛設閘極 GGAA(4):有效閘極 GPL(1):有效閘極 GPL(2):虛設閘極 GPL(3):虛設閘極 GPL(4):有效閘極 LC(N):縱軸 LC(P):縱軸 LDR(N):縱軸 LDR(P):縱軸 LG(1)-LG(4):縱軸 LND:縱軸 PG:閘極間距 SC:壓縮應力 SN:源極 SP:源極 ST:拉伸應力
圖1為例示性鰭片場效電晶體(FET) (FinFET)之透視圖;
圖2A及2B為藉由在鄰近於P型及N型擴散區域之區域中感應應變的雙擴散中斷(DDB)隔離的電路之P型及N型擴散區域的各別俯視圖及橫截面側視圖;
圖3A為在不同類型之擴散區域中使用DDB及單擴散中斷(SDB)以提高形成於一種類型之擴散區域中之鰭片場效電晶體(FET) (FinFET)的載子移動率,同時減輕或避免形成於另一種類型之擴散區域中之FinFET的載子移動率降級的例示性電路之俯視圖;
圖3B及圖3C為在圖3A中之電路中的P型擴散區域及N型擴散區域之各別的不同橫截面中截得的,以進一步說明N型擴散區域中之DDB及P型擴散區域中之SDB的橫截面視圖;
圖4A及圖4B為說明製造圖3A至圖3C中的在N型擴散區域中使用DDB且在P型擴散區域中使用SDB之電路的例示性過程之流程圖;
圖5A-1為在圖3A至圖3C中之電路的製造過程中形成基板且形成經圖案化應渠溝隔離(STI)以在N型擴散區域中提供一DDB,且在該N型擴散區域與該P型擴散區域之間產生一非擴散區域的例示性製造級之俯視圖;
圖5A-2及圖5A-3為在圖5A-1之製造級中的基板之各別不同橫截面中截得的橫截面視圖;
圖5B-1為在圖3A至圖3C中之電路的製造過程中形成虛設閘極及鄰近於虛設閘極的在N型擴散區域及P型擴散區域中延伸之間隔物,形成源極及汲極區域,且將虛設閘極替換為金屬閘極以形成N型及P型半導體裝置的另一例示性製造級之俯視圖;
圖5B-2及圖5B-3為在圖5B-1中之製造級中的P型及N型擴散區域之各別不同橫截面中截得的橫截面視圖;
圖5C-1及圖5C-2為在圖5B-1之製造級中之P型擴散及N型擴散區域之各別不同橫截面中截得的橫截面視圖,以說明在圖3A至圖3C中之電路之製造過程中,將層間介電(ILD)沈積於圖5B-1中之製造級中的虛設閘極及形成於其中之P型及N型擴散區域上方以供隔離且使ILD之頂部表面平坦化;
圖5D-1為在圖3A至圖3C中之電路之製造過程中將遮罩形成於安置在圖5C-1中之製造級中之ILD上的光阻劑層上方以曝露P型及N型擴散區域中的擴散中斷區域的例示性製造級之俯視圖;
圖5D-2及圖5D-3為在圖5D-1中之製造級中的P型及N型擴散區域之各別不同橫截面中截得的橫截面視圖;
圖5E-1為在圖3A至圖3C中之電路之製造過程中曝露圖5D-1中之製造級中之擴散中斷區域以形成其中形成有鄰近虛設閘極之開口的例示性製造級之俯視圖;
圖5E-2及圖5E-3為在圖5E-1中之製造級中的P型及N型擴散區域之各別不同橫截面中截得的橫截面視圖;
圖5F-1為在圖3A至圖3C中之電路之製造過程中移除圖5E-1中之製造級中的所曝露擴散中斷區域中之閘極中的閘極材料的例示性製造級之俯視圖;
圖5F-2及圖5F-3為在圖5F-1中之製造級中的P型擴散及N型擴散區域之各別不同橫截面中截得的橫截面視圖;
圖5G-1為在圖3A至圖3C中之電路之製造過程中填充圖5F-1中之製造級中的所曝露擴散中斷區域中之閘極區域中的開口的例示性製造級之俯視圖,該等開口在P型擴散區域中形成SDB,且鄰近於STI形成額外隔離以在N型擴散區域中形成DDB;
圖5G-2及圖5G-3為在圖5G-1中之製造級中的P型及N型擴散區域之各別不同橫截面中截得的橫截面視圖;
圖6A為在不同類型之擴散區域中使用DDB及SDB以提高形成於一種類型之擴散區域中之環繞式閘極(GAA) FET中的載子移動率,同時減輕或避免形成於另一種類型之擴散區域中之GAA FET中的載子移動率降級的另一例示性電路之俯視圖;
圖6B及圖6C為在圖6A中之電路中的P型擴散區域及N型擴散區域之各別的不同橫截面中截得的,以進一步說明N型擴散區域中之DDB及P型擴散區域中之SDB的橫截面視圖;
圖7A為在不同類型之擴散區域中使用DDB及SDB以提高形成於一種類型之擴散區域中之平面電晶體中的載子移動率,同時減輕或避免形成於另一種類型之擴散區域中之平面電晶體中的載子移動率降級的另一例示性電路之俯視圖;
圖7B及圖7C為在圖6A中之電路中的P型擴散區域及N型擴散區域之各別的不同橫截面中截得的,以進一步說明N型擴散區域中之DDB及P型擴散區域中之SDB的橫截面視圖;
圖8A為在電路之P型擴散區域中使用DDB以在P型擴散區域中感應壓縮應力,且在電路之N型擴散區域中使用SDB以提高形成於P型擴散區域中之半導體裝置中的載子移動率,同時減輕或避免形成於N型擴散區域中之半導體裝置中的載子移動率降級的電路之俯視圖;
圖8B及圖8C為在圖3A中之電路中的P型擴散區域及N型擴散區域之各別的不同橫截面中截得的,以進一步說明P型擴散區域中之DDB及N型擴散區域中之SDB的橫截面視圖;
圖9為例示性基於處理器之系統之方塊圖,該系統可包括在不同類型之擴散區域中使用DDB及SDB以提高形成於一種類型之擴散區域中之半導體裝置中的載子移動率,同時減輕或避免形成於另一種類型之擴散區域中之半導體裝置中的載子移動率降級的電路,該等電路包括(但不限於)圖3A至圖3C、圖6A至圖6C、圖7A至圖7C,及圖8A至圖8C中之電路;及
圖10為包括由積體電路(IC)形成之射頻(RF)組件的例示性無線通信裝置之方塊圖,其中該等組件中之任一者其中可包括在不同類型之擴散區域中使用DDB及SDB以提高形成於一種類型之擴散區域中之半導體裝置中的載子移動率,同時減輕或避免形成於另一種類型之擴散區域中之半導體裝置中的載子移動率降級的電路,該電路包括(但不限於)圖3A至圖3C、圖6A至圖6C、圖7A至圖7C及圖8A至圖8C中之電路。
100:鰭片場效電晶體(FinFET)
102:基板
104:鰭片
106:氧化物層
108:源極
110:汲極
114:半導體通道
114:閘極

Claims (30)

  1. 一種電路,其包含: 一基板,其包含一頂部表面; 一第一擴散區域,其包含安置於該基板中之一N型擴散區域或一P型擴散區域任一者, 該第一擴散區域包含各自具有在一第一方向中的一第一縱軸之至少一個第一半導體通道; 一第二擴散區域,其包含與該第一擴散區域之擴散類型相反的一P型擴散區域或一N型擴散區域任一者, 該第二擴散區域經安置於該基板中,且包含至少一個第二半導體通道,其各自具有平行於該第一縱軸之一第二縱軸; 一第一虛設閘極,其沿與該第一縱軸正交之一第三縱軸延伸,該第一虛設閘極經安置於該第一擴散區域及該第二擴散區域上方;及 一第二虛設閘極,其沿平行於該第三縱軸之一第四縱軸延伸,該第二虛設閘極經安置於該第一擴散區域及該第二擴散區域上方,該第二虛設閘極鄰近於該第一虛設閘極間隔開一閘極間距; 一雙擴散中斷(DDB),其位於該第一擴散區域中,該DDB包含: 一渠溝隔離結構,其在該第一方向上介於該第一虛設閘極與該第二虛設閘極之間; 位於該第一擴散區域中的該第一虛設閘極之一部分;及 位於該第一擴散區域中的該第二虛設閘極之一部分; 一單擴散中斷(SDB),其位於該第二擴散區域中,該SDB包含: 位於該第二擴散區域中的該第一虛設閘極之一部分;及 位於該第二擴散區域中的該第二虛設閘極之一部分。
  2. 如請求項1之電路,其中: 該第一擴散區域包含一第一N型擴散區域;且 該至少一個第一半導體通道包含至少一個第一N型半導體通道結構; 該第二擴散區域包含一第一P型擴散區域;且 該至少一個第二半導體通道包含至少一個第二P型半導體通道結構。
  3. 如請求項2之電路,其中該DDB經組態以在該第一擴散區域中之該至少一個第一半導體通道之至少一部分中感應一拉伸應變。
  4. 如請求項1之電路,其中: 該第一擴散區域包含一第一P型擴散區域;且 該至少一個第一半導體通道包含至少一個第一P型半導體通道結構; 該第二擴散區域包含一第一N型擴散區域;且 該至少一個第二半導體通道包含至少一個第二N型半導體通道結構。
  5. 如請求項4之電路,其中該DDB經組態以在該第一擴散區域中之該至少一個半導體通道之至少一部分中感應一壓縮應變。
  6. 如請求項1之電路,其中該基板進一步包含在該第一方向上沿一第五縱軸安置於該第一擴散區域與該第二擴散區域之間的一非擴散區域。
  7. 如請求項6之電路,其中該非擴散區域包含自該基板之該頂部表面延伸一第一深度至該基板中的一渠溝隔離。
  8. 如請求項1之電路,其進一步包含沿與該第一縱軸正交之一第五縱軸在該第一擴散區域及該第二擴散區域上方延伸的該第一閘極。
  9. 如請求項8之電路,其進一步包含沿平行於該第三縱軸之一第六縱軸在該第一擴散區域及該第二擴散區域上方延伸的一第二有效閘極;且 其中該第一虛設閘極鄰近於該第二有效閘極間隔開該閘極間距。
  10. 如請求項1之電路,其中: 該第一虛設閘極進一步自該基板之該頂部表面延伸一第一深度至該基板中;且 該第一虛設閘極進一步自該基板之該頂部表面延伸一第二深度至該基板中。
  11. 如請求項1之電路,其進一步包含經安置於該第一擴散區域、該第二擴散區域、該閘極、該第一虛設閘極及該第二虛設閘極上方的一層間介電; 其中: 該第一虛設閘極進一步自該基板之該頂部表面延伸一第二深度至該基板中;且 該第一虛設閘極進一步自該基板之該頂部表面延伸一第三深度至該基板中。
  12. 如請求項11之電路,其中該渠溝隔離結構自該基板之該頂部表面延伸一深度至該基板中。
  13. 如請求項11之電路,其中: 該第一虛設閘極的位於該DDB之該第一擴散區域中之該部分自該層間介電之一頂部表面延伸穿過該層間介電,且自該基板之該頂部表面延伸該第一深度至該基板中;且 該第二虛設閘極的位於該DDB之該第一擴散區域中之該部分自該層間介電之該頂部表面延伸穿過該層間介電,且自該基板之該頂部表面延伸該第二深度至該基板中。
  14. 如請求項11之電路,其中: 該第一虛設閘極的位於該SDB之該第二擴散區域中之該部分自該層間介電之一頂部表面延伸穿過該層間介電,且自該基板之該頂部表面延伸一第一深度至該基板中;且 該第二虛設閘極的位於該SDB之該第二擴散區域中之該部分自該層間介電之該頂部表面延伸穿過該層間介電,且自該基板之該頂部表面延伸一第二深度至該基板中。
  15. 如請求項9之電路,其進一步包含: 一第一場效電晶體(FET),其位於該第一擴散區域中,該第一FET包含: 該第一閘極,其包含一第一有效閘極; 該至少一個第一半導體通道當中的一第一半導體通道; 該第一半導體通道之一第一端部中的一第一源極;及 該第一半導體通道之一第二端部中的一第一汲極;及 一第二FET,其位於該第二擴散區域中,該第二FET包含: 該第二閘極,其包含一第二有效閘極: 該至少一個第二半導體通道當中的一第二半導體通道; 該第二半導體通道之一第一端部中的一第二源極;及 該第二半導體通道之一第二端部中的一第二汲極。
  16. 如請求項15之電路,其中: 該第一FET包含一第一FinFET,其中: 該第一半導體通道在該基板之該頂部表面上方延伸;且 該第一有效閘極經安置於該第一半導體通道之至少一部分周圍;且 該第二FET包含一第二FinFET,其中: 該第二半導體通道在該基板之該頂部表面上方延伸;且 該第二有效閘極經安置於該第二半導體通道之至少一部分周圍。
  17. 如請求項15之電路,其中: 該第一FET包含一第一環繞式閘極(GAA) FET,其中: 該第一半導體通道在該基板之該頂部表面上方延伸;且 該第一有效閘極經完全安置於該第一半導體通道周圍;且 該第二FET包含一第二GAA FET,其中: 該第二半導體通道在該基板之該頂部表面上方延伸;且 該第二有效閘極經完全安置於該第二半導體通道周圍。
  18. 如請求項15之電路,其中: 該第一FET包含一第一平面FET,其中: 該第一半導體通道經安置於該基板中,位於該基板之該頂部表面下方;且 該第一有效閘極經安置於該基板之該頂部表面上方,位於該第一半導體通道上方;且 該第二FET包含一第二平面FET,其中: 該第二半導體通道經安置於該基板中,位於該基板之該頂部表面下方;且 該第二有效閘極經安置於該基板之該頂部表面上方,位於該第二半導體通道上方。
  19. 如請求項1之電路,其整合至選自由以下組成之群的一裝置中:一機上盒;一娛樂單元;一導航裝置;一通信裝置;一固定位置資料單元;一行動位置資料單元;一全球定位系統(GPS)裝置;一行動電話;一蜂巢式電話;一智慧型電話;一會話起始協定(SIP)電話;一平板電腦;一平板手機;一伺服器;一電腦;一攜帶型電腦;一行動計算裝置;一可穿戴式計算裝置;一桌上型電腦;一個人數位助理(PDA);一監視器;一電腦監視器;一電視;一調諧器;一無線電;一衛星無線電;一音樂播放器;一數位音樂播放器;一攜帶型音樂播放器;一數位視訊播放器;一視訊播放器;一數位視訊光碟(DVD)播放器;一攜帶型數位視訊播放器;一汽車;一車輛組件;航電系統;一無人機及一多旋翼飛行器。
  20. 一種電路,其包含: 一基板,其包含一頂部表面; 用於在該基板中提供一第一擴散的一構件,用於提供該第一擴散的該構件包含用於在該基板中提供一P型擴散之一構件或用於在該基板中提供一N型擴散之一構件任一者; 用於提供該第一擴散的該構件包含用於提供一半導體通道的至少一個第一構件; 用於在該基板中提供一第二擴散的一構件,用於提供該第二擴散的該構件包含用於在該基板中提供一P型擴散之一構件或用於在該基板中提供一N型擴散之一構件任一者; 用於提供該第二擴散的該構件包含用於提供一半導體通道的至少一個第二構件; 用於控制用於提供一半導體通道之該至少一個第一構件及用於提供一半導體通道之該至少一個第二構件中之至少一者中的傳導的一構件; 用於鄰近於一有效閘極提供隔離開一閘極間距的一第一構件; 用於鄰近於用於提供隔離開該閘極間距之該第一構件提供隔離的一第二構件; 用於在該第一擴散區域中提供一雙擴散中斷(DDB)的一構件,其包含: 用於在用於提供隔離之該第一構件與用於提供隔離之該第二構件之間提供渠溝隔離的一構件; 用於在用於提供該第一擴散之該構件中提供隔離的該第一構件之一部分;及 用於在用於提供該第一擴散之該構件中提供隔離的該第二構件之一部分;及 用於在該第二擴散區域中提供一單擴散中斷(SDB)的一構件,其包含: 用於在用於提供該第二擴散之該第一構件中提供隔離的該第一構件之一部分;及 用於在用於提供該第二擴散之第一構件中提供隔離的該第二構件之一部分。
  21. 一種製造一電路之方法,其包含: 形成一基板,該基板包含一頂部表面; 在該基板中形成具有在一第一方向中之一第一縱軸的一第一擴散區域,該第一擴散區域包含該基板中的一N型擴散區域或一P型擴散區域任一者; 形成藉由一非擴散區域與該第一擴散區域分隔開且具有平行於該第一縱軸之一第二縱軸的一第二擴散區域,該第二擴散區域在該基板中包含一P型擴散區域或一N型擴散區域任一者; 在該第一擴散區域中在該基板中形成一渠溝隔離結構,該渠溝隔離結構自該基板之該頂部表面延伸一深度至該基板中; 形成複數個虛設閘極,其各自沿彼此平行且與該第一縱軸正交之縱軸在該第一擴散區域及該第二擴散區域上方延伸,該複數個虛設閘極彼此間隔開一閘極間距;及 將該複數個虛設閘極中之至少一者替換為至少一個有效閘極; 在該複數個虛設閘極中經安置於該渠溝隔離結構之至少一部分上方的兩個鄰近虛設閘極上方形成一開口; 移除該開口下方的該等鄰近虛設閘極以形成複數個腔體;及 將一介電材料安置於該複數個腔體中以在該第一擴散區域及該第二擴散區域中形成一擴散中斷; 該第一擴散區域中之該擴散中斷及該渠溝隔離結構在該第一擴散區域中形成一雙擴散中斷(DDB);且 該第二擴散區域中之該擴散中斷形成一單擴散中斷(SDB)。
  22. 如請求項21之方法,其中在該第一擴散區域中在該基板中形成該渠溝隔離結構在該第一擴散區域中之至少一個第一半導體通道中感應一拉伸應變。
  23. 如請求項21之方法,其中在該第一擴散區域中在該基板中形成該渠溝隔離結構在該第一擴散區域中之該至少一個第一半導體通道中感應一壓縮應變。
  24. 如請求項21之方法,其包含在該基板中在該第一擴散區域與該第二擴散區域之間形成自該基板之該頂部表面至該基板中的一第一深度的該渠溝隔離結構,該渠溝隔離具有平行於該第一縱軸之一第三縱軸。
  25. 如請求項21之方法,其中: 形成該第一擴散區域包含該第一擴散區域在該基板中包含一N型擴散區域,且在該基板中具有在該第一方向上的該第一縱軸; 形成該第二擴散區域包含該第二擴散區域包含與該第一擴散區域間隔開一距離的一P型擴散區域,且具有平行於該第一縱軸之該第二縱軸。
  26. 如請求項25之方法,其中在該第一擴散區域中在該基板中形成該渠溝隔離結構在該第一擴散區域中之該至少一個第一半導體通道中感應一拉伸應變。
  27. 如請求項21之方法,其中: 形成該第一擴散區域包含該第一擴散區域在該基板中包含一P型擴散區域,且在該基板中具有在該第一方向上的該第一縱軸; 形成該第二擴散區域包含該第二擴散區域包含與該第一擴散區域間隔開一距離的一N型擴散區域,且具有平行於該第一縱軸之該第二縱軸。
  28. 如請求項27之方法,其中在該第一擴散區域中在該基板中形成該渠溝隔離結構在該第一擴散區域中之該至少一個第一半導體通道中感應一壓縮應變。
  29. 如請求項21之方法,其進一步包含將一層間介電安置於至少一個第一半導體通道、至少一個第二半導體通道、該複數個虛設閘極及該至少一個有效閘極上方; 其中: 形成該開口包含在該複數個虛設閘極中經安置於該渠溝隔離結構之該部分上方的該等兩個鄰近虛設閘極上方穿過該層間介電形成該開口;及 移除該等兩個鄰近虛設閘極包含移除該開口下方的位於該層間介電之一頂部表面與該基板之至少一部分之間的鄰近虛設閘極以形成該複數個腔體。
  30. 如請求項21之方法,其進一步包含: 在至少一個第一半導體通道之一第一端部上形成一源極;及 在至少一個第一半導體通道中與該第一端部相對的一第二端部上形成一汲極。 在至少一個第二半導體通道之一第一端部上形成一第二源極;及 在該至少一個第二半導體通道中與該第一端部相對的一第二端部上形成一第二汲極。
TW108132359A 2018-09-21 2019-09-09 在不同類型擴散區域中使用雙擴散中斷及單擴散中斷之電路,及相關製造方法 TW202018954A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/138,170 US10892322B2 (en) 2018-09-21 2018-09-21 Circuits employing a double diffusion break (DDB) and single diffusion break (SDB) in different type diffusion region(s), and related fabrication methods
US16/138,170 2018-09-21

Publications (1)

Publication Number Publication Date
TW202018954A true TW202018954A (zh) 2020-05-16

Family

ID=67851221

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108132359A TW202018954A (zh) 2018-09-21 2019-09-09 在不同類型擴散區域中使用雙擴散中斷及單擴散中斷之電路,及相關製造方法

Country Status (4)

Country Link
US (1) US10892322B2 (zh)
CN (1) CN112956013A (zh)
TW (1) TW202018954A (zh)
WO (1) WO2020060703A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI829397B (zh) * 2021-10-22 2024-01-11 聯發科技股份有限公司 半導體裝置及其形成方法、及其佈局設計修改方法

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11276832B2 (en) 2018-11-28 2022-03-15 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor structure with diffusion break and method
KR20210029966A (ko) * 2019-09-09 2021-03-17 삼성전자주식회사 집적된 표준 셀 구조를 포함하는 집적 회로
CN117727751A (zh) * 2022-09-19 2024-03-19 华为技术有限公司 标准单元、集成电路、标准单元库及电子设备

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8674413B1 (en) 2012-11-07 2014-03-18 Globalfoundries Inc. Methods of forming fins and isolation regions on a FinFET semiconductor device
US9379106B2 (en) 2013-08-22 2016-06-28 Samsung Electronics Co., Ltd. Semiconductor devices having 3D channels, and methods of fabricating semiconductor devices having 3D channels
US9337099B1 (en) * 2015-01-30 2016-05-10 Globalfoundries Inc. Special constructs for continuous non-uniform active region FinFET standard cells
US9887210B2 (en) * 2015-08-28 2018-02-06 Samsung Electronics Co., Ltd. Semiconductor device
US9412616B1 (en) 2015-11-16 2016-08-09 Globalfoundries Inc. Methods of forming single and double diffusion breaks on integrated circuit products comprised of FinFET devices and the resulting products
US9831272B2 (en) * 2016-03-31 2017-11-28 Qualcomm Incorporated Metal oxide semiconductor cell device architecture with mixed diffusion break isolation trenches
US9570442B1 (en) * 2016-04-20 2017-02-14 Qualcomm Incorporated Applying channel stress to Fin field-effect transistors (FETs) (FinFETs) using a self-aligned single diffusion break (SDB) isolation structure
US9589845B1 (en) 2016-05-23 2017-03-07 International Business Machines Corporation Fin cut enabling single diffusion breaks
US20170358565A1 (en) 2016-06-09 2017-12-14 Globalfoundries Inc. Standard cell layout and method of arranging a plurality of standard cells
US10134734B2 (en) * 2016-06-30 2018-11-20 Qualcomm Incorporated Fin field effect transistor (FET) (FinFET) complementary metal oxide semiconductor (CMOS) circuits employing single and double diffusion breaks for increased performance
US10103172B2 (en) 2016-09-22 2018-10-16 Samsung Electronics Co., Ltd. Method for high performance standard cell design techniques in finFET based library using local layout effects (LLE)
US10115724B1 (en) 2017-06-27 2018-10-30 International Business Machines Corporation Double diffusion break gate structure without vestigial antenna capacitance
US10388652B2 (en) 2017-11-14 2019-08-20 Globalfoundries Inc. Intergrated circuit structure including single diffusion break abutting end isolation region, and methods of forming same
US10622479B1 (en) 2018-09-21 2020-04-14 Qualcomm Incorporated Circuits employing a double diffusion break (DDB) and single diffusion break (SDB) in different type diffusion region(s), and related fabrication methods

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI829397B (zh) * 2021-10-22 2024-01-11 聯發科技股份有限公司 半導體裝置及其形成方法、及其佈局設計修改方法

Also Published As

Publication number Publication date
US20200098858A1 (en) 2020-03-26
WO2020060703A1 (en) 2020-03-26
CN112956013A (zh) 2021-06-11
US10892322B2 (en) 2021-01-12

Similar Documents

Publication Publication Date Title
US10734384B1 (en) Vertically-integrated two-dimensional (2D) semiconductor slabs in complementary field effect transistor (CFET) cell circuits, and method of fabricating
US10332881B1 (en) Integrating a gate-all-around (GAA) field-effect transistor(s) (FET(S)) and a finFET(s) on a common substrate of a semiconductor die
US10679994B1 (en) Circuits employing asymmetric diffusion breaks in different type semiconductor diffusion regions, and related fabrication methods
TW202018954A (zh) 在不同類型擴散區域中使用雙擴散中斷及單擴散中斷之電路,及相關製造方法
US20200144264A1 (en) THREE-DIMENSIONAL (3D), VERTICALLY-INTEGRATED FIELD-EFFECT TRANSISTORS (FETs) FOR COMPLEMENTARY METAL-OXIDE SEMICONDUCTOR (CMOS) CELL CIRCUITS
US11011602B2 (en) Circuits employing adjacent low-k dummy gate to a field-effect transistor (FET) to reduce FET source/drain parasitic capacitance, and related fabrication methods
US10622479B1 (en) Circuits employing a double diffusion break (DDB) and single diffusion break (SDB) in different type diffusion region(s), and related fabrication methods
US20170207313A1 (en) NANOWIRE METAL-OXIDE SEMICONDUCTOR (MOS) FIELD-EFFECT TRANSISTORS (FETs) (MOSFETs) EMPLOYING A NANOWIRE CHANNEL STRUCTURE EMPLOYING RECESSED CONDUCTIVE STRUCTURES FOR CONDUCTIVELY COUPLING NANOWIRE STRUCTURES
US20170170268A1 (en) NANOWIRE METAL-OXIDE SEMICONDUCTOR (MOS) FIELD-EFFECT TRANSISTORS (FETs) (MOSFETs) EMPLOYING A NANOWIRE CHANNEL STRUCTURE HAVING ROUNDED NANOWIRE STRUCTURES
US20210384227A1 (en) Gate-all-around (gaa) transistor with insulator on substrate and methods of fabricating
US20200105670A1 (en) MIDDLE-OF-LINE (MOL) COMPLEMENTARY POWER RAIL(S) IN INTEGRATED CIRCUITS (ICs) FOR REDUCED SEMICONDUCTOR DEVICE RESISTANCE
US10763364B1 (en) Circuits having a diffusion break with avoided or reduced adjacent semiconductor channel strain relaxation, and related methods
US20200020688A1 (en) Integrated circuits employing varied gate topography between an active gate region(s) and a field gate region(s) in a gate(s) for reduced gate layout parasitic capacitance, and related methods
US11404374B2 (en) Circuits employing a back side-front side connection structure for coupling back side routing to front side routing, and related complementary metal oxide semiconductor (CMOS) circuits and methods
US11437379B2 (en) Field-effect transistors (FET) circuits employing topside and backside contacts for topside and backside routing of FET power and logic signals, and related complementary metal oxide semiconductor (CMOS) circuits
US10431686B1 (en) Integrated circuit (IC) employing a channel structure layout having an active semiconductor channel structure(s) and an isolated neighboring dummy semiconductor channel structure(s) for increased uniformity
US20210118985A1 (en) Circuits employing on-diffusion (od) edge (ode) dummy gate structures in cell circuit with increased gate dielectric thickness to reduce leakage current
US10483287B1 (en) Double gate, flexible thin-film transistor (TFT) complementary metal-oxide semiconductor (MOS) (CMOS) circuits and related fabrication methods
US20200091448A1 (en) THREE-DIMENSIONAL (3D) CARBON NANOTUBE GATE METAL OXIDE (MOS) FIELD-EFFECT TRANSISTORS (FETs) (MOSFETS), AND RELATED FABRICATION PROCESSES
US10411091B1 (en) Integrated circuits employing a field gate(s) without dielectric layers and/or work function metal layers for reduced gate layout parasitic resistance, and related methods
US11295991B2 (en) Complementary cell circuits employing isolation structures for defect reduction and related methods of fabrication
US20240021586A1 (en) Stacked complementary field effect transistor (cfet) and method of manufacture
US20240096964A1 (en) Vertical channel field effect transistor (vcfet) with reduced contact resistance and/or parasitic capacitance, and related fabrication methods
US20220271162A1 (en) P-type field effect transistor (pfet) on a silicon germanium (ge) buffer layer to increase ge in the pfet source and drain to increase compression of the pfet channel and method of fabrication