TW201915501A - 偵測裝置 - Google Patents

偵測裝置 Download PDF

Info

Publication number
TW201915501A
TW201915501A TW106133102A TW106133102A TW201915501A TW 201915501 A TW201915501 A TW 201915501A TW 106133102 A TW106133102 A TW 106133102A TW 106133102 A TW106133102 A TW 106133102A TW 201915501 A TW201915501 A TW 201915501A
Authority
TW
Taiwan
Prior art keywords
signal
common mode
terminal
detection circuit
peak
Prior art date
Application number
TW106133102A
Other languages
English (en)
Other versions
TWI623757B (zh
Inventor
黃志正
Original Assignee
北京集創北方科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 北京集創北方科技股份有限公司 filed Critical 北京集創北方科技股份有限公司
Priority to TW106133102A priority Critical patent/TWI623757B/zh
Application granted granted Critical
Publication of TWI623757B publication Critical patent/TWI623757B/zh
Publication of TW201915501A publication Critical patent/TW201915501A/zh

Links

Landscapes

  • Measurement Of Current Or Voltage (AREA)

Abstract

一種偵測裝置,適用於電連接一個輸出單元,並包含二個共模檢測電路、一個濾波器、一個第一峰值檢測電路、及一個控制單元。該二個共模檢測電路電連接該輸出單元,以接收該輸出單元所輸出的一對差分信號,並分別產生二個共模信號。該濾波器接收其中一個共模信號以產生一個直流信號,該峰值檢測電路接收其中另一個共模信號以產生一個峰值信號。該控制單元接收該直流信號及該峰值信號,並偵測而獲得該峰值信號及該直流信號之差值的大小,且該差值的大小正相關於該對差分信號的佔空比失真的程度。

Description

偵測裝置
本發明是有關於一種偵測裝置,特別是指一種偵測佔空比失真程度的偵測裝置。
在高速互聯電路的設計中,傳送器(Transmitter)所輸出的信號質量決定了通信設備可以達到的最高速率。這裡指的高速互聯網路例如是傳輸速率在5Gb/s以內,但不在此限。高速互聯電路因為長距離傳輸,一般需要使用差分低擺幅的差分信號,且阻抗匹配等條件,以提高信號質量並減小電磁干擾(Electromagnetic Interference;EMI)。因此,傳送器的輸出信號的佔空比(Duty Cycle)是衡量差分信號(Differential Signal)品質的一個重要因素。
佔空比失調或失真可以分為很多種情況,再參閱圖1,舉例說明一種差分信號的態樣,圖1是一時序圖,橫軸為時間,縱軸為信號的大小,例如伏特(V),由上而下依序是一正端信號、一負端信號、一共模信號、及一差分信號。例如:傳送器包含一對差分信號的輸出端,其中一個是正端,另一個是負端,該正端輸出該正端信號,該負端輸出該負端信號,而該共模信號等於該正端信號及該負端信號之和的一半,即共模(Common Mode)值,該差分信號等於該正端信號減去該負端信號。在此態樣中,該對差分信號無論在傳送器(即晶片)內部還是外部,其上升與下降的驅動力都必然無法完全一致。當晶片內有某些區域的負載較重時,或者在電位作轉換時,或者其他情況時,即便非常仔細的設計,但在製程工藝發生偏差的時候,也會產生如圖1所示的正端信號及負端信號,即兩信號在上升緣(Rising Edge)及下降緣(Falling Edge)的驅動力不同,導致該共模信號發生抖動。理想上,該共模信號應該是保持一水平線的狀態,以達到最佳的信號質量。
再參閱圖2,圖2也是一時序圖,舉例說明一種差分信號的另一種態樣,相對於圖1,該對差分信號在上升緣及下降緣的驅動力雖然相同,但佔空比不同,使得該共模信號的抖動程度反而變得更大。在圖1和圖2的二個差分信號的佔空比雖然都不錯,但是二個共模信號都有抖動的現象,而且在信號上升及下降個過程也有可能不對稱。這樣的差分信號會有幾個嚴重的問題:1.信號在傳輸線上傳輸時,會產生電磁干擾,且無法被抵銷。2.上升緣及下降緣的不對稱,導致信號對抗共模噪音(Noise)的抗干擾能力變差,使得在接收器的接收端的信號質量變差。3.共模信號的抖動也會影響到傳送器的輸出級的電源上,進而增大輸出級的碼間干擾(Intersymbol Interference;ISI)抖動。
為了消除這種佔空比的失真現象,目前的方案主要是藉由模擬或者少量的晶片測試的結果,人為地去固定的配置所有晶片的輸出級的上升緣級下降緣的驅動能力。然而,這種統一的配置並無法保證所有晶片在製程工藝的偏差下都能有很好的補償,而成為一個待解決的問題。
因此,本發明的目的,即在提供一種用於偵測一對差分信號的佔空比失真程度的偵測裝置。
於是,本發明偵測裝置,適用於電連接一個輸出單元,該輸出單元包含二個輸出端,以輸出一對差分信號,該差分信號具有一個正端信號及一個負端信號。該偵測裝置包含一個第一共模檢測電路、一個濾波器、一個第二共模檢測電路、一個第一峰值檢測電路、及一個控制單元。
該第一共模檢測電路電連接該輸出單元以接收該正端信號及該負端信號,並產生一個第一共模信號,該第一共模信號等於該正端信號及該負端信號之和的一半。
該濾波器電連接該第一共模檢測電路以接收該第一共模信號,並對該第一共模信號作濾波,以產生一個直流信號,該直流信號的大小等於該第一共模信號的直流分量。
該第二共模檢測電路電連接該輸出單元以接收該正端信號及該負端信號,並產生一個第二共模信號,該第二共模信號等於該正端信號及該負端信號之和的一半。
該第一峰值檢測電路電連接該第二共模檢測電路以接收該第二共模信號,並偵測該第二共模信號的峰值,以產生一個峰值信號,該峰值信號的大小等於該第二共模信號的峰值大小。
該控制單元控制該第一共模檢測電路及該第二共模檢測電路分別產生該第一共模信號及該第二共模信號,並電連接該濾波器及該第一峰值檢測電路,以分別接收該直流信號及該峰值信號,並偵測而獲得該峰值信號及該直流信號之差值的大小。
在一些實施態樣中,其中,該控制單元包括一個類比數位轉換器,電連接該濾波器及該第一峰值檢測電路,以分別接收該直流信號及該峰值信號,並將該直流信號及該峰值信號的大小轉換成二個數值,該控制單元再將該二個數值相減,以獲得該峰值信號及該直流信號之差值的大小。
在一些實施態樣中,其中,該第一共模檢測電路包括一個第一開關、一個第一電阻器、一個第二電阻器、及一個第二開關,依序串接在該輸出單元的該二輸出端之間,且該第一電阻器及該第二電阻器之間輸出該第一共模信號。
在一些實施態樣中,其中,該第二共模檢測電路包括一個第一開關、一個第一電阻器、一個第二電阻器、及一個第二開關,依序串接在該輸出單元的該二輸出端之間,且該第一電阻器及該第二電阻器之間輸出該第二共模信號。
在一些實施態樣中,其中,該控制單元還控制該第一共模檢測電路的該第一開關及該第二開關的開啟與關閉,並控制該第二共模檢測電路的該第一開關及該第二開關的開啟與關閉。當該控制單元控制該第一共模檢測電路的該第一開關及該第二開關,及該第二共模檢測電路的該第一開關及該第二開關都關閉時,該第一共模檢測電路及該第二共模檢測電路分別產生該第一共模信號及該第二共模信號。
在一些實施態樣中,其中,該第一峰值檢測電路包括一個第一電晶體、一第一電流源、及一個第二電容器。該第一電晶體包含一個接收一參考電壓的第一端、一個第二端、及一個閘極端,該閘極端電連接該第二共模檢測電路的該第一電阻器及該第二電阻器之間。該第一電流源包含一個電連接該第一電晶體的該第二端的第一端,及一個接地的第二端。該第二電容器包含一個電連接該第一電晶體的該第二端且產生該峰值信號的第一端,及一個接地的第二端。
在一些實施態樣中,該偵測裝置還包含一個第二峰值檢測電路,其中,該濾波器是一個第一電容器,包括一個第一端及一個接地的第二端,該第一端電連接該第一共模檢測電路的該第一電阻器及該第二電阻器之間。該第二峰值檢測電路包括一個第二電晶體、一第二電流源、及一個第三電容器。該第二電晶體包含一個接收該參考電壓的第一端、一個第二端、及一個閘極端,該閘極端電連接該第一電容器的該第一端。該第二電流源包含一個電連接該第二電晶體的該第二端的第一端,及一個接地的第二端。該第三電容器包含一個電連接該第二電晶體的該第二端且產生該直流信號的第一端,及一個接地的第二端。
本發明的功效在於:藉由二個共模檢測電路產生該共模信號,再分別利用該濾波器及該第一峰值檢測電路獲得該直流信號及該峰值信號,並藉由該控制單元獲得該峰值信號及該直流信號之差值的大小,進而達成偵測該對差分信號的佔空比失真程度的功效。
在本發明被詳細描述之前,應當注意在以下的說明內容中,類似的元件是以相同的編號來表示。
參閱圖3,本發明偵測裝置的一個第一實施例,適用於電連接一個輸出單元9,該輸出單元9包含二個輸出端,以輸出一對差分信號,該差分信號具有一個正端信號及一個負端信號。該偵測裝置包含一個第一共模檢測電路3、一個濾波器5、一個第二共模檢測電路4、一個第一峰值檢測電路2、及一個控制單元1。
該第一共模檢測電路3電連接該輸出單元9以接收該正端信號及該負端信號,並產生一個第一共模信號,該第一共模信號等於該正端信號及該負端信號之和的一半。更詳細地說,該第一共模檢測電路3包括一個第一開關31、一個第一電阻器33、一個第二電阻器34、及一個第二開關32,依序串接在該輸出單元9的該二輸出端之間。當該第一開關31及該第二開關32關閉時,在該第一電阻器33及該第二電阻器34之間輸出該第一共模信號。在本實施例中,該第一開關31及該第二開關32例如是一個N型電晶體,而在其他實施例中,則不在此限。該第一電阻器33及該第二電阻器34的電阻值是由輸出匹配及頻寬所決定,以1GHz的頻寬,50歐姆的匹配阻抗為例,該電阻值約為500歐姆。
該濾波器5電連接該第一共模檢測電路3以接收該第一共模信號,並對該第一共模信號作濾波(低通濾波),以產生一個直流信號,該直流信號的大小等於該第一共模信號的直流分量。該濾波器5的截止頻率(Cutoff Frequency)例如是1MHz,但不在此限。
在本實施例中,該濾波器5是一個第一電容器,包括一個第一端及一個接地的第二端,該第一端電連接該第一共模檢測電路3的該第一電阻器33及該第二電阻器34之間。該第一電容器的電容值例如是10pF,或10pF以上,但不在此限。該偵測裝置還包含一個第二峰值檢測電路6。該第二峰值檢測電路6電連接該第一電容器以接收該第一共模信號,進而產生該直流信號,並包括一個第二電晶體61、一個第二電流源62、及一個第三電容器63。
該第二電晶體61包含一個接收一參考電壓的第一端、一個第二端、及一個閘極端,該閘極端電連接該第一電容器的該第一端。該參考電壓即是該第二峰值檢測電路6的電源大小。該第二電晶體61是一種N型電晶體,但不在此限。
該第二電流源62包含一個電連接該第二電晶體61的該第二端的第一端,及一個接地的第二端。該第二電流源62提供一個直流電流。
該第三電容器63包含一個電連接該第二電晶體61的該第二端且產生該直流信號的第一端,及一個接地的第二端。該第三電容器63的電容值例如是5pF,但不在此限。
要特別補充說明的是:在本實施例中,該直流信號是藉由該第一電容器及該第二峰值檢測電路6接收該第一共模信號而產生。而在其他實施例中,該第二峰值檢測電路6也可以被省略,僅藉由該濾波器5接收該第一共模信號而產生該直流信號,該濾波器5例如是其他的低通濾波器(Low Pass Filter),只要能獲得該第一共模信號的直流分量即可,不在此限。另外,以下為方便說明起見,是以該濾波器5產生該直流信號作敘述,並不再特別強調該第二峰值檢測電路6的存在。
該第二共模檢測電路4電連接該輸出單元9以接收該正端信號及該負端信號,並產生一個第二共模信號,該第二共模信號等於該正端信號及該負端信號之和的一半。更詳細地說,該第二共模檢測電路4包括一個第一開關41、一個第一電阻器43、一個第二電阻器44、及一個第二開關42,依序串接在該輸出單元9的該二輸出端之間。當該第一開關41及該第二開關42關閉時,在該第一電阻器43及該第二電阻器44之間輸出該第二共模信號。在本實施例中,該第一開關41及該第二開關42例如是一個N型電晶體,而在其他實施例中,則不在此限。該第一電阻器43及該第二電阻器44的電阻值是由輸出匹配及頻寬所決定,以1GHz的頻寬,50歐姆的匹配阻抗為例,該電阻值約為500歐姆。
該第一峰值檢測電路2電連接該第二共模檢測電路4以接收該第二共模信號,並偵測該第二共模信號的峰值(Peak Value),以產生一個峰值信號,該峰值信號的大小等於該第二共模信號的峰值大小。在本實施例中,該第一峰值檢測電路2包括一個第一電晶體21、一個第一電流源22、及一個第二電容器23。
該第一電晶體21包含一個接收該參考電壓的第一端、一個第二端、及一個閘極端,該閘極端電連接該第二共模檢測電路4的該第一電阻器43及該第二電阻器44之間。該參考電壓即是該第一峰值檢測電路2的電源大小。該第一電晶體21是一種N型電晶體,但在其他實施例中,不在此限。
該第一電流源22包含一個電連接該第一電晶體21的該第二端的第一端,及一個接地的第二端。該第一電流源22提供一個直流電流。
該第二電容器23包含一個電連接該第一電晶體21的該第二端且產生該峰值信號的第一端,及一個接地的第二端。該第二電容器23的電容值例如是5pF,但不在此限。
該控制單元1控制該第一共模檢測電路3及該第二共模檢測電路4分別產生該第一共模信號及該第二共模信號,並電連接該濾波器5及該第一峰值檢測電路2,以分別接收該直流信號及該峰值信號,並偵測而獲得該峰值信號及該直流信號之差值的大小。更詳細地說,該控制單元1控制該第一共模檢測電路3的該第一開關31及該第二開關32的開啟與關閉,並控制該第二共模檢測電路4的該第一開關41及該第二開關42的開啟與關閉。當該控制單元1控制該第一共模檢測電路3的該第一開關31及該第二開關32,及該第二共模檢測電路4的該第一開關41及該第二開關42都關閉時,該第一共模檢測電路3及該第二共模檢測電路4分別產生該第一共模信號及該第二共模信號。
該控制單元1包括一個類比數位轉換器(Analog-to- Digital Converter;ADC)11,電連接該濾波器5及該第一峰值檢測電路2,以分別接收該直流信號及該峰值信號,並將該直流信號及該峰值信號的大小轉換成二個數值。該類比數位轉換器11例如是10Bit精度(Resolution),且輪流接收該直流信號及該峰值信號,並輪流作轉換,但不在此限。該控制單元1再將該二個數值相減,以獲得該峰值信號及該直流信號之差值的大小。
再參閱圖4,圖4是一時序圖,橫軸為時間,縱軸為信號的大小,例如伏特(V),舉例說明該實施例的該共模信號、該直流信號、及該峰值信號的一種態樣。例如在低電壓差動訊號(LVDS, Low-Voltage Differential Signaling)的應用中,該共模信號的大小為1.2伏特,當佔空比失真時,該共模信號會有50毫伏特的抖動(即抖動至1.15伏特),使得該直流信號的大小為1.18伏特。該共模信號與圖1及圖2的共模信號相似,即因為該正端信號及該負端信號的佔空比失真或失調,導致該共模信號發生抖動。當該共模信號發生抖動時,藉由該第一共模檢測電路3及該濾波器5所產生的該直流信號的大小會小於藉由該第二共模檢測電路4及該第一峰值檢測電路2所產生的該峰值信號的大小。該峰值信號及該直流信號的差值的越大時,表示佔空比失真的程度越大。換句話說,若該正端信號及該負端信號的佔空比沒有發生失真或失調,該共模信號就不會發生抖動,使得該峰值信號及該直流信號的大小相同,因此,該控制單元1能夠藉由偵測該峰值信號及該直流信號之差值的大小,而獲得該差分信號的佔空比失真的程度。
另外要特別補充說明的是:在圖4的例子中,該輸出單元9所輸出的該差分信號是輸出類似010101的數值,但在其他實施例中,即使該輸出單元9所輸出的該差分信號是類似00010001的數值,也不會影響本案的該控制單元1的效果。此外,該控制單元1可以在該輸出單元9傳送資料的過程中,作即時(Real Time)的偵測,也可以只在該輸出單元9傳送資料的空隙,或者在該輸出單元9傳送資料之前,先作偵測,而使整個系統達到更為省電的效果。
參閱圖3與圖5,圖5是一個電路圖,舉例說明該實施例的該輸出單元9的最後一級的一個輸出電路的一種態樣。該輸出電路包含多個N型電晶體81~84、87及二個電阻器,其中,該N型電晶體87作為一個電流源,該N型電晶體81、83形成一個輸入差動對(Differential Pair),該N型電晶體82、84形成另一個輸入差動對,該等電阻器85、86作為該N型電晶體81~84的負載。要補充說明的是:為方便說明起見,該等N型電晶體81~84僅畫出四個,實際上,還能併接更多組的差動輸入對,且該等N型電晶體81~84的驅動能力可以設計相同或不相同,不在此限。
該N型電晶體81、82的閘極端接收一對差分輸入信號的一個正端輸入信號,該N型電晶體83、84的閘極端接收該對差分輸入信號的一個負端輸入信號。當該偵測裝置的該控制單元1偵測到該輸出單元9的該差分信號發生佔空比失真時,該控制單元1還能根據該峰值信號及該直流信號之差值的大小,對應控制該輸出單元9的該輸出電路的該等N型電晶體的驅動能力,例如:利用控制接收該正端輸入信號或該負端輸入信號的該等差動輸入對的N型電晶體的數量多寡,來修正或補償該差分信號的佔空比失真程度。
參閱圖3與圖6,圖6是一個電路圖,舉例說明該實施例的該輸出單元9的倒數第二級的一個輸出電路的一種態樣。該輸出電路包含多個N型電晶體71、73、75,及多個P型電晶體72、74、76,其中,該N型電晶體71及該P型電晶體72形成一個反向器(Inverter),該N型電晶體73及該P型電晶體74形成另一個反向器,該N型電晶體75及該P型電晶體76也形成一個反向器。要補充說明的是:為方便說明起見,該等N型電晶體71、73、75及該等P型電晶體72、74、76都僅畫出三個,實際上,還能併接更多組的反向器,且該等N型電晶體71、73、75及該等P型電晶體72、74、76的驅動能力可以設計相同或不相同,不在此限。
該等N型電晶體71、73、75及該等P型電晶體72、74、76例如接收一對差分輸入信號的一個正端輸入信號VI (或是一個負端輸入信號),以輸出該對差分信號的該正端信號VO (或是該負端信號)。當該偵測裝置的該控制單元1偵測到該輸出單元9的該差分信號發生佔空比失真時,該控制單元1還能根據該峰值信號及該直流信號之差值的大小,對應控制該輸出單元9的該輸出電路的該等N型電晶體及該等P型電晶體的驅動能力,例如:利用控制接收該正端輸入信號(或該負端輸入信號)的該等反向器的數量多寡,即該等N型電晶體與該等P型電晶體的數量多寡,來修正或補償該差分信號的佔空比失真程度。
綜上所述,藉由該第一共模檢測電路3即該第二共模檢測電路4分別產生該第一共模信號及該第二共模信號,再分別利用該濾波器5及該第一峰值檢測電路2獲得該直流信號及該峰值信號,並藉由該控制單元1獲得該峰值信號及該直流信號之差值的大小,進而能偵測該對差分信號的佔空比的失真程度,故確實能達成本發明的目的。
惟以上所述者,僅為本發明的實施例而已,當不能以此限定本發明實施的範圍,凡是依本發明申請專利範圍及專利說明書內容所作的簡單的等效變化與修飾,皆仍屬本發明專利涵蓋的範圍內。
1‧‧‧控制單元
11‧‧‧類比數位轉換器
2‧‧‧第一峰值檢測電路
21‧‧‧第一電晶體
22‧‧‧第一電流源
23‧‧‧第二電容器
3‧‧‧第一共模檢測電路
31‧‧‧第一開關
32‧‧‧第二開關
33‧‧‧第一電阻器
34‧‧‧第二電阻器
4‧‧‧第二共模檢測電路
41‧‧‧第一開關
42‧‧‧第二開關
43‧‧‧第一電阻器
44‧‧‧第二電阻器
5‧‧‧濾波器
6‧‧‧第二峰值檢測電路
61‧‧‧第二電晶體
62‧‧‧第二電流源
63‧‧‧第三電容器
71‧‧‧N型電晶體
72‧‧‧P型電晶體
73‧‧‧N型電晶體
74‧‧‧P型電晶體
75‧‧‧N型電晶體
76‧‧‧P型電晶體
81~84‧‧‧N型電晶體
85‧‧‧電阻器
86‧‧‧電阻器
87‧‧‧N型電晶體
9‧‧‧輸出單元
VI‧‧‧正端輸入信號
VO‧‧‧正端信號
本發明的其他的特徵及功效,將於參照圖式的實施方式中清楚地呈現,其中: 圖1是一時序圖,舉例說明一對差分信號的佔空比失真的一種態樣; 圖2是一時序圖,舉例說明一對差分信號的佔空比失真的另一種態樣; 圖3是一方塊圖,說明本發明偵測裝置的一實施例; 圖4是一時序圖,舉例說明該實施例的一共模信號、一直流信號、及一峰值信號的態樣; 圖5是一電路圖,舉例說明該實施例的一輸出單元的最後一級的輸出電路的一種態樣;及 圖6是一電路圖,舉例說明該實施例的該輸出單元的倒數第二級的輸出電路的一種態樣。

Claims (7)

  1. 一種偵測裝置,適用於電連接一個輸出單元,該輸出單元包含二個輸出端,以輸出一對差分信號,該差分信號具有一個正端信號及一個負端信號,該偵測裝置包含: 一個第一共模檢測電路,電連接該輸出單元以接收該正端信號及該負端信號,並產生一個第一共模信號,該第一共模信號等於該正端信號及該負端信號之和的一半; 一個濾波器,電連接該第一共模檢測電路以接收該第一共模信號,並對該第一共模信號作濾波,以產生一個直流信號,該直流信號的大小等於該第一共模信號的直流分量; 一個第二共模檢測電路,電連接該輸出單元以接收該正端信號及該負端信號,並產生一個第二共模信號,該第二共模信號等於該正端信號及該負端信號之和的一半; 一個第一峰值檢測電路,電連接該第二共模檢測電路以接收該第二共模信號,並偵測該第二共模信號的峰值,以產生一個峰值信號,該峰值信號的大小等於該第二共模信號的峰值大小;及 一個控制單元,控制該第一共模檢測電路及該第二共模檢測電路分別產生該第一共模信號及該第二共模信號,並電連接該濾波器及該第一峰值檢測電路,以分別接收該直流信號及該峰值信號,並偵測而獲得該峰值信號及該直流信號之差值的大小。
  2. 如請求項1所述的偵測裝置,其中,該控制單元包括一個類比數位轉換器,電連接該濾波器及該第一峰值檢測電路,以分別接收該直流信號及該峰值信號,並將該直流信號及該峰值信號的大小轉換成二個數值,該控制單元再將該二個數值相減,以獲得該峰值信號及該直流信號之差值的大小。
  3. 如請求項2所述的偵測裝置,其中,該第一共模檢測電路包括一個第一開關、一個第一電阻器、一個第二電阻器、及一個第二開關,依序串接在該輸出單元的該二輸出端之間,且該第一電阻器及該第二電阻器之間輸出該第一共模信號。
  4. 如請求項3所述的偵測裝置,其中,該第二共模檢測電路包括一個第一開關、一個第一電阻器、一個第二電阻器、及一個第二開關,依序串接在該輸出單元的該二輸出端之間,且該第一電阻器及該第二電阻器之間輸出該第二共模信號。
  5. 如請求項4所述的偵測裝置,其中,該控制單元還控制該第一共模檢測電路的該第一開關及該第二開關的開啟與關閉,並控制該第二共模檢測電路的該第一開關及該第二開關的開啟與關閉,當該控制單元控制該第一共模檢測電路的該第一開關及該第二開關,及該第二共模檢測電路的該第一開關及該第二開關都關閉時,該第一共模檢測電路及該第二共模檢測電路分別產生該第一共模信號及該第二共模信號。
  6. 如請求項5所述的偵測裝置,其中,該第一峰值檢測電路包括: 一個第一電晶體,包含一個接收一參考電壓的第一端、一個第二端、及一個閘極端,該閘極端電連接該第二共模檢測電路的該第一電阻器及該第二電阻器之間; 一個第一電流源,包含一個電連接該第一電晶體的該第二端的第一端,及一個接地的第二端;及 一個第二電容器,包含一個電連接該第一電晶體的該第二端且產生該峰值信號的第一端,及一個接地的第二端。
  7. 如請求項6所述的偵測裝置,還包含一個第二峰值檢測電路,其中,該濾波器是一個第一電容器,包括一個第一端及一個接地的第二端,該第一端電連接該第一共模檢測電路的該第一電阻器及該第二電阻器之間,該第二峰值檢測電路包括: 一個第二電晶體,包含一個接收該參考電壓的第一端、一個第二端、及一個閘極端,該閘極端電連接該第一電容器的該第一端; 一個第二電流源,包含一個電連接該第二電晶體的該第二端的第一端,及一個接地的第二端;及 一個第三電容器,包含一個電連接該第二電晶體的該第二端且產生該直流信號的第一端,及一個接地的第二端。
TW106133102A 2017-09-27 2017-09-27 Detection device TWI623757B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW106133102A TWI623757B (zh) 2017-09-27 2017-09-27 Detection device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW106133102A TWI623757B (zh) 2017-09-27 2017-09-27 Detection device

Publications (2)

Publication Number Publication Date
TWI623757B TWI623757B (zh) 2018-05-11
TW201915501A true TW201915501A (zh) 2019-04-16

Family

ID=62951724

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106133102A TWI623757B (zh) 2017-09-27 2017-09-27 Detection device

Country Status (1)

Country Link
TW (1) TWI623757B (zh)

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002502041A (ja) * 1998-01-30 2002-01-22 ウェイブクレスト・コーポレイション ジッタ解析方法及び装置
RU2263925C2 (ru) * 2000-11-08 2005-11-10 Дженерал Электрик Компани Устройство и способ обнаружения короткого замыкания на землю и вычисления его сопротивления
CN2519284Y (zh) * 2001-10-11 2002-10-30 华为技术有限公司 一种互补型差分峰值检测电路
DK200200572A (da) * 2002-04-17 2003-10-18 Danfoss Drives As Fremgangsmåde til måling af strøm i en motorstyring og motorstyring som bruger denne fremgangsmåde
CN102790589B (zh) * 2012-08-27 2015-04-29 上海市计量测试技术研究院 一种用于测量高阻高压差分探头1MHz共模抑制比的放大器
US9116179B2 (en) * 2012-12-17 2015-08-25 Covidien Lp System and method for voltage and current sensing
US9419627B2 (en) * 2014-05-08 2016-08-16 Intersil Americas LLC Current synthesizer correction

Also Published As

Publication number Publication date
TWI623757B (zh) 2018-05-11

Similar Documents

Publication Publication Date Title
JP6133523B1 (ja) 高速シリアライザ/デシリアライザのために正確なクロック位相信号を生成するための回路
US9602317B1 (en) Apparatus and method for combining currents from passive equalizer in sense amplifier
KR101734297B1 (ko) 고속 수신기 회로 및 방법
US8885691B1 (en) Voltage regulator for a serializer/deserializer communication application
KR102112199B1 (ko) 데이터 전송 채널을 이퀄라이징하기 위한 시스템 및 이를 포함하는 디스플레이
US9698735B1 (en) Low voltage differential signal receiver with fully integrated AC coupling and bias latching
US20150036775A1 (en) Methods and circuits for reducing clock jitter
US20150319014A1 (en) Voltage mode transmitter
TW202107878A (zh) 高速低電壓串行鏈路接收器及其方法
Lee et al. Comparison of receiver equalization using first-order and second-order continuous-time linear equalizer in 45 nm process technology
TWI623757B (zh) Detection device
CN108449082B (zh) 一种cml电平转cmos电平的电路结构
CN108449077A (zh) 高速内部迟滞型比较器
CN114696771A (zh) 一种共模瞬态干扰抑制电路、隔离器
JP2015091092A (ja) ドライバ回路および半導体集積回路装置
Maqbool et al. EMI common-mode (CM) noise suppression from self-calibration of high-speed SST driver using on-chip process monitoring circuit
US10020842B2 (en) Reception device and transmission/reception system including same
CN116150072B (zh) 时钟信号接收电路、时钟信号接收装置及电子设备
TWI833335B (zh) 濾波電路及多相濾波器
Gopikrishnan et al. A Power Efficient Fully Differential Back Terminated Current-Mode HDMI Source
US20120188013A1 (en) Receiving circuit, semiconductor device including the same, and information processing system
Mathieu et al. An AC coupled 10 Gb/s LVDS-compatible receiver with latched data biasing in 130 nm SiGe BiCMOS
CN108037345B (zh) 信号处理方法、装置、存储介质和处理器
JP2008098972A (ja) インターフェース回路及びインターフェース回路を備えた電子機器
US11923835B2 (en) Driving module