TW201911717A - 充放電幫浦電路及其控制方法 - Google Patents

充放電幫浦電路及其控制方法 Download PDF

Info

Publication number
TW201911717A
TW201911717A TW106126147A TW106126147A TW201911717A TW 201911717 A TW201911717 A TW 201911717A TW 106126147 A TW106126147 A TW 106126147A TW 106126147 A TW106126147 A TW 106126147A TW 201911717 A TW201911717 A TW 201911717A
Authority
TW
Taiwan
Prior art keywords
period
timing control
charge
flying capacitor
pump circuit
Prior art date
Application number
TW106126147A
Other languages
English (en)
Other versions
TWI646759B (zh
Inventor
王偉光
蕭開元
李建鋒
Original Assignee
友達光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 友達光電股份有限公司 filed Critical 友達光電股份有限公司
Priority to TW106126147A priority Critical patent/TWI646759B/zh
Priority to CN201710875616.7A priority patent/CN107527585B/zh
Application granted granted Critical
Publication of TWI646759B publication Critical patent/TWI646759B/zh
Publication of TW201911717A publication Critical patent/TW201911717A/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Dc-Dc Converters (AREA)

Abstract

一種充放電幫浦電路及其控制方法。充放電幫浦電路包括一第一飛行電容、一第二飛行電容及一時序控制器。該第一飛行電容與該第二飛行電容並聯。該時序控制器電性連接於並聯之該第一飛行電容及該第二飛行電容。該時序控制器係以一第一時序控制訊號控制該第一飛行電容,並以一第二時序控制訊號控制該第二飛行電容,該第一時序控制訊號不同於該第二時序控制訊號。

Description

充放電幫浦電路及其控制方法
本發明是有關於一種電子電路及其控制方法,且特別是有關於一種充放電幫浦(charge-discharge pump)電路及其控制方法。
隨著顯示技術的進步,各式顯示面板不斷推陳出新。在顯示面板中,需要提供一負類比電壓(negative AVDD)以進行驅動。
一般而言,負類比電壓可以透過兩種組合電路來實現,第一種組合電路是一升壓電路(boost circuit)與一升壓-降壓轉換電路(buck-boost circuit)之組合,第二種組合電路是升壓電路與充放電幫浦電路(charge-discharge pump circuit)之組合。
由於充放電幫浦電路的成本較低,因此第二種組合電路較為廣泛使用。然而,充放電幫浦電路經常會造成較大的漣波(ripple),進而在重負載的顯示面板或大尺寸且高解析度之面板容易形成干擾(crosstalk)現象,嚴重影響畫面品質。
本發明係有關於一種充放電幫浦(charge-discharge pump)電路及其控制方法,其利用多個飛行電容交錯地進行充放電動作,使得整體充電的間隔縮短,而能夠減少負類比電壓的漣波(ripple),進而避免產生干擾(crosstalk)現象,以維持良好畫面品質。
根據本發明之第一方面,提出一種充放電幫浦(charge-discharge pump)電路。充放電幫浦電路包括一第一飛行電容(flying capacitor)、一第二飛行電容及一時序控制器。該第一飛行電容與該第二飛行電容並聯。該時序控制器電性連接於並聯之該第一飛行電容及該第二飛行電容。該時序控制器係以一第一時序控制訊號控制該第一飛行電容,並以一第二時序控制訊號控制該第二飛行電容,該第一時序控制訊號不同於該第二時序控制訊號。
根據本發明之一第二方面,提出一種充放電幫浦(charge-discharge pump)電路之控制方法。該充電幫浦電路包括一第一飛行電容(flying capacitor)及一第二飛行電容,該第一飛行電容與該第二飛行電容並聯。該控制方法包括以下步驟:以一第一時序控制訊號控制該第一飛行電容。以一第二時序控制訊號控制該第二飛行電容,該第一時序控制訊號不同於該第二時序控制訊號。
為了對本發明之上述及其他方面有更佳的瞭解,下文特舉實施例,並配合所附圖式詳細說明如下:
請參照第1圖,其繪示根據本發明之一實施例之一充放電幫浦電路(charge-discharge pump circuit)100之示意圖。充放電幫浦電路100包括一第一飛行電容110、一第二飛行電容120、一時序控制器150、一第一控制器151、一第二控制器152、一第一開關161、一第二開關162、一第三開關163及一第四開關164。第一飛行電容110與第二飛行電容120並聯。時序控制器150電性連接於並聯之第一飛行電容110及第二飛行電容120。第一飛行電容110及第二飛行電容120耦接於同一輸入端IN,且第一飛行電容110及第二飛行電容120耦接於同一輸出端OUT,以提供負類比電壓(negative AVDD)。
第一飛行電容110、第一開關161及第二開關162組成第一級電路,第二飛行電容120、第三開關163及第四開關164組成第二級電路。第一飛行電容110及第二飛行電容120各自可進行充放電的動作。在本實施例中,第一飛行電容110及第二飛行電容120可以交錯地進行充放電動作,使得整體充電的間隔縮短,而能夠減少負類比電壓的漣波(ripple),進而避免產生干擾(crosstalk)現象,以維持良好畫面品質。
請參照第2圖及第3圖,第2圖繪示根據本發明之一實施例之充放電幫浦電路100之控制方法的流程圖,第3圖繪示根據本發明一實施例之一第一時序控制訊號ts11及一第二時序控制訊號ts12之示意圖。在步驟S210中,時序控制器150以第一時序控制訊號ts11控制第一飛行電容110。第一控制器151接收到第一時序控制訊號ts11後,依據第一時序控制訊號ts11同步控制第一開關161及第二開關162。舉例來說,在第一時序控制訊號ts11於期間T1為高位準時,第一控制器151同步將第一開關161及第二開關162切往點B,以使第一飛行電容110對輸出端OUT進行充電。在第一時序控制訊號ts11於期間T2為低位準時,第一控制器151同步將第一開關161及第二開關162切往點A,以使輸出端OUT放電。
在步驟S220中,時序控制器150以第二時序控制訊號ts12控制第二飛行電容120。第二控制器152接收到第二時序控制訊號ts12後,依據第二時序控制訊號ts12同步控制第三開關163及第四開關164。舉例來說,在第二時序控制訊號ts12於期間T2為高位準時,第二控制器152同步將第三開關163及第四開關164切往點B,以使第二飛行電容120對輸出端OUT進行充電。在第二時序控制訊號ts12於期間T1為低位準時,第二控制器152同步將第三開關163及第四開關164切往點A,以使輸出端OUT放電。
上述之步驟S210與步驟S220係可同時執行。步驟S210之第一時序控制訊號ts11不同於步驟S220之第二時序控制訊號ts12。如第3圖所示,第一時序控制訊號ts11相反於第二時序控制訊號ts12。也就是說,在第一飛行電容110於期間T1對輸出端OUT進行充電時,第二飛行電容120於期間T1對輸出端OUT進行放電;在第一飛行電容110於期間T2對輸出端OUT進行放電時,第二飛行電容120於期間T2對輸出端OUT進行充電。
請參照第4圖,其繪示僅透過第一時序控制訊號ts11進行充放電操作之第一飛行電容110與輸出端OUT之充放電曲線。曲線C41為第一飛行電容110之充放電曲線,曲線C42為輸出端OUT之充放電曲線。如曲線C41所示,第一飛行電容110在一個週期CY1進行一次充電動作。如曲線C42所示,輸出端OUT在一個周期CY1內會形成一個突波RP4,此一突波RP4過大時,則會使類比電壓(AVDD)產生明顯的漣波(ripple)。
請參照第5圖,其繪示同時透過第一時序控制訊號ts11及第二時序控制訊號ts12進行充放電操作之第一飛行電容110、第二飛行電容120與輸出端OUT之充放電曲線。曲線C51為第一飛行電容110之充放電曲線,曲線C52為第二飛行電容120之充放電曲線,曲線C53為輸出端OUT之充放電曲線。如曲線C51所示,第一飛行電容110在一個週期CY1進行一次充電動作。如曲線C51所示,第二飛行電容120在同一周期CY1也進行一次充電動作。因此,如曲線C53所示,輸出端OUT在一個周期CY1內會形成兩個較小的突波RP5,縮小的突波RP5,可以使類比電壓(AVDD)的漣波變得不明顯。
透過上述實施例,充放電幫浦電路100可以透過第一飛行電容110及第二飛行電容120交錯地進行充放電動作,使得整體充電的間隔縮短,而能夠減少負類比電壓的漣波(ripple),進而避免產生干擾(crosstalk)現象,以維持良好畫面品質。
上述實施例對於重負載的顯示面板或大尺寸且高解析度之面板可以有效改善干擾(crosstalk)現象。在採用輕負載、小尺寸或低解析度之面板時,則可透過切換的方式僅使用第一時序控制訊號ts11。
請參照第1圖及第6圖,第6圖繪示根據本發明另一實施例之充放電幫浦電路100之控制方法的流程圖。在步驟S610中,充放電幫浦電路100透過一訊號輸入端SR接收一切換訊號sw。在步驟S620中,時序控制器150依據切換訊號sw切換充放電幫浦電路100於一第一模式及一第二模式之間。
請參照第7圖,其繪示第一模式之操作示意圖。充放電幫浦電路100於第一模式時,流程進入步驟S630及步驟S640,時序控制器150啟動第一時序控制訊號ts11及第二時序控制訊號ts12,以依據第一時序控制訊號ts11及第二時序控制訊號ts12分別控制第一飛行電容110及第二飛行電容120。
請參照第8圖,其繪示第二模式之操作示意圖。充放電幫浦電路100於第二模式時,流程進入步驟S650,時序控制器150僅啟動第一時序控制訊號ts11,以依據第一時序控制訊號ts11控制第一飛行電容110。
如此一來,充放電幫浦電路100能夠依據顯示面板的特性切換於第一模式及第二模式之間,以廣泛地適用於各種類型的顯示面板。
請參照第9圖,其繪示根據本發明另一實施例之一第一時序控制訊號ts21及一第二時序控制訊號ts22之示意圖。在此實施例中,第一時序控制訊號ts21之一第一充電期間T21大於一第一放電期間T22,第二時序控制訊號ts22之一第二充電期間T23大於一第二放電期間T24。
如第9圖所示,第一充電期間T21與第一放電期間T22之比率為2,第二充電期間T23與第二放電期間T24之比率為2。第一充電期間T21涵蓋第二放電期間T24,第二充電期間T23涵蓋第一放電期間T22。此外,第一充電期間T21與第二充電期間T23等長,第一放電期間T22與第二放電期間T24等長。
請參照第10圖,其繪示同時透過第一時序控制訊號ts21及第二時序控制訊號ts22進行充放電操作之第一飛行電容110、第二飛行電容120與輸出端OUT之充放電曲線。曲線C101為第一飛行電容110之充放電曲線,曲線C102為第二飛行電容120之充放電曲線,曲線C103為輸出端OUT之充放電曲線。如曲線C101所示,第一飛行電容110在一個週期CY2進行一次充電動作。如曲線C102所示,第二飛行電容120在同一周期CY2也進行一次充電動作。
第一飛行電容110及第二飛行電容120之開始充電時間並不相同。因此,如曲線C103所示,輸出端OUT在一個周期CY2內會形成三個較小的突波RP10,縮小的突波RP10可以使類比電壓(AVDD)的漣波變得不明顯。
透過上述實施例,充放電幫浦電路100可以透過第一飛行電容110及第二飛行電容120交錯地進行充放電動作,使得整體充電的間隔縮短,而能夠減少負類比電壓的漣波(ripple),進而避免產生干擾(crosstalk)現象,以維持良好畫面品質。
請參照第11圖,其繪示根據本發明另一實施例之一第一時序控制訊號ts31及一第二時序控制訊號ts32之示意圖。在此實施例中,第一時序控制訊號ts31之一第一充電期間T31小於一第一放電期間T32,第二時序控制訊號ts32之一第二充電期間T33小於一第二放電期間T34。
如第11圖所示,第一充電期間T31與第一放電期間T32之比率為2/3,第二充電期間T33與第二放電期間T34之比率為2/3。並且,第一放電期間T32涵蓋第二充電期間T33,第二放電期間T34涵蓋第一充電期間T31。此外,第一充電期間T31與第二充電期間T33等長,第一放電期間T32與第二放電期間T34等長。
上述實施例之充放電幫浦電路100係以兩個飛行電容(第一飛行電容110及第二飛行電容120)為例做說明。然而,飛行電容之數量並不局限於兩個,飛行電容之數量亦可增加為三個以上。請參照第12圖,其繪示根據本發明另一實施例之充放電幫浦電路400之示意圖。在本實施例中,充放電幫浦電路400更包括一第三飛行電容430、一第三控制器453、一第五開關465及一第六開關466。第三飛行電容430與第一飛行電容110及第二飛行電容120並聯。時序控制器150係以第三時序控制訊號ts43經由第三控制器453控制第三飛行電容430。
在本實施例中,第三時序控制訊號ts43不同於第一時序控制訊號ts41且不同於第二時序控制訊號ts42。請參照第13圖,其繪示根據本發明一實施例之第一時序控制訊號ts41、第二時序控制訊號ts42及第三時序控制訊號ts43之示意圖。如第13圖所示,第一時序控制訊號ts41之一第一充電期間T41大於一第一放電期間T42,第二時序控制訊號ts42之一第二充電期間T43大於一第二放電期間T44,第三時序控制訊號ts43之一第三充電期間T45大於一第三放電期間T46。第一充電期間T41與第一放電期間T42之比率為2,第二充電期間T43與第二放電期間T44之比率為2,第三充電期間T45與第三放電期間T46之比率為2。
此外,第一充電期間T41涵蓋第二放電期間T44及第三放電期間T46,第二充電期間T43涵蓋第一放電期間T42及第三放電期間T46,第三充電期間T45涵蓋第一放電期間T42及第二放電期間T44。並且第一充電期間T41、第二充電期間T43及第三充電期間T45等長,第一放電期間T42、第二放電期間T44及第三充電期間T46等長。
請參考第14圖,其繪示同時透過第一時序控制訊號ts41、第二時序控制訊號ts42及第三時序控制訊號ts43進行充放電操作之第一飛行電容110、第二飛行電容120、第三飛行電容430與輸出端OUT之充放電曲線。曲線C141為第一飛行電容110之充放電曲線,曲線C142為第二飛行電容120之充放電曲線,曲線C143為第三飛行電容430之充放電曲線,曲線C144為輸出端OUT之充放電曲線。如曲線C141所示,第一飛行電容110在一個週期CY4進行一次充電動作。如曲線C142所示,第二飛行電容120在同一周期CY4也進行一次充電動作。如曲線C143所示,第三飛行電容430在同一周期CY4也進行一次充電動作。因此,如曲線C144所示,輸出端OUT在一個周期CY4內會形成三個較小的突波RP14,縮小的突波RP14,可以使類比電壓(AVDD)的漣波變得不明顯。
透過上述實施例,充放電幫浦電路400可以透過第一飛行電容110、第二飛行電容120及第三飛行電容430輪流地進行充放電動作,使得整體充電的間隔縮短,而能夠減少負類比電壓的漣波(ripple),進而避免產生干擾(crosstalk)現象,以維持良好畫面品質。
綜上所述,雖然本發明已以實施例揭露如上,然其並非用以限定本發明。本發明所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作各種之更動與潤飾。因此,本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100、400‧‧‧充放電幫浦電路
110‧‧‧第一飛行電容
120‧‧‧第二飛行電容
150‧‧‧時序控制器
151‧‧‧第一控制器
152‧‧‧第二控制器
161‧‧‧第一開關
162‧‧‧第二開關
163‧‧‧第三開關
164‧‧‧第四開關
430‧‧‧第三飛行電容
453‧‧‧第三控制器
465‧‧‧第五開關
466‧‧‧第六開關
IN‧‧‧輸入端
A、B‧‧‧點
C41、C42、C51、C52、C53、C101、C102、C103、C141、C142、C143、C144‧‧‧曲線
CY1、CY2、CY4‧‧‧週期
OUT‧‧‧輸出端
RP4、RP5、RP10、RP14‧‧‧突波
S210、S220、S610、S620、S630、S640、S650‧‧‧步驟
SR‧‧‧訊號輸入端
sw‧‧‧切換訊號
T1、T2‧‧‧期間
T21、T31、T41‧‧‧第一充電期間
T22、T32、T42‧‧‧第一放電期間
T23、T33、T43‧‧‧第二充電期間
T24、T34、T44‧‧‧第二放電期間
T45‧‧‧第三充電期間
T46‧‧‧第三放電期間
ts11、ts21、ts31、ts41‧‧‧第一時序控制訊號
ts12、ts22、ts32、ts42‧‧‧第二時序控制訊號
ts43‧‧‧第三時序控制訊號
第1圖繪示根據本發明之一實施例之一充放電幫浦電路(charge-discharge pump circuit)之示意圖。 第2圖繪示根據本發明之一實施例之充放電幫浦電路之控制方法的流程圖。 第3圖繪示根據本發明一實施例之一第一時序控制訊號及一第二時序控制訊號之示意圖。 第4圖繪示僅透過第一時序控制訊號進行充放電操作之第一飛行電容與輸出端之充放電曲線。 第5圖繪示同時透過第一時序控制訊號及第二時序控制訊號進行充放電操作之第一飛行電容、第二飛行電容與輸出端之充放電曲線。 第6圖繪示根據本發明另一實施例之充放電幫浦電路之控制方法的流程圖。 第7圖繪示第一模式之操作示意圖。 第8圖繪示第二模式之操作示意圖。 第9圖繪示根據本發明另一實施例之一第一時序控制訊號及一第二時序控制訊號之示意圖。 第10圖繪示同時透過第一時序控制訊號及第二時序控制訊號進行充放電操作之第一飛行電容、第二飛行電容與輸出端之充放電曲線。 第11圖繪示根據本發明另一實施例之一第一時序控制訊號及一第二時序控制訊號之示意圖。 第12圖繪示根據本發明另一實施例之充放電幫浦電路之示意圖。 第13圖繪示根據本發明一實施例之第一時序控制訊號、第二時序控制訊號及第三時序控制訊號之示意圖。 第14圖繪示同時透過第一時序控制訊號、第二時序控制訊號及第三時序控制訊號進行充放電操作之第一飛行電容、第二飛行電容、第三飛行電容與輸出端之充放電曲線。

Claims (35)

  1. 一種充放電幫浦(charge-discharge pump)電路,包括: 一第一飛行電容(flying capacitor); 一第二飛行電容,該第一飛行電容與該第二飛行電容並聯;以及 一時序控制器,電性連接於並聯之該第一飛行電容及該第二飛行電容,該時序控制器係以一第一時序控制訊號控制該第一飛行電容,並以一第二時序控制訊號控制該第二飛行電容,該第一時序控制訊號不同於該第二時序控制訊號。
  2. 如申請專利範圍第1項所述之充放電幫浦電路,更包括一訊號輸入端,用以提供一切換訊號,該時序控制器依據該切換訊號切換該充放電幫浦電路於一第一模式及一第二模式之間,於該第一模式,該時序控制器啟動該第一時序控制訊號及該第二時序控制訊號,於該第二模式,該時序控制器僅啟動該第一時序控制訊號。
  3. 如申請專利範圍第1項所述之充放電幫浦電路,其中該第一時序控制訊號相反於該第二時序控制訊號。
  4. 如申請專利範圍第1項所述之充放電幫浦電路,其中該第一時序控制訊號之一第一充電期間小於一第一放電期間,該第二時序控制訊號之一第二充電期間小於一第二放電期間。
  5. 如申請專利範圍第4項所述之充放電幫浦電路,其中該第一充電期間與該第一放電期間之比率為2/3,該第二充電期間與該第二放電期間之比率為2/3。
  6. 如申請專利範圍第4項所述之充放電幫浦電路,其中該第一放電期間涵蓋該第二充電期間,該第二放電期間涵蓋該第一充電期間。
  7. 如申請專利範圍第4項所述之充放電幫浦電路,其中該第一充電期間與該第二充電期間等長,該第一放電期間與該第二放電期間等長。
  8. 如申請專利範圍第1項所述之充放電幫浦電路,其中該第一時序控制訊號之一第一充電期間大於一第一放電期間,該第二時序控制訊號之一第二充電期間大於一第二放電期間。
  9. 如申請專利範圍第8項所述之充放電幫浦電路,其中該第一充電期間與該第一放電期間之比率為2,該第二充電期間與該第二放電期間之比率為2。
  10. 如申請專利範圍第8項所述之充放電幫浦電路,其中該第一充電期間涵蓋該第二放電期間,該第二充電期間涵蓋該第一放電期間。
  11. 如申請專利範圍第8項所述之充放電幫浦電路,其中該第一充電期間與該第二充電期間等長,該第一放電期間與該第二放電期間等長。
  12. 如申請專利範圍第1項所述之充放電幫浦電路,其中該第一飛行電容及該第二飛行電容耦接於同一輸入端,且該第一飛行電容及該第二飛行電容耦接於同一輸出端。
  13. 如申請專利範圍第1項所述之充放電幫浦電路,更包括: 一第三飛行電容,與該第一飛行電容及該第二飛行電容並聯,該時序控制器係以一第三時序控制訊號控制該第三飛行電容,該第三時序控制訊號不同於該第一時序控制訊號且不同於該第二時序控制訊號。
  14. 如申請專利範圍第13項所述之充放電幫浦電路,其中該第一時序控制訊號之一第一充電期間大於一第一放電期間,該第二時序控制訊號之一第二充電期間大於一第二放電期間,該第三時序控制訊號之一第三充電期間大於一第三放電期間。
  15. 如申請專利範圍第14項所述之充放電幫浦電路,其中該第一充電期間與該第一放電期間之比率為2,該第二充電期間與該第二放電期間之比率為2,該第三充電期間與該第三放電期間之比率為2。
  16. 如申請專利範圍第14項所述之充放電幫浦電路,其中該第一充電期間涵蓋該第二放電期間及該第三放電期間,該第二充電期間涵蓋該第一放電期間及該第三放電期間,該第三充電期間涵蓋該第一放電期間及該第二放電期間。
  17. 如申請專利範圍第14項所述之充放電幫浦電路,其中該第一充電期間、該第二充電期間及該第三充電期間等長,該第一放電期間、該第二放電期間及該第三充電期間等長。
  18. 如申請專利範圍第1項所述之充放電幫浦電路,更包括: 一第一控制器,連接於該時序控制器,該第一控制器用以接收該第一時序控制訊號; 一第二控制器,連接於該時序控制器,該第二控制器用以接收該第二時序控制訊號; 一第一開關,連接於該第一飛行電容之一第一端及該第一控制器; 一第二開關,連接於該第一飛行電容之一第二端及該第一控制器,該第一控制器依據該第一時序控制訊號同步控制該第一開關及該第二開關; 一第三開關,連接於該第二飛行電容之一第三端及該第二控制器;以及 一第四開關,連接於該第二飛行電容之一第四端及該第二控制器,該第二控制器依據該第二時序控制訊號同步控制該第三開關及該第四開關。
  19. 一種充放電幫浦(charge-discharge pump)電路之控制方法,該充電幫浦電路包括一第一飛行電容(flying capacitor)及一第二飛行電容,該第一飛行電容與該第二飛行電容並聯,該控制方法包括: 以一第一時序控制訊號控制該第一飛行電容;以及 以一第二時序控制訊號控制該第二飛行電容,該第一時序控制訊號不同於該第二時序控制訊號。
  20. 如申請專利範圍第19項所述之充放電幫浦電路之控制方法,更包括: 提供一切換訊號;以及 依據該切換訊號切換該充放電幫浦電路於一第一模式及一第二模式之間,於該第一模式,啟動該第一時序控制訊號及該第二時序控制訊號,於該第二模式,僅啟動該第一時序控制訊號。
  21. 如申請專利範圍第19項所述之充放電幫浦電路之控制方法,其中該第一時序控制訊號相反於該第二時序控制訊號。
  22. 如申請專利範圍第19項所述之充放電幫浦電路之控制方法,其中該第一時序控制訊號之一第一充電期間小於一第一放電期間,該第二時序控制訊號之一第二充電期間小於一第二放電期間。
  23. 如申請專利範圍第22項所述之充放電幫浦電路之控制方法,其中該第一充電期間與該第一放電期間之比率為2/3,該第二充電期間與該第二放電期間之比率為2/3。
  24. 如申請專利範圍第22項所述之充放電幫浦電路之控制方法,其中該第一放電期間涵蓋該第二充電期間,該第二放電期間涵蓋該第一充電期間。
  25. 如申請專利範圍第22項所述之充放電幫浦電路之控制方法,其中該第一充電期間與該第二充電期間等長,該第一放電期間與該第二放電期間等長。
  26. 如申請專利範圍第19項所述之充放電幫浦電路之控制方法,其中該第一時序控制訊號之一第一充電期間大於一第一放電期間,該第二時序控制訊號之一第二充電期間大於一第二放電期間。
  27. 如申請專利範圍第26項所述之充放電幫浦電路之控制方法,其中該第一充電期間與該第一放電期間之比率為2,該第二充電期間與該第二放電期間之比率為2。
  28. 如申請專利範圍第26項所述之充放電幫浦電路之控制方法,其中該第一充電期間涵蓋該第二放電期間,該第二充電期間涵蓋該第一放電期間。
  29. 如申請專利範圍第26項所述之充放電幫浦電路之控制方法,其中該第一充電期間與該第二充電期間等長,該第一放電期間與該第二放電期間等長。
  30. 如申請專利範圍第19項所述之充放電幫浦電路之控制方法,其中該充放電幫浦電路更包括一第三飛行電容,該第三飛行電容與該第一飛行電容及該第二飛行電容並聯,該控制方法更包括: 係以一第三時序控制訊號控制該第三飛行電容,該第三時序控制訊號不同於該第一時序控制訊號且不同於該第二時序控制訊號。
  31. 如申請專利範圍第30項所述之充放電幫浦電路之控制方法,其中該第一時序控制訊號之一第一充電期間大於一第一放電期間,該第二時序控制訊號之一第二充電期間大於一第二放電期間,該第三時序控制訊號之一第三充電期間大於一第三放電期間。
  32. 如申請專利範圍第31項所述之充放電幫浦電路之控制方法,其中該第一充電期間與該第一放電期間之比率為2,該第二充電期間與該第二放電期間之比率為2,該第三充電期間與該第三放電期間之比率為2。
  33. 如申請專利範圍第31項所述之充放電幫浦電路之控制方法,其中該第一充電期間涵蓋該第二放電期間及該第三放電期間,該第二充電期間涵蓋該第一放電期間及該第三放電期間,該第三充電期間涵蓋該第一放電期間及該第二放電期間。
  34. 如申請專利範圍第31項所述之充放電幫浦電路之控制方法,其中該第一充電期間、該第二充電期間及該第三充電期間等長,該第一放電期間、該第二放電期間及該第三充電期間等長。
  35. 如申請專利範圍第19項所述之充放電幫浦電路之控制方法,其中該第一飛行電容之一第一端連接於一第一開關,該第一飛行電容之一第二端連接於一第二開關,該第二飛行電容之一第三端連接於一第三開關,該第二飛行電容之一第四端連接於一第四開關,以該第一時序控制訊號控制該第一飛行電容之步驟係依據該第一時序控制訊號同步控制該第一開關及該第二開關,以該第二時序控制訊號控制該第二飛行電容之步驟係依據該第二時序控制訊號同步控制該第三開關及該第四開關。
TW106126147A 2017-08-02 2017-08-02 充放電幫浦電路及其控制方法 TWI646759B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW106126147A TWI646759B (zh) 2017-08-02 2017-08-02 充放電幫浦電路及其控制方法
CN201710875616.7A CN107527585B (zh) 2017-08-02 2017-09-25 充放电帮浦电路及其控制方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW106126147A TWI646759B (zh) 2017-08-02 2017-08-02 充放電幫浦電路及其控制方法

Publications (2)

Publication Number Publication Date
TWI646759B TWI646759B (zh) 2019-01-01
TW201911717A true TW201911717A (zh) 2019-03-16

Family

ID=60737178

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106126147A TWI646759B (zh) 2017-08-02 2017-08-02 充放電幫浦電路及其控制方法

Country Status (2)

Country Link
CN (1) CN107527585B (zh)
TW (1) TWI646759B (zh)

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8310218B2 (en) * 2007-08-08 2012-11-13 Advanced Analogic Technologies, Inc. Time-multiplexed-capacitor DC/DC converter with multiple outputs
GB2455524B (en) * 2007-12-11 2010-04-07 Wolfson Microelectronics Plc Charge pump circuit and methods of operation thereof and portable audio apparatus including charge pump circuits
CN101969265A (zh) * 2009-07-28 2011-02-09 联咏科技股份有限公司 电荷泵电路
TWI445295B (zh) * 2011-12-23 2014-07-11 Realtek Semiconductor Corp 電荷幫浦電路及其動態調整電壓的供電方法
TWI463769B (zh) * 2012-03-05 2014-12-01 Novatek Microelectronics Corp 充電幫浦裝置

Also Published As

Publication number Publication date
CN107527585B (zh) 2020-06-19
CN107527585A (zh) 2017-12-29
TWI646759B (zh) 2019-01-01

Similar Documents

Publication Publication Date Title
US8791748B2 (en) Charge pump circuit and operation control method thereof
US6834001B2 (en) Multi-stage switched capacitor DC-DC converter
US9768682B2 (en) Switched capacitors with inverted break-before-make without external filtering load capacitor
US20050270086A1 (en) Charge pump power supply circuit
EA034004B1 (ru) Схема goa двунаправленной развертки
WO2014086134A1 (zh) 一种能快速启动的电荷泵
JP2010135050A5 (zh)
TWI392209B (zh) 電荷泵電路以及其相關方法
US10277121B2 (en) Charge pump circuit and operating method thereof
US11469672B2 (en) Interleaved multi-level buck-boost switching power converter with pulse-width modulation
KR102214243B1 (ko) 전하 재활용 스위치드 커패시터 레귤레이터
CN107182148B (zh) 一种基于pwm调光的dc-dc led驱动电路
CN108365747B (zh) 切换式电容直流对直流转换器电路及其产生方法
CN111030446B (zh) 直流转直流dc/dc变换拓扑电路和装置
CN108199573B (zh) 一种软启动电路及其方法
US10778093B2 (en) Electronic device with a charge recycling mechanism
CN112821757A (zh) 功率变换器
US9859796B2 (en) Buck-boost converter and operating method
TWI646759B (zh) 充放電幫浦電路及其控制方法
US20140022007A1 (en) Charge Transfer Apparatus and Method
US20230378872A1 (en) 3-level buck-boost converter with flying capacitor voltage balancing circuit
CN216981786U (zh) 升压电路和升压系统
CN102594133B (zh) 升压方法和电路
JP2010283952A (ja) チャージポンプ回路
US7053632B1 (en) Circuit and method for predicting dead time