TW201715469A - 處理來源影像以產生目標影像的方法及裝置 - Google Patents
處理來源影像以產生目標影像的方法及裝置 Download PDFInfo
- Publication number
- TW201715469A TW201715469A TW105122557A TW105122557A TW201715469A TW 201715469 A TW201715469 A TW 201715469A TW 105122557 A TW105122557 A TW 105122557A TW 105122557 A TW105122557 A TW 105122557A TW 201715469 A TW201715469 A TW 201715469A
- Authority
- TW
- Taiwan
- Prior art keywords
- image
- target
- setting
- processing
- parameter
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N13/00—Stereoscopic video systems; Multi-view video systems; Details thereof
- H04N13/10—Processing, recording or transmission of stereoscopic or multi-view image signals
- H04N13/106—Processing image signals
- H04N13/122—Improving the 3D impression of stereoscopic images by modifying image signal contents, e.g. by filtering or adding monoscopic depth cues
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06T—IMAGE DATA PROCESSING OR GENERATION, IN GENERAL
- G06T1/00—General purpose image data processing
- G06T1/20—Processor architectures; Processor configuration, e.g. pipelining
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N13/00—Stereoscopic video systems; Multi-view video systems; Details thereof
- H04N13/10—Processing, recording or transmission of stereoscopic or multi-view image signals
- H04N13/106—Processing image signals
- H04N13/128—Adjusting depth or disparity
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N13/00—Stereoscopic video systems; Multi-view video systems; Details thereof
- H04N13/10—Processing, recording or transmission of stereoscopic or multi-view image signals
- H04N13/106—Processing image signals
- H04N13/156—Mixing image signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/44—Receiver circuitry for the reception of television signals according to analogue transmission standards
- H04N5/445—Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
- H04N5/45—Picture in picture, e.g. displaying simultaneously another television channel in a region of the screen
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N13/00—Stereoscopic video systems; Multi-view video systems; Details thereof
- H04N13/10—Processing, recording or transmission of stereoscopic or multi-view image signals
- H04N13/106—Processing image signals
Abstract
一種處理來源影像以產生目標影像的裝置。目標影像包括多個目標畫面。所述裝置包括第一影像處理電路以及第二影像處理電路。第一影像處理電路將來源影像分離為包括來源影像的第一部份的第一影像,以及包括來源影像的第二部份的第二影像。第二影像處理電路依據第一設定來處理第一影像以得到多個目標第一畫面。第二影像處理電路依據第二設定來處理第二影像以得到多個目標第二畫面。第二影像處理電路將目標第一畫面與對應的目標第二畫面的其中之一合成,以得到所述多個目標畫面。此外,一種處理來源影像以產生目標影像的方法亦被提出。
Description
本發明是有關於一種影像處理方法與裝置,且特別是有關於一種處理來源影像以產生目標影像的方法與裝置。
隨著目前影像技術的發展,諸如平板顯示器或曲面顯示器等顯示裝置被廣泛的使用,並且應用於各種領域之中。此些顯示裝置的核心元件為影像處理元件,其用來處理從顯示裝置接收的來源影像,並提供所需的視覺效果。
舉例而言,在立體顯示技術中,為了達到視差滾動效果,必須在影像處理元件中添加許多額外的特殊電路。對電視系統單晶片(television system on chip,TV SoC)而言,為了實現三維視覺效果的影像處理,通常在影像處理中要分離從電視系統單晶片接收的每一個影像。若電視系統單晶片支援管線化(pipeline,PIP)功能,電視系統單晶片中便存在兩個影像路徑來處理分離的影像,隨後此些分離的影像可在後方電路中合併並顯示於顯示裝置中。在相關技術領域中,分離的影像有相同的參數設定且此些參數設定無法調整。此外,在傳統電視系統單晶片中,提供良好視覺效果的電路架構通常為了實現特殊處理而較為複雜且所費不貲。
因此,如何設計一種影像處理裝置,具有前述功能、低成本且能提供良好的視覺效果,對本領域技術人員而言是一個重要的課題。
本發明提供一種處理來源影像以產生目標影像的方法與裝置,能夠提供良好的視覺效果。
本發明提供一種處理來源影像以產生目標影像的方法。目標影像包括多個目標畫面。所述方法包括以下步驟。將來源影像分離為包括來源影像的第一部份的第一影像,以及包括來源影像的第二部份的第二影像。依據第一設定來處理第一影像以得到多個目標第一畫面。依據第二設定來處理第二影像以得到多個目標第二畫面。將各個目標第一畫面與對應的目標第二畫面合成,以得到所述多個目標畫面。
在本發明的一實施例中,上述的第二設定不同於第一設定。
在本發明的一實施例中,上述的依據第一設定來處理第一影像以得到目標第一畫面的步驟。依據第二設定來處理第二影像以得到目標第二畫面的步驟,是分別以管線化的方式執行。
在本發明的一實施例中,上述的第一設定包括至少一個參數。依據第一設定來處理第一影像以得到目標第一畫面的步驟包括以下步驟。對每一個目標第一畫面,動態地調整第一設定的至少一個參數。依據調整後的第一設定的至少一個參數來處理每一個目標第一畫面。
在本發明的一實施例中,上述每一個目標第一畫面的調整後的第一設定的至少一個參數不相同。
在本發明的一實施例中,上述的第二設定包括所述至少一個參數。依據第二設定來處理第二影像以得到目標第二畫面的步驟包括以下步驟。對每一個目標第二畫面,動態地調整第二設定的所述至少一個參數。依據調整後的第二設定的所述至少一個參數來處理每一個目標第二畫面。
在本發明的一實施例中,上述的每一個目標第二畫面的調整後的第二設定的所述至少一個參數不相同。
在本發明的一實施例中,上述的至少一個參數包括第一參數以及第二參數。各個目標第一畫面的第一設定的第一參數與對應的目標第二畫面的第二設定的第一參數相同。各個目標第一畫面的第一設定的第二參數與對應的目標第二畫面的第二設定的第二參數不相同。
在本發明的一實施例中,上述的處理來源影像以產生目標影像的方法更包括以下步驟。依據來源影像產生影像資訊。來源影像依據影像資訊被分離為第一影像以及第二影像。
在本發明的一實施例中,上述的來源影像包括影像資訊。來源影像依據影像資訊被分離為第一影像以及第二影像。
在本發明的一實施例中,上述的處理來源影像以產生目標影像的方法更包括接收第一類型的來源影像。所得到的目標畫面顯示於第二類型的顯示裝置中。
在本發明的一實施例中,上述的第一影像係來源影像的前景影像,並且第二影像係來源影像的背景影像。
本發明提供一種處理來源影像以產生目標影像的裝置。目標影像包括多個目標畫面。所述裝置包括第一影像處理電路以及第二影像處理電路。第一影像處理電路經配置以將來源影像分離為包括來源影像的第一部份的第一影像,以及包括來源影像的第二部份的第二影像。第二影像處理電路電性連接於第一影像處理電路。第二影像處理電路經配置以依據第一設定來處理第一影像以得到多個目標第一畫面,依據第二設定來處理第二影像以得到多個目標第二畫面,以及將各個目標第一畫面與對應的目標第二畫面合成,以得到所述多個目標畫面。
在本發明的一實施例中,上述的第二設定不同於第一設定。
在本發明的一實施例中,上述的第二影像處理電路包括第一影像處理通道以及第二影像處理通道。第一影像處理通道電性連接於第一影像處理電路。第一影像處理通道經配置以依據第一設定來處理第一影像,以得到多個目標第一畫面。第二影像處理通道電性連接於第一影像處理電路。第二影像處理通道經配置以依據第二設定來處理第二影像,以得到多個目標第二畫面。第一影像通道與第二影像通道分別以管線化的方式操作。
在本發明的一實施例中,第一設定包括至少一個參數。當第二影像處理電路依據第一設定來處理第一影像,以得到目標第一畫面時,第一影像處理通道對每一個目標第一畫面,動態地調整第一設定的至少一個參數,並且依據調整後的第一設定的至少一個參數來處理每一個目標第一畫面。
在本發明的一實施例中,上述每一個目標第一畫面的調整後的第一設定的至少一個參數不相同。
在本發明的一實施例中,上述的第二設定包括所述至少一個參數。當第二影像處理電路依據第二設定來處理第二影像,以得到目標第二畫面時,第二影像處理通道對每一個目標第二畫面,動態地調整第二設定的所述至少一個參數,並且依據調整後的第二設定的所述至少一個參數來處理每一個目標第二畫面。
在本發明的一實施例中,上述每一個目標第二畫面的調整後的第二設定的所述至少一個參數不相同。
在本發明的一實施例中,上述的至少一個參數包括第一參數以及第二參數。各個目標第一畫面的第一設定的第一參數與對應的目標第二畫面的第二設定的第一參數相同。各個目標第一畫面的第一設定的第二參數與對應的目標第二畫面的第二設定的第二參數不相同。
在本發明的一實施例中,上述的第一影像處理電路依據來源影像產生影像資訊,並且依據影像資訊將來源影像分離為第一影像以及第二影像。
在本發明的一實施例中,上述的來源影像包括影像資訊。第一影像處理電路依據影像資訊將來源影像分離為第一影像以及第二影像。
在本發明的一實施例中,上述的第一影像處理電路接收第一類型的來源影像。第二影像處理電路將所得到的目標畫面輸出至第二類型的顯示裝置。所得到的目標畫面顯示於第二類型的顯示裝置中。
在本發明的一實施例中,上述的第一影像處理電路包括處理器電路。處理器電路經配置以將來源影像分離為第一影像以及第二影像,並且將第一影像以及第二影像輸出至第二影像處理電路。
在本發明的一實施例中,上述的第一影像係來源影像的前景影像,並且第二影像係來源影像的背景影像。
本發明提供一種處理來源影像以產生目標影像的方法。目標影像包括多個目標畫面。所述方法包括以下步驟。將來源影像分離為前景影像以及背景影像。依據第一設定來處理前景影像以得到多個目標前景畫面。依據第二設定來處理背景影像以得到多個目標背景畫面。第二設定不同於第一設定。將各個目標前景畫面與對應的目標背景畫面合成,以得到所述多個目標畫面。
基於上述,在本發明實施例中,分別依據第一設定與第二設定來處理第一影像與第二影像,以得到目標第一畫面與目標第二畫面。據此,可提供良好的視覺效果。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
以下提出多個實施例來說明本發明,然而本發明不僅限於所例示的多個實施例。又實施例之間也允許有適當的結合。在本案說明書全文(包括申請專利範圍)中所使用的「耦接」一詞可指任何直接或間接的連接手段。舉例而言,若文中描述第一裝置耦接於第二裝置,則應該被解釋成該第一裝置可以直接連接於該第二裝置,或者該第一裝置可以透過其他裝置或某種連接手段而間接地連接至該第二裝置。此外,「訊號」一詞可指至少一電流、電壓、電荷、溫度、資料、或任何其他一或多個訊號。
圖1繪示本發明一實施例之影像處理裝置的示意圖。請參考圖1,本實施例之影像處理裝置100適用於處理來源影像10以產生目標影像20。在本實施例中,影像處理裝置100包括第一影像處理電路110以及第二影像處理電路120。第二影像處理電路120電性連接於第一影像處理電路110。
具體而言,如圖2所示,本實施例之第一影像處理電路110將來源影像10分離為第一影像11以及第二影像12。圖2繪示本發明一實施例之來源影像與目標影像之間的關係。在本實施例中,第一影像11可包括來源影像10的第一部分,並且第二影像12可包括來源影像10的第二部分。舉例而言,在一實施例中,來源影像10可以是二維或三維影像。第一影像11可為前景影像,其包括來源影像10的前景分割。第二影像可為背景影像,其包括來源影像10的背景分割。然而,本發明並不在此限制來源影像10、第一影像11以及第二影像12的種類。
在一實施例中,第一影像處理電路110例如包括中央處理單元(Central Processing Unit,CPU)、微處理器、數位訊號處理器(Digital Signal Processor,DSP)、可程式化控制器、可程式化邏輯元件(Programmable Logic Device,PLD)、圖形處理單元(Graphics Processing Unit,GPU),或其他類似的元件,或是上述元件的組合,本發明並不特別限制。進一步而言,在一實施例中,繪示於圖1中之第一影像處理電路110可實作為包括多組程式碼的模組。此些程式碼會被儲存於記憶體中,以使得此些程式碼可由處理器或其他類似的元件來執行。此外,在一實施例中,繪示於圖1中之第一影像處理電路110可實作為一或多個電路。本發明並不在此限制第一影像處理電路110是藉由軟體或硬體的方式來實作。
在本實施例中,如圖2所示,第二影像處理電路120依據第一設定來處理第一影像11以得到多個目標第一畫面11_1至11_N,其中N為大於1的正整數。第二影像處理電路120依據第二設定來處理第二影像12以得到多個目標第二畫面12_1至12_N。第二影像處理電路120將各個目標第一畫面11_1至11_N與對應的目標第二畫面12_1至12_N的其中之一合成,以得到多個目標畫面20_1至20_N。舉例而言,第二影像處理電路120將目標第一畫面11_1與目標第二畫面12_1合成以得到目標畫面20_1,並且第二影像處理電路120將目標第一畫面11_2與目標第二畫面12_2合成以得到目標畫面20_2。其他的目標畫面可由類似的方式得到,在此不再重複贅述。在本實施例中,目標影像20包括多個目標畫面20_1至20_N。
在本實施例中,第一設定與第二設定可分別包括一或多個用於影像處理的參數。所述一或多個用於影像處理的參數可應用於影像或畫面中以調整影像內容的特性,諸如影像解析度、影像亮度、影像光譜分佈、影像差異(image discrepancy)、影像關聯性(image relevancy)、影像色彩深度、影像更新率(image refresh rate)、顯示模式或其他類似的特性。在另一實施例中,所述一或多個參數可應用於調整第一影像11以及第二影像12的起始相位(start phase)及/或尺度比例(scale ratio)。在本實施例中,第一設定與第二設定的參數值及/或參數種類不相同,但本發明並不在此限。
在本實施例中,第二影像處理電路120可依序、並行或分別以管線化(pipeline)的方式來處理第一影像11與第二影像12。然而,本發明並不在此限制第一影像11與第二影像12的處理順序。
在一實施例中,第二影像處理電路120例如包括中央處理單元、微處理器、數位訊號處理器、可程式化控制器、可程式化邏輯元件、圖形處理單元,或其他類似的元件,或是上述元件的組合,本發明並不特別限制。進一步而言,在一實施例中,繪示於圖1中之第二影像處理電路120可實作為包括多組程式碼的模組。此些程式碼會被儲存於記憶體中,以使得此些程式碼可由處理器或其他類似的元件來執行。此外,在一實施例中,繪示於圖1中之第二影像處理電路120實作為一或多個電路。本發明並不在此限制第二影像處理電路120是藉由軟體或硬體的方式來實作。
圖3繪示本發明另一實施例之影像處理裝置的示意圖。請參考圖3,本實施例之第一影像處理電路210包括處理器電路212。處理器電路212將來源影像30分離為第一影像31以及第二影像32,然後輸出第一影像31以及第二影像32至第二影像處理電路220。第二影像處理電路220可將第一影像31以及第二影像32儲存至緩衝電路或記憶體電路中。在本實施例中,第一影像31以及第二影像32可分別為來源影像30的前景影像以及背景影像,但本發明並不在此限。
在本實施例中,處理器電路212可對來源影像30執行影像分割操作,以藉由軟體將來源影像30分離為第一影像31以及第二影像32。舉例而言,對二維的來源影像30來說,處理器電路212利用突出物件偵測(salient object detection)演算法來偵測前景影像的物件遮罩。處理器電路212依據物件遮罩以及圖像分割(grabcut)演算法(即,基於圖形切割或類似方法的影像分割方法)來將來源影像30分離為前景影像以及背景影像。對於背景影像,處理器電路212利用修復(inpainting)演算法(即,重建影像與影片遺失或損壞部分的程序)來填滿分割時所造成的空區域。如此一來,便能夠得到來源影像30的前景影像以及背景影像。
在本實施例中,影像分割操作可實作為包括多組程式碼的模組。此些程式碼會儲存在記憶體中,以使得此些程式碼可由處理器電路212來執行。在本實施例中,分割演算法/方法可由相關領域中任何分割演算法/方法的步驟來實作,本發明並不在此特別限制。而前述的步驟與其實施方法,從相關領域的通常知識已可獲致足夠教示、建議與實施說明,在此不再贅述。在本實施例中,處理器電路212例如包括中央處理單元、微處理器、數位訊號處理器、可程式化控制器、可程式化邏輯元件、圖形處理單元,或其他類似的元件,或是上述元件的組合,本發明並不特別限制。
在另一實施例中,對來源影像30執行的影像分割操作可藉由硬體來實作。在此情形下,繪示於圖3中之第一影像處理電路210可實作為相關領域中的一或多個適合的電路。第一影像處理電路210與其實施方法,從相關領域的通常知識已可獲致足夠教示、建議與實施說明,在此不再贅述。
在本實施例中,本實施例之第二影像處理電路220包括第一影像處理通道222_1與第二影像處理通道222_2,以及合併電路224。第一影像處理通道222_1以及第二影像處理通道222_2分別電性連接於第一影像處理電路210。如圖4所示,第一影像處理通道222_1接收第一影像31並且依據第一設定來處理第一影像31以得到多個目標第一畫面31_1至31_N。圖4繪示本發明另一實施例之來源影像與目標影像之間的關係。另一方面,第二影像處理通道222_2接收第二影像32並且依據第二設定來處理第二影像32以得到多個目標第二畫面32_1至32_N。在本實施例中,第一影像處理通道222_1以及第二影像處理通道222_2分別以管線化的方式操作,並且第二設定不同於第一設定。
接著,如圖4所示,合併電路224將各個目標第一畫面31_1至31_N與對應的目標第二畫面32_1至32_N的其中之一合成,以得到多個目標畫面40_1至40_N。目標影像40包括目標畫面40_1至40_N,並且輸出至顯示裝置以供顯示。在本實施例中,繪示於圖3中之合併電路224可實作為相關領域中的任何適合的電路,例如,螢幕顯示(on-screen-display,OSD)混合器或其他類似的電路。合併電路224與其實施方法,從相關領域的通常知識已可獲致足夠教示、建議與實施說明,在此不再贅述。
在一實施例中,顯示裝置包括平板顯示器、曲面顯示器或3D顯示器,包括液晶顯示器、電漿顯示器面板(Plasma Display Panel,PDP)、有機發光二極體顯示器(Organic Light Emitting Display,OLED)、場效發射顯示器(Field Emission Display,FED)、電泳顯示器(Electro-Phoretic Display,EPD)或發光二極體顯示器以及其他類似的顯示器,本發明並不在此限。
在本實施例中,第二影像處理電路220可輸出目標影像40至二維的顯示裝置(未繪示)以供顯示。二維的顯示裝置顯示二維影像。舉例而言,第一影像處理電路210可處理二維的來源影像30,並且第二影像處理電路220可為電視系統單晶片(system on chip,SoC)管線的一部分。在利用不同的第一與第二設定來處理影像後,第二影像處理電路220輸出目標影像40至顯示裝置以供顯示。在本實施例中,二維的顯示裝置可顯示二維的目標影像40,並且表現出三維的特效。然而,本發明並不在此限制來源影像30、目標影像40的格式以及顯示裝置的種類。
以下將說明第一影像處理通道222_1以及第二影像處理通道222_2是如何依據不同的第一與第二設定來分別以管線化的方式操作。
請參考圖3與圖4,本實施例之第一影像處理通道222_1包括以串聯方式耦接的寫入電路310_1、記憶體電路320、讀取電路330_1,以及影像處理電路340_1。具體而言,寫入電路310_1從第一影像處理電路210接收第一影像31,並且將第一影像31寫入至用於儲存資料的記憶體電路320的訊框緩衝器FB中。接著,讀取電路330_1從記憶體電路320讀取第一影像31,並且將所讀取的第一影像31傳送至下一階段的影像處理電路340_1。
在本實施例中,記憶體電路320可例如包括同步動態隨機存取記憶體(synchronous dynamic random-access memory,SDRAM)、雙倍資料率(Double Data Rate)、第二代雙倍資料率(DDR2)、第三代雙倍資料率(DDR3)或其他類似的記憶體。在另一實施例中,記憶體電路320可包括靜態隨機存取記憶體(static random access memory,SRAM)、動態隨機存取記憶體(dynamic random access memory,DRAM)或唯讀記憶體(read-only memory,ROM)。然而,本發明並不限制記憶體電路320的種類。在本實施例中,寫入電路310_1以及讀取電路330_1可視為記憶體控制電路的一部分,用以控制儲存在記憶體電路320中的資料的存取。在一實施例中,記憶體控制電路可更包括記憶體管理電路、主機介面、記憶體介面、緩衝記憶體、電源管理電路以及錯誤檢查與校正電路,或其他適合的電路。繪示於圖3之寫入電路310_1以及讀取電路330_1可實作為相關領域中適合的任何電路。寫入電路310_1、讀取電路330_1與其實施方法,從相關領域的通常知識已可獲致足夠教示、建議與實施說明,在此不再贅述。
在本實施例中,如圖4所示,影像處理電路340_1依據第一設定來處理第一影像31以得到目標第一畫面31_1至31_N。在本實施例中,第一設定可包括轉動參數(pan parameter)、裁剪參數(crop parameter)、尺度比例參數(scale ratio parameter),以及起始相位參數(start phase parameter)的至少其中之一。當影像處理電路340_1依據第一設定來處理第一影像31以得到目標第一畫面31_1至31_N時,影像處理電路340_1對各個目標第一畫面31_1至31_N動態地調整第一設定中的至少一個參數。並且影像處理電路340_1會依據調整後的第一設定中的至少一個參數來處理各個目標第一畫面31_1至31_N。
舉例而言,對於目標第一畫面31_1來說,影像處理電路340_1將初始時間訊框中的尺度比例參數設定為1,並且將起始向位參數設定為0。影像處理電路340_1依據所設定的尺度比例參數以及起始相位參數來對目標第一畫面31_1執行影像處理操作。對於目標第一畫面31_2來說,影像處理電路340_1將下一個時間訊框中的尺度比例參數調整為1.0001,並且將起始相位參數調整為1。影像處理電路340_1依據調整後的尺度比例參數以及起始相位參數來對目標第一畫面31_2執行影像處理操作。對於其他的目標第一畫面來說,影像處理操作與參數調整可依此類推,因此省略不再贅述。如此一來,影像處理電路340_1對各個目標第一畫面31_1至31_N動態地調整第一設定中的尺度比例參數以及起始相位參數。調整後的各個目標第一畫面31_1至31_N的尺度比例參數並不相同,並且調整後的各個目標第一畫面31_1至31_N的起始相位參數也不相同。換句話說,在本實施例中,調整後的各個目標第一畫面31_1至31_N的第一設定中的至少一個參數並不相同。然而,本發明並不在此限制調整後的尺度比例參數與調整後的起始相位參數的變化趨勢以及參數值。如此一來,依據第一設定可以得到目標第一畫面31_1至31_N,並且將其輸出至合併電路224以供影像合併。
在本實施例中,第一影像處理通道222_1類似於第二影像處理通道222_2。當影像處理電路340_2依據第二設定來處理第二影像32以得到目標第二影像32_1至32_N時,影像處理電路340_2會對各個目標第二畫面32_1至32_N動態地調整第二設定中的至少一個參數。影像處理電路340_2會依據調整後的第二設定中的至少一個參數來處理各個目標第二畫面32_1至32_N。
舉例而言,對於目標第二畫面32_1來說,影像處理電路340_2將初始時間訊框中的尺度比例參數設定為1,並且將起始向位參數設定為0。影像處理電路340_2依據所設定的尺度比例參數以及起始相位參數來對目標第二畫面32_1執行影像處理操作。對於目標第二畫面32_2來說,影像處理電路340_2將下一個時間訊框中的尺度比例參數調整為0.9999,並且將起始相位參數調整為1。影像處理電路340_2依據調整後的尺度比例參數以及起始相位參數來對目標第二畫面32_2執行影像處理操作。對於其他的目標第二畫面來說,影像處理操作與參數調整可依此類推,因此省略不再贅述。如此一來,影像處理電路340_2對各個目標第二畫面32_1至32_N動態地調整第二設定中的尺度比例參數以及起始相位參數。調整後的各個目標第二畫面32_1至32_N的尺度比例參數並不相同,並且調整後的各個目標第二畫面32_1至32_N的起始相位參數也不相同。換句話說,在本實施例中,調整後的各個目標第二畫面32_1至32_N的第二設定中的至少一個參數並不相同。然而,本發明並不在此限制調整後的尺度比例參數與調整後的起始相位參數的變化趨勢以及參數值。如此一來,依據第二設定可以得到目標第二畫面32_1至32_N,並且將其輸出至合併電路224以供影像合併。
在本實施例中,各個目標第一畫面31_1至31_N使用的第一設定的起始相位參數與對應的目標第二畫面32_1至32_N的其中之一使用的第二設定的起始相位參數相同。舉例而言,目標第一畫面31_1使用的第一設定的起始相位參數例如為0,相同於目標第二畫面32_1所使用的第二設定的起始相位參數。目標第一畫面31_2使用的第一設定的起始相位參數例如為1,相同於目標第二畫面32_2所使用的第二設定的起始相位參數。其他目標第一畫面使用的第一設定的起始相位參數與其他目標第二畫面所使用的第二設定的起始相位參數之間的關係可依此類推,因此省略不再贅述。
此外,各個目標第一畫面31_2至31_N使用的第一設定的尺度比例參數與對應的目標第二畫面32_2至32_N的其中之一使用的第二設定的尺度比例參數並不相同。舉例而言,目標第一畫面31_2使用的第一設定的尺度比例參數,例如1.0001,不同於目標第二畫面32_2使用的第二設定的尺度比例參數,例如0.9999。其他目標第一畫面使用的第一設定的尺度比例參數與其他目標第二畫面所使用的第二設定的尺度比例參數之間的關係可依此類推,因此省略不再贅述。
在本實施例中,影像處理電路340_1與340_2例如分別包括中央處理單元、微處理器、數位訊號處理器、可程式化控制器、可程式化邏輯元件、圖形處理單元,或其他類似的元件,或是上述元件的組合,本發明並不特別限制。進一步而言,在一實施例中,繪示於圖3中之影像處理電路340_1與340_2可分別實作為包括多組程式碼的模組。此些程式碼會被儲存於記憶體中,以使得此些程式碼可由處理器或其他類似的元件來執行。此外,在一實施例中,繪示於圖3中之影像處理電路340_1與340_2實作為一或多個電路或縮放電路(scaler circuit)。本發明並不在此限制影像處理電路340_1與340_2是藉由軟體或硬體的方式來實作。
圖5繪示本發明另一實施例之影像處理裝置的示意圖。請參考圖3與圖5,本實施例之影像處理裝置400類似繪示於圖3中之影像處理裝置200。主要的差異在於,例如,第一影像處理電路410依據來源影像50來產生影像資訊,並且依據此影像資訊來將來源影像50分離為第一影像51以及第二影像52。
具體而言,第一影像處理電路410包括接收電路414、估算電路416,以及處理器電路412。在本實施例中,第一影像處理電路410可處理三維的來源影像50。三維的來源影像50包括左眼影像以及右眼影像。接收電路414接收包括左眼影像與右眼影像的來源影像50,並且將左眼影像與右眼影像傳送至估算電路416以及處理器電路412以分別供資訊估算以及影像分割。在本實施例中,估算電路416對左眼影像與右眼影像執行資訊估算操作已產生影像資訊,例如,三維影像的深度資訊。處理器電路412依據深度資訊來將來源影像50分離為第一影像51以及第二影像52。在本實施例中,處理器電路412可依據深度資訊,將左眼影像與右眼影像中的每一者分離為第一影像51以及第二影像52。舉例而言,處理器電路412可先依據深度資訊,將左眼影像分離為一對第一影像51與第二影像52,然後再依據深度資訊,將右眼影像分離為另一對第一影像51與第二影像52,反之亦可。
在本實施例中,藉由深度資訊的影像分割操作可實作為包括多組程式碼的模組。此些程式碼會儲存在記憶體中,以使得此些程式碼可由處理器電路412來執行。在本實施例中,分割演算法/方法可由相關領域中任何分割演算法/方法的步驟來實作,本發明並不在此特別限制。而前述的步驟與其實施方法,從相關領域的通常知識已可獲致足夠教示、建議與實施說明,在此不再重複贅述。
在另一實施例中,藉由深度資訊對包括左眼影像與右眼影像的來源影像50執行的影像分割操作可以硬體來實作。在此情形下,繪示於圖4中之影像處理電路412可實作為相關領域中的一或多個適合的電路。影像處理電路412與其實施方法,從相關領域的通常知識已可獲致足夠教示、建議與實施說明,在此不再重複贅述。
在另一實施例中,繪示於圖5中之估算電路416可實作為包括多組程式碼的模組。此些程式碼會儲存在記憶體中,以使得此些程式碼可由處理器,例如處理器電路412或其他類似元件,來執行。此外,在一實施例中,繪示於圖5中之估算電路416可實作為相關領域中的一或多個適當的電路。而估算電路416與其實施方法,從相關領域的通常知識已可獲致足夠教示、建議與實施說明,在此不再重複贅述。本發明並不在此限制估算電路416是藉由軟體或硬體的方式來實作。
在本實施例中,第二影像處理電路420接收第一影像51與第二影像52。第二影像處理電路420依據第一設定來處理第一影像51以得到多個目標第一畫面,並且依據第二設定來處理第二影像52以得到多個目標第二畫面。第二影像處理電路420將各個目標第一畫面與對應的目標第二畫面的其中之一合成,以得到多個目標畫面,並輸出目標影像60。目標影像60包括多個目標畫面。
此外,本發明實施例中所述之第二影像處理電路420的操作可由圖1至圖4的實施說明中充分教示、建議並據以實施,因此不再贅述。
在本實施例中,第二影像處理電路420輸出目標影像60至二維的顯示裝置(未繪示)以供顯示。第一影像處理電路410處理三維的來源影像50,且第二影像處理電路420可為電視系統單晶片管線的一部份。在利用不同的第一與第二設定來處理影像後,第二影像處理電路420輸出目標影像60至顯示裝置以供顯示。在本實施例中,二維的顯示裝置可顯示三維的目標影像60,並且表現出三維的特效。換言之,第一影像處理電路410接收第一類型的來源影像50。第二影像處理電路420輸出所得到的目標畫面至第二類型的顯示裝置,並且在第二類型的顯示裝置上顯示所得到的目標畫面。
圖6繪示本發明另一實施例之影像處理裝置的示意圖。請參考圖5與圖6,本實施例之影像處理裝置500類似圖5所繪示之影像處理裝置400。主要的差異在於,例如,來源影像70包括諸如深度資訊的影像資訊,並且第一影像處理電路510依據影像資訊來將來源影像70分離為第一影像71以及第二影像72。
具體而言,第一影像處理電路510包括接收電路514以及處理器電路512。在本實施例中,第一影像處理電路510可處理三維的來源影像70。三維的來源影像70包括三維影像及其深度資訊。接收電路514接收來源影像70並傳送來源影像70至處理器電路512以供影像分割。在本實施例中,處理器電路512依據深度資訊來將來源影像70分離為第一影像71以及第二影像72。
此外,本發明實施例中所述之影像處理裝置500的操作可由圖1至圖5的實施說明中充分教示、建議並據以實施,因此不再贅述。
在一實施例中,接收電路414與514可實作為相關領域中的一或多個適當的電路。接收電路414與514與其實施方法,從相關領域的通常知識已可獲致足夠教示、建議與實施說明,在此不再贅述。
圖7繪示本發明一實施例之處理來源影像以產生目標影像的方法的步驟流程圖。請參照圖1、圖2與圖7,本實施例之處理來源影像以產生目標影像的方法至少適用於圖1所繪示之影像處理裝置100,但本發明不在此限。以圖1的影像處理裝置100為例,在步驟S700中,影像處理裝置100將來源影像10分離為包括來源影像10的第一部份的第一影像11,以及包括來源影像10的第二部份的第二影像12。在一實施例中,來源影像10為二維影像或三維影像。在一實施例中,第一影像11為來源影像10的前景影像,並且第二影像12為來源影像10的背景影像。
在步驟S710中,影像處理裝置100依據第一設定來處理第一影像11以得到多個目標第一畫面11_1至11_N。在步驟S720中,影像處理裝置100依據第二設定來處理第二影像12以得到多個目標第二畫面12_1至12_N,在一實施例中第一設定不同於第二設定。必須說明的是,在進行處理來源影像以產生目標影像的方法時,不用依序執行步驟S710與步驟S720,此些步驟可同時以管線化的方式來執行或不同時執行。
在步驟S730中,影像處理裝置100將各個目標第一畫面11_1至11_N與對應的目標第二畫面12_1至12_N的其中之一合成,以得到多個目標畫面20_1至20_N。在本實施例中,目標影像20包括多個目標畫面20_1至20_N。在本實施例中,目標影像20被輸出至二維的顯示裝置以供顯示,但本發明並不在此限。
此外,本發明實施例中所述之處理來源影像以產生目標影像的方法可由圖1至圖6的實施說明中充分教示、建議並據以實施,因此不再贅述。
綜上所述,在本發明實施例中,分別依據第一設定與第二設定來處理第一影像與第二影像,以得到目標第一畫面與目標第二畫面,其中第一設定與第二設定不相同,並且分別對每一個目標第一畫面與目標第二畫面,動態地調整第一設定與第二設定的參數。如此一來,可得到良好的視覺效果。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
100、200、400、500‧‧‧影像處理裝置
10、30、50、70‧‧‧來源影像
20、40、60、80‧‧‧目標影像
110‧‧‧第一影像處理電路
120‧‧‧第二影像處理電路
11、31、51、71‧‧‧第一影像
12、32、52、72‧‧‧第二影像
11_1~11_N、31_1~31_N‧‧‧目標第一畫面
12_1~12_N、32_1~32_N‧‧‧目標第二畫面
20_1~20_N、40_1~40_N‧‧‧目標畫面
210、410、510‧‧‧第一影像處理電路
220、420、520‧‧‧第二影像處理電路
222_1‧‧‧第一影像處理通道
222_2‧‧‧第二影像處理通道
212、412、512‧‧‧處理器電路
224‧‧‧合併電路
310_1、310_2‧‧‧寫入電路
320‧‧‧記憶體電路
330_1、330_2‧‧‧讀取電路
340_1、340_2‧‧‧影像處理電路
414、514‧‧‧接收電路
416‧‧‧估算電路
FB‧‧‧訊框緩衝器
S700、S710、S720、S730‧‧‧處理來源影像以產生目標影像的方法的步驟
10、30、50、70‧‧‧來源影像
20、40、60、80‧‧‧目標影像
110‧‧‧第一影像處理電路
120‧‧‧第二影像處理電路
11、31、51、71‧‧‧第一影像
12、32、52、72‧‧‧第二影像
11_1~11_N、31_1~31_N‧‧‧目標第一畫面
12_1~12_N、32_1~32_N‧‧‧目標第二畫面
20_1~20_N、40_1~40_N‧‧‧目標畫面
210、410、510‧‧‧第一影像處理電路
220、420、520‧‧‧第二影像處理電路
222_1‧‧‧第一影像處理通道
222_2‧‧‧第二影像處理通道
212、412、512‧‧‧處理器電路
224‧‧‧合併電路
310_1、310_2‧‧‧寫入電路
320‧‧‧記憶體電路
330_1、330_2‧‧‧讀取電路
340_1、340_2‧‧‧影像處理電路
414、514‧‧‧接收電路
416‧‧‧估算電路
FB‧‧‧訊框緩衝器
S700、S710、S720、S730‧‧‧處理來源影像以產生目標影像的方法的步驟
圖1繪示本發明一實施例之影像處理裝置的示意圖。 圖2繪示本發明一實施例之來源影像與目標影像之間的關係。 圖3繪示本發明另一實施例之影像處理裝置的示意圖。 圖4繪示本發明另一實施例之來源影像與目標影像之間的關係。 圖5繪示本發明另一實施例之影像處理裝置的示意圖。 圖6繪示本發明另一實施例之影像處理裝置的示意圖。 圖7繪示本發明一實施例之處理來源影像以產生目標影像的步驟流程圖。
S700、S710、S720、S730‧‧‧處理來源影像以產生目標影像的方法的步驟
Claims (26)
- 一種處理來源影像以產生目標影像的方法,其中該目標影像包括多個目標畫面,所述方法包括: 將該來源影像分離為第一影像以及第二影像,其中該第一影像包括該來源影像的第一部分,並且該第二影像包括該來源影像的第二部份; 依據第一設定來處理該第一影像以得到多個目標第一畫面; 依據第二設定來處理該第二影像以得到多個目標第二畫面;以及 將各該目標第一畫面與對應的該些目標第二畫面的其中之一合成,以得到該些目標畫面。
- 如申請專利範圍第1項所述的處理該來源影像以產生該目標影像的方法,其中該第二設定不同於該第一設定。
- 如申請專利範圍第1項所述的處理該來源影像以產生該目標影像的方法,其中依據該第一設定來處理該第一影像以得到該些目標第一畫面的步驟,以及依據該第二設定來處理該第二影像以得到該些目標第二畫面的步驟,分別以管線化的方式執行。
- 如申請專利範圍第1項所述的處理該來源影像以產生該目標影像的方法,其中該第一設定包括至少一參數,並且依據該第一設定來處理該第一影像以得到該些目標第一畫面的步驟包括: 對每一該些目標第一畫面,動態地調整該第一設定的該至少一參數;以及 依據調整後的該第一設定的該至少一參數來處理每一該些目標第一畫面。
- 如申請專利範圍第4項所述的處理該來源影像以產生該目標影像的方法,其中每一該些目標第一畫面的調整後的該第一設定的該至少一參數不相同。
- 如申請專利範圍第4項所述的處理該來源影像以產生該目標影像的方法,其中該第二設定包括該至少一參數,並且依據該第二設定來處理該第二影像以得到該些目標第二畫面的步驟包括: 對每一該些目標第二畫面,動態地調整該第二設定的該至少一參數;以及 依據調整後的該第二設定的該至少一參數來處理每一該些目標第二畫面。
- 如申請專利範圍第6項所述的處理該來源影像以產生該目標影像的方法,其中每一該些目標第二畫面的調整後的該第二設定的該至少一參數不相同。
- 如申請專利範圍第6項所述的處理該來源影像以產生該目標影像的方法,其中該至少一參數包括第一參數以及第二參數,各該目標第一畫面的該第一設定的該第一參數與對應的該目標第二畫面的該第二設定的該第一參數相同,並且各該目標第一畫面的該第一設定的該第二參數與對應的該目標第二畫面的該第二設定的該第二參數不相同。
- 如申請專利範圍第1項所述的處理該來源影像以產生該目標影像的方法,更包括: 依據該來源影像產生影像資訊,其中該來源影像依據該影像資訊被分離為該第一影像以及該第二影像。
- 如申請專利範圍第1項所述的處理該來源影像以產生該目標影像的方法,其中該來源影像包括影像資訊,並且該來源影像依據該影像資訊被分離為該第一影像以及該第二影像。
- 如申請專利範圍第1項所述的處理該來源影像以產生該目標影像的方法,更包括接收第一類型的該來源影像,其中所得到的該些目標畫面顯示於第二類型的顯示裝置中。
- 如申請專利範圍第1項所述的處理該來源影像以產生該目標影像的方法,其中該第一影像係該來源影像的前景影像,並且該第二影像係該來源影像的背景影像。
- 一種處理來源影像以得到目標影像的裝置,其中該目標影像包括多個目標畫面,且所述裝置包括: 第一影像處理電路,經配置以將該來源影像分離為第一影像以及第二影像,其中該第一影像包括該來源影像的第一部分,並且該第二影像包括該來源影像的第二部份;以及 第二影像處理電路,電性連接於該第一影像處理電路,並且經配置以依據第一設定來處理該第一影像以得到多個目標第一畫面,依據第二設定來處理該第二影像以得到多個目標第二畫面,以及將各該目標第一畫面與對應的該些目標第二畫面的其中之一合成,以得到該些目標畫面。
- 如申請專利範圍第13項所述的處理該來源影像以產生該目標影像的裝置,其中該第二設定不同於該第一設定。
- 如申請專利範圍第13項所述的處理該來源影像以產生該目標影像的裝置,其中該第二影像處理電路包括: 第一影像處理通道,電性連接於該第一影像處理電路,並且經配置以依據該第一設定來處理該第一影像,以得到該些目標第一畫面;以及 第二影像處理通道,電性連接於該第一影像處理電路,並且經配置以依據該第二設定來處理該第二影像,以得到該些目標第二畫面, 其中該第一影像處理通道以及該第二影像處理通道分別以管線化的方式操作。
- 如申請專利範圍第13項所述的處理該來源影像以產生該目標影像的裝置,其中該第一設定包括至少一參數,並且當該第二影像處理電路依據該第一設定來處理該第一影像,以得到該些目標第一畫面時,該第一影像處理通道對每一該些目標第一畫面,動態地調整該第一設定的該至少一參數,並且依據調整後的該第一設定的該至少一參數來處理每一該些目標第一畫面。
- 如申請專利範圍第16項所述的處理該來源影像以產生該目標影像的裝置,其中每一該些目標第一畫面的調整後的該第一設定的該至少一參數不相同。
- 如申請專利範圍第16項所述的處理該來源影像以產生該目標影像的裝置,其中該第二設定包括該至少一參數,並且當該第二影像處理電路依據該第二設定來處理該第二影像,以得到該些目標第二畫面時,該第二影像處理通道對每一該些目標第二畫面,動態地調整該第二設定的該至少一參數,並且依據調整後的該第二設定的該至少一參數來處理每一該些目標第二畫面。
- 如申請專利範圍第18項所述的處理該來源影像以產生該目標影像的裝置,其中每一該些目標第二畫面的調整後的該第二設定的該至少一參數不相同。
- 如申請專利範圍第18項所述的處理該來源影像以產生該目標影像的裝置,其中該至少一參數包括第一參數以及第二參數,各該目標第一畫面的該第一設定的該第一參數與對應的該目標第二畫面的該第二設定的該第一參數相同,並且各該目標第一畫面的該第一設定的該第二參數與對應的該目標第二畫面的該第二設定的該第二參數不相同。
- 如申請專利範圍第13項所述的處理該來源影像以產生該目標影像的裝置,其中該第一影像處理電路依據該來源影像產生影像資訊,並且依據該影像資訊將該來源影像分離為該第一影像以及該第二影像。
- 如申請專利範圍第13項所述的處理該來源影像以產生該目標影像的裝置,其中該來源影像包括影像資訊,並且該第一影像處理電路依據該影像資訊將該來源影像分離為該第一影像以及該第二影像。
- 如申請專利範圍第13項所述的處理該來源影像以產生該目標影像的裝置,其中該第一影像處理電路接收第一類型的該來源影像,該第二影像處理電路將所得到的該些目標畫面輸出至第二類型的顯示裝置,並且所得到的該些目標畫面顯示於該第二類型的該顯示裝置中。
- 如申請專利範圍第13項所述的處理該來源影像以產生該目標影像的裝置,其中該第一影像處理電路包括: 處理器電路,經配置以將該來源影像分離為該第一影像以及該第二影像,並且輸出該第一影像以及該第二影像至該第二影像處理電路。
- 如申請專利範圍第13項所述的處理該來源影像以產生該目標影像的裝置,其中該第一影像係該來源影像的前景影像,並且該第二影像係該來源影像的背景影像。
- 一種處理來源影像以產生目標影像的方法,其中該目標影像包括多個目標畫面,且所述方法包括: 將該來源影像分離為前景影像以及背景影像; 依據第一設定來處理該前景影像,以得到多個目標前景畫面; 依據第二設定來處理該背景影像,以得到多個目標背景畫面,其中該第二設定不同於該第一設定;以及 將各該目標前景畫面與對應的該些目標背景畫面的其中之一合成,以得到該些目標畫面。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201562242318P | 2015-10-16 | 2015-10-16 | |
US15/191,514 US10021363B2 (en) | 2015-10-16 | 2016-06-23 | Method and apparatus for processing source image to generate target image |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201715469A true TW201715469A (zh) | 2017-05-01 |
TWI592898B TWI592898B (zh) | 2017-07-21 |
Family
ID=58524507
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW105122557A TWI592898B (zh) | 2015-10-16 | 2016-07-18 | 處理來源影像以產生目標影像的方法及裝置 |
Country Status (3)
Country | Link |
---|---|
US (2) | US10021363B2 (zh) |
CN (2) | CN109640014B (zh) |
TW (1) | TWI592898B (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111083345B (zh) * | 2018-10-18 | 2021-03-23 | 昆山纬绩资通有限公司 | 独照生成装置和方法及其非易失性计算机可读媒体 |
RU2710659C1 (ru) * | 2019-02-20 | 2019-12-30 | Самсунг Электроникс Ко., Лтд. | Совместная неконтролируемая сегментация объектов и подрисовка |
WO2020168515A1 (zh) * | 2019-02-21 | 2020-08-27 | 深圳市大疆创新科技有限公司 | 一种图像处理方法、装置、图像拍摄和处理系统及载体 |
CN111093026B (zh) * | 2019-12-30 | 2022-05-06 | 维沃移动通信(杭州)有限公司 | 视频处理方法、电子设备及计算机可读存储介质 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
AU2710201A (en) * | 2000-01-24 | 2001-07-31 | Matsushita Electric Industrial Co., Ltd. | Image composting apparatus, recording medium and program |
US6965379B2 (en) | 2001-05-08 | 2005-11-15 | Koninklijke Philips Electronics N.V. | N-view synthesis from monocular video of certain broadcast and stored mass media content |
JP4729812B2 (ja) | 2001-06-27 | 2011-07-20 | ソニー株式会社 | 画像処理装置および方法、記録媒体、並びにプログラム |
JP2003058885A (ja) | 2001-08-20 | 2003-02-28 | Minolta Co Ltd | 対応点探索方法および装置並びにコンピュータプログラム |
US7742046B2 (en) | 2005-08-31 | 2010-06-22 | Kabushiki Kaisha Toshiba | Method, device, and program for producing elemental image array for three-dimensional image display |
TW200743393A (en) | 2006-05-04 | 2007-11-16 | Univ Nat Chiao Tung | Method of real-time hierarchical background reconstruction and foreground detection |
TWI391876B (zh) | 2009-02-16 | 2013-04-01 | Inst Information Industry | 利用多重模組混合圖形切割之前景偵測方法、系統以及電腦程式產品 |
US9161019B2 (en) * | 2012-09-10 | 2015-10-13 | Aemass, Inc. | Multi-dimensional data capture of an environment using plural devices |
JP2015195526A (ja) * | 2014-03-31 | 2015-11-05 | ソニー株式会社 | 画像処理装置、および画像処理方法 |
-
2016
- 2016-06-23 US US15/191,514 patent/US10021363B2/en active Active
- 2016-07-18 TW TW105122557A patent/TWI592898B/zh active
- 2016-08-08 CN CN201910113750.2A patent/CN109640014B/zh active Active
- 2016-08-08 CN CN201610642635.0A patent/CN106604011B/zh active Active
-
2018
- 2018-06-12 US US16/005,711 patent/US10158839B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
TWI592898B (zh) | 2017-07-21 |
US20180295339A1 (en) | 2018-10-11 |
CN106604011A (zh) | 2017-04-26 |
CN106604011B (zh) | 2019-03-15 |
US10021363B2 (en) | 2018-07-10 |
CN109640014A (zh) | 2019-04-16 |
US20170111629A1 (en) | 2017-04-20 |
CN109640014B (zh) | 2021-06-01 |
US10158839B2 (en) | 2018-12-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI592898B (zh) | 處理來源影像以產生目標影像的方法及裝置 | |
US20160156898A1 (en) | Parallel scaling engine for multi-view 3DTV display and method thereof | |
US10237539B2 (en) | 3D display apparatus and control method thereof | |
KR20140022764A (ko) | 동시 디스플레이를 위한 상이한 차원의 비디오 데이터 스트림들의 결합 | |
US20140022240A1 (en) | Image data scaling method and image display apparatus | |
US10142607B2 (en) | Single display pipe multi-view frame composer method and apparatus | |
US20110157307A1 (en) | Image Processing Device, Image Processing Method, and Program | |
US9167225B2 (en) | Information processing apparatus, program, and information processing method | |
CN104065944B (zh) | 一种超高清三维转换装置及三维显示系统 | |
US11223817B2 (en) | Dual stereoscopic image display apparatus and method | |
TWI607408B (zh) | 影像處理方法與影像處理裝置 | |
TWI698834B (zh) | 用於圖形處理之方法及裝置 | |
US11202028B2 (en) | Display device configuring multi display system and control method thereof | |
US11792352B2 (en) | Camera view synthesis on head-mounted display for virtual reality and augmented reality | |
US10063834B2 (en) | Method and apparatus for providing video enhancements for display images | |
US20150215602A1 (en) | Method for ajdusting stereo image and image processing device using the same | |
JP2014126774A (ja) | 画像処理装置、画像表示装置、および画像処理方法 | |
EP2843948B1 (en) | Method and device for generating stereoscopic video pair | |
CN111492400A (zh) | 图像处理设备、图像处理方法和计算机可读记录介质 | |
TWI711312B (zh) | 色彩校正方法與電子裝置 | |
US20110157162A1 (en) | Image processing device, image processing method, and program | |
Smit et al. | Non-uniform crosstalk reduction for dynamic scenes | |
Yi et al. | Real-time depth extraction and viewpoint interpolation on FPGA | |
US20180160125A1 (en) | Stereoscopic image stream processor and stereoscopic image stream processing method | |
US20150181204A1 (en) | Image processing apparatus, image processing method, and image display device |