TW201417580A - 電腦系統及控制一電腦系統之方法 - Google Patents

電腦系統及控制一電腦系統之方法 Download PDF

Info

Publication number
TW201417580A
TW201417580A TW102125698A TW102125698A TW201417580A TW 201417580 A TW201417580 A TW 201417580A TW 102125698 A TW102125698 A TW 102125698A TW 102125698 A TW102125698 A TW 102125698A TW 201417580 A TW201417580 A TW 201417580A
Authority
TW
Taiwan
Prior art keywords
frequency
circuit
computer system
application
operating
Prior art date
Application number
TW102125698A
Other languages
English (en)
Other versions
TWI573466B (zh
Inventor
John Alexander Wilson
Original Assignee
Razer Asia Pacific Pte Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Razer Asia Pacific Pte Ltd filed Critical Razer Asia Pacific Pte Ltd
Publication of TW201417580A publication Critical patent/TW201417580A/zh
Application granted granted Critical
Publication of TWI573466B publication Critical patent/TWI573466B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/324Power saving characterised by the action undertaken by lowering clock frequency
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3265Power saving in display device
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0127Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level by changing the field or frame frequency of the incoming video signal, e.g. frame rate converter
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/363Graphics controllers
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Power Sources (AREA)
  • User Interface Of Digital Computer (AREA)

Abstract

根據本發明之各種實施例,可提供一種電腦系統。該電腦系統可包含:一電路,用以以複數運作頻率運作;一圖形輸出部,用以輸出用於顯示之影像資料;一速率決定器,用以決定該圖形輸出部之一訊框率;以及一頻率設定器,用以基於該所決定之訊框率設定該電路之一運作頻率。

Description

電腦系統及控制一電腦系統之方法
本發明之各種實施例概言之係關於電腦系統及控制一電腦系統之方法。
電腦系統可能具有有限之能量供應效能。因此,可能期望保持盡可能低的能量消耗。
根據各種實施例,可提供一種電腦系統。該電腦系統可包含:一電路,用以以複數運作頻率運作;一圖形輸出部,用以輸出用於顯示之影像資料;一速率決定器,用以決定該圖形輸出部之一訊框率(frame rate);以及一頻率設定器,用以基於該所決定之訊框率設定該電路之一運作頻率。
根據各種實施例,可提供一種電腦系統。該電腦系統可包含:一電路,用以以複數運作頻率運作;一儲存器,用以儲存用於一預定應用之一預定頻率值;以及一頻率設定器,用以在由該電腦系統執行該預定應用時設定該預定頻率作為該電路之一運作頻率。
根據各種實施例,可提供一種電腦系統。該電腦系統可包含:一處理器,用以以複數運作頻率運作;一電源,用以提供電力至該處理器;一電力量測電路,用以量測由該電源提供之該電力;以及一頻率設定器,用以基於該所量測之電力而設定該處理器之一運作頻率。
根據各種實施例,可提供一種用於控制一電腦系統之方法。該方法可包含:控制一電路,該電路用以以複數運作頻率運作;控制一圖形輸出部,該圖形輸出部用以輸出用於顯示之 影像資料;決定該圖形輸出部之一訊框率;以及基於該所決定之訊框率設定該電路之一運作頻率。
根據各種實施例,可提供一種用於控制一電腦系統之方法。該方法可包含:控制一電路,該電路用以以複數運作頻率運作;儲存用於一預定應用之一預定頻率值;以及在由該電腦系統執行該預定應用時,設定該預定頻率作為該電路之一運作頻率。
根據各種實施例,可提供一種用於控制一電腦系統之方法。該方法可包含:控制一處理器,該處理器用以以複數運作頻率運作;控制一電源,該電源用以提供電力至該處理器;量測由該電源所提供之該電力;以及基於該所量測之電力設定該處理器之一運作頻率。
100‧‧‧電腦系統
102‧‧‧電路
104‧‧‧圖形輸出部
106‧‧‧速率決定器
108‧‧‧頻率設定器
110‧‧‧連接
200‧‧‧電腦系統
202‧‧‧程式結束決定器
204‧‧‧連接
300‧‧‧電腦系統
302‧‧‧電路
304‧‧‧儲存器
306‧‧‧頻率設定器
308‧‧‧連接
400‧‧‧電腦系統
402‧‧‧程式結束系統
404‧‧‧連接
500‧‧‧電腦系統
502‧‧‧處理器
504‧‧‧電源
506‧‧‧電力量測電路
508‧‧‧頻率設定器
510‧‧‧連接
600‧‧‧電腦系統
602‧‧‧程式結束決定器
604‧‧‧連接
在圖式中,在所有不同視圖中相同之參考符號一般指代相同之部件。該等圖式未必按比例繪製,而是一般著重於例示本發明之原理。為清晰起見,可任意擴大或縮小各種特徵或元件之尺寸。在以下說明中,將參照以下圖式來說明本發明之各種實施例,圖式中:第1圖顯示根據一實施例之一種電腦系統;第2圖顯示根據一實施例之一種電腦系統;第3圖顯示根據一實施例之一種電腦系統;第4圖顯示根據一實施例之一種電腦系統;第5圖顯示根據一實施例之一種電腦系統;第6圖顯示根據一實施例之一種電腦系統;第7圖顯示根據一實施例之一種用於控制一電腦系統之方法之一流程圖;第8圖顯示根據一實施例之一種用於控制一電腦系統之方法之一流程圖;以及第9圖顯示根據一實施例之一種用於控制一電腦系統之方法之一流程圖。
以下將參考附圖進行詳細說明,該等附圖以例示之方式顯示可用以實踐本發明之具體細節及實施例。將足夠詳細地說明此等實施例,以使熟習此項技術者能夠實踐本發明。可使用其他實施例,且可在不背離本發明之範圍之條件下作出結構及邏輯上之改變。各種實施例未必相互排斥,乃因一些實施例可與一或多個其他實施例相組合而形成新的實施例。
為使本發明可易於理解並實際達成,現在將藉由舉例而非限制方式參考圖式來說明特定實施例。
電腦系統可包含一記憶體,該記憶體例如係用於由該電腦系統執行之處理。實施例中所使用之一記憶體可係為一揮發性記憶體,例如一動態隨機存取記憶體(Dynamic Random Access Memory;DRAM),或者係為一非揮發性記憶體,例如一可程式化唯讀記憶體(Programmable Read Only Memory;PROM)、一可擦除可程式化唯讀記憶體(Erasable PROM;EPROM)、一電可擦除可程式化唯讀記憶體(Electrically Erasable PROM;EEPROM)、或一快閃記憶體(例如一浮動閘極記憶體(floating gate memory))、一電荷俘獲記憶體、一磁阻式隨機存取記憶體(Magnetoresistive Random Access Memory;MRAM)或一相變隨機存取記憶體(Phase Change Random Access Memory;PCRAM)。
在一實施例中,一「電路」可理解為任一種邏輯執行實體,其可為專用電路或一處理器,該處理器用於執行儲存於一記憶體、韌體、或其任意組合中之軟體。因此,在一實施例中,一「電路」可係為一硬接線邏輯電路或一可程式化邏輯電路,例如一可程式化處理器,譬如為一微處理器(例如一複雜指令集電腦(Complex Instruction Set Computer;CISC)處理器或一精簡指令集電腦(Reduced Instruction Set Computer;RISC)處理器)。一「電路」亦可係為一用於執行軟體之處理器,該軟體例如係為任一種電腦程式,例如一使用一虛擬機程式碼(例如Java)之電腦程式。下文中所將更詳細闡述的各個功能之任何其他種類之實作 方式亦可根據一替代實施例而被理解為一「電路」。應理解,本文中被闡述為具有不同名稱之電路(例如「電路A」及「電路B」)者亦可設置於如上所述之一個實體電路中。
應理解,本文中被稱為一「電腦系統」者可係為一桌上型電腦或一筆記型電腦或一遊戲電腦(如一視訊遊戲機)或任何其他種類的個人電腦或電腦裝置。
針對裝置提供各種實施例,並針對方法提供各種實施例。應理解,裝置之基本性質亦適用於方法,反之亦然。因此,為簡潔起見,將省略對此種性質之重複說明。
應理解,本文針對一特定裝置所述之任一性質亦可適用於本文所述之任一種裝置。應理解,本文針對一特定方法所述之任一性質亦可適用於本文所述之任一種方法。此外,應理解,對於本文所述之任一種裝置或方法,未必必須於所述裝置或方法中包含所有所述組件或步驟,而是亦可包含僅某些(而非全部)組件或步驟。
常用之膝上型電腦可具有一電池,該電池可具有一端視所用技術而定之最大放電率。一鋰離子聚合物電池可具有1.5C(其中C係為該電池之容量)之一最大連續放電率。
因此,一具有60Wh容量(C)之一鋰離子電池之電腦可具有90W(1.5C)之一最大連續放電。
僅當電腦的中央處理單元(central processing unit;CPU)、圖形處理單元(graphics processing unit;GPU)及其他組件上具有一大的負荷時方可發生此種高電流消耗。此在其中GPU可被密集使用且CPU支援所有非圖形功能之遊戲及圖形應用中可更為常見。
為防止電池被破壞,可期望將電流保持在此最大值以下。習知之電腦可量測此種電流(直接量測或經由與智慧型電池組之通訊進行量測),且若在一短時間段內量測到高於該最大值之一值,則其可經由嵌式控制器(Embedded Controller;EC)減小圖形處理單元(GPU)時鐘頻率,以降低功耗。
此種時鐘速度之減小會致使電腦之圖形處理效能急劇下降。若電腦當前正在運行一圖形密集型應用程式(例如一視訊遊戲),則每秒之訊框數(frames per second;fps)可端視所實施之時鐘速度減小而顯著下降(例如自大於30fps降至7-10fps)。在當今市場上的許多產品中可存在此種限制。
根據各種實施例,GPU可保持處於全功率,而可在別處降低功耗。
應理解,儘管一運作頻率減小之電路被闡述為一CPU或一GPU,然而一電路並非僅限於一CPU或一GPU,而是可為一電腦系統之任何其他裝置或子裝置,例如一微處理器或一微控制器。
第1圖顯示根據一實施例之一種電腦系統100。電腦系統100可包含一電路102,電路102用以以複數運作頻率運作。電腦系統100可更包含一圖形輸出部104,圖形輸出部104用以輸出用於顯示之影像資料。電腦系統100可更包含一速率決定器106,速率決定器106用以決定圖形輸出部104之一訊框率。電腦系統100可更包含一頻率設定器108,頻率設定器108用以基於所決定之訊框率設定電路102之一運作頻率。電路102、圖形輸出部104、速率決定器106、及頻率設定器108可經由一連接110(或複數單獨的連接)相連接,連接110例如為一電性連接或一光學連接,例如為任一種纜線或匯流排。
根據各種實施例,電路102可包含或可係為一處理器或可被包含於一處理器中。
根據各種實施例,該處理器可包含或可係為一中央處理單元或可被包含於一中央處理單元中。
根據各種實施例,電路102可包含或可係為一圖形處理器或可被包含於一圖形處理器中。
根據各種實施例,該圖形處理器可包含或可係為一圖形處理單元或可被包含於一圖形處理單元中。
根據各種實施例,圖形輸出部104可係為一圖形卡 之輸出部。
根據各種實施例,該圖形卡可包含圖形處理器。
根據各種實施例,頻率設定器108可更用以在所決定之訊框率低於一預定第一臨限值時增大電路102之運作頻率。
根據各種實施例,頻率設定器108可更用以在所決定之訊框率高於一預定第二臨限值時減小電路102之運作頻率。
根據各種實施例,該第一臨限值可低於該第二臨限值。
根據各種實施例,頻率設定器108可更用以基於電腦系統100所執行之一應用來設定電路102之一運作頻率。
第2圖顯示根據一實施例之一種電腦系統200。類似於第1圖所示之電腦系統100,電腦系統200可包含一用以以複數運作頻率運作之電路102。類似於第1圖所示之電腦系統100,電腦系統200可更包含一圖形輸出部104,以用以輸出用於顯示之影像資料。類似於第1圖所示之電腦系統100,電腦系統200可更包含一速率決定器106,以用以決定圖形輸出部104之一訊框率。類似於第1圖所示之電腦系統100,電腦系統200可更包含一頻率設定器108,以用以基於所決定之訊框率設定電路102之一運作頻率。電腦系統200可更包含一程式結束決定器(program close determiner)202,以下將更詳細地闡述之。電路102、圖形輸出部104、速率決定器106、頻率設定器108、及程式結束決定器202可經由一連接204(或複數單獨的連接)相連接,連接204例如為一電性連接或一光學連接,例如為任一種纜線或匯流排。
根據各種實施例,程式結束決定器202可用以根據電腦系統200當前所執行之程式決定一欲結束之程式。
根據各種實施例,程式結束決定器202可更用以決定欲結束之程式,俾所決定之訊框率滿足一預定訊框率標準。
根據各種實施例,程式結束決定器202可更用以決定欲結束之程式,俾運作頻率滿足一預定頻率標準。
第3圖顯示根據一實施例之一電腦系統300。電腦系 統300可包含一電路302,電路302用以以複數運作頻率運作。電腦系統300可更包含一儲存器304,存儲器304用以儲存用於一預定應用之一預定頻率值。電腦系統300可更包含一頻率設定器306,頻率設定器306用以在由電腦系統執行預定應用時設定預定頻率作為電路302之一運作頻率。電路302、儲存器304、及頻率設定器306可經由一連接308(或複數單獨的連接)相連接,連接308例如為一電性連接或一光學連接,例如為任一種纜線或匯流排。
根據各種實施例,電路302可包含或可係為一處理器或可被包含於一處理器中。
根據各種實施例,該處理器可包含或可係為一中央處理單元或可被包含於一中央處理單元中。
根據各種實施例,電路302可包含或可係為一圖形處理器或可被包含於一圖形處理器中。
根據各種實施例,圖形處理器可包含或可係為一圖形處理單元,或可被包含於一圖形處理單元中。
根據各種實施例,圖形輸出部可係為一圖形卡之輸出部。
根據各種實施例,該圖形卡可包含圖形處理器。
第4圖顯示根據一實施例之一種電腦系統400。類似於第3圖所示之電腦系統300,電腦系統400可包含一用以以複數運作頻率運作之電路302。類似於第3圖所示之電腦系統300,電腦系統400可更包含一儲存器304,以用以儲存用於一預定應用之一預定頻率值。類似於第3圖所示之電腦系統300,電腦系統400可更包含一頻率設定器306,以用以在由電腦系統執行預定應用時設定預定頻率作為電路302之一運作頻率。電腦系統400可更包含一程式結束決定器402,以下將更詳細地闡述之。電路302、儲存器304、頻率設定器306、及程式結束決定器402可經由一連接404(或複數單獨的連接)相連接,連接404例如為一電性連接或一光學連接,例如為任一種纜線或匯流排。
根據各種實施例,程式結束決定器402可用以根據電腦系統400當前所執行之程式決定一欲結束之程式。
根據各種實施例,程式結束決定器402可更用以決定欲結束之程式,俾運作頻率滿足一預定頻率標準。
根據各種實施例,儲存器304可更用以為複數應用其中之每一者儲存一應用專用頻率值。
根據各種實施例,頻率設定器306可更用以在執行不止一個應用時設定基於該不止一個應用之不止一個應用專用頻率值之一頻率作為電路302之一運作頻率。
根據各種實施例,頻率設定器306可更用以在執行不止一個應用時設定該不止一個應用之不止一個應用專用頻率值之一總和作為電路302之一運作頻率。
根據各種實施例,頻率設定器306可更用以在執行不止一個應用時設定該不止一個應用之不止一個應用專用頻率值之一最大值作為電路302之一運作頻率。
第5圖顯示根據一實施例之一種電腦系統500。電腦系統500可包含一處理器502,處理器502用以以複數運作頻率運作。電腦系統500可更包含一電源504,電源504用以提供電力至處理器502。電腦系統500可更包含一電力量測電路506,電力量測電路506用以量測由電源504提供之電力。電腦系統500可更包含一頻率設定器508,頻率設定器508用以基於所量測之電力而設定處理器之一運作頻率。處理器502、電源504、電力量測電路506、及頻率設定器508可經由一連接510(或複數單獨的連接)相連接,連接510例如為一電性連接或一光學連接,例如為任一種纜線或匯流排。
根據各種實施例,處理器502可包含或可係為一中央處理單元或可包含於一中央處理單元中。
根據各種實施例,頻率設定器508可更用以基於由電腦系統500所執行之一應用而設定電路之一運作頻率。
第6圖顯示根據一實施例之一電腦系統600。類似於第5圖所示之電腦系統500,電腦系統600可包含一用以以複數運 作頻率運作之處理器502。類似於第5圖所示之電腦系統500,電腦系統600可更包含一用以提供電力至處理器502之電源504。類似於第5圖所示之電腦系統500,電腦系統600可更包含一電力量測電路506,以用以量測由電源504所提供之電力。類似於第5圖所示之電腦系統500,電腦系統600可更包含一頻率設定器508,以用以基於所量測之電力而設定處理器之一運作頻率。電腦系統600可更包含一程式結束決定器602。處理器502、電源504、電力量測電路506、頻率設定器508、及程式結束決定器602可經由一連接604(或複數單獨的連接)相連接,連接604例如為一電性連接或一光學連接,例如為任一種纜線或匯流排。
根據各種實施例,程式結束決定器602可用以根據電腦系統600當前所執行之程式決定一欲結束之程式。
根據各種實施例,程式結束決定器602可更用以決定欲結束之程式,俾所量測之電力滿足一預定電力標準。
根據各種實施例,程式結束決定器602可更用以決定欲結束之程式,俾運作頻率滿足一預定頻率標準。
第7圖顯示根據一實施例之一種用於控制一電腦系統之方法一流程圖700。在702中,可控制一用以以複數運作頻率運作之電路。在704中,可控制一用以輸出用於顯示之影像資料之圖形輸出部。在706中,可決定圖形輸出部之一訊框率。在708中,可基於所決定之訊框率設定電路之一運作頻率。
根據各種實施例,該電路可包含或可係為一處理器或可被包含於一處理器中。
根據各種實施例,該處理器可包含或可係為一中央處理單元或可被包含於一中央處理單元中。
根據各種實施例,該電路可包含或可係為一圖形處理器或可被包含於一圖形處理器中。
根據各種實施例,該圖形處理器可包含或可係為一圖形處理單元或可被包含於一圖形處理單元中。
根據各種實施例,該圖形輸出部可係為一圖形卡之 輸出部。
根據各種實施例,該圖形卡可包含圖形處理器。
根據各種實施例,若所決定之訊框率低於一預定第一臨限值,則可增大電路之運作頻率。
根據各種實施例,若所決定之訊框率高於一預定第二臨限值,則可減小電路之運作頻率。
根據各種實施例,該第一臨限值可低於該第二臨限值。
根據各種實施例,可基於由電腦系統所執行之一應用而設定電路之一運作頻率。
根據各種實施例,可根據電腦系統當前所執行之程式決定一欲結束之程式。
根據各種實施例,可決定欲結束之程式,俾所決定之訊框率滿足一預定訊框率標準。
根據各種實施例,可決定欲結束之程式,俾運作頻率滿足一預定頻率標準。
第8圖顯示根據一實施例之一種用於控制一電腦系統之方法之一流程圖800。在802中,可控制一用以以複數運作頻率運作之電路。在804中,可為一預定應用儲存一預定頻率值。在806中,可在電腦系統執行預定應用時設定預定頻率作為電路之一運作頻率。
根據各種實施例,該電路可包含或可係為一處理器或可被包含於一處理器中。
根據各種實施例,該處理器可包含或可係為一中央處理單元或可被包含於一中央處理單元中。
根據各種實施例,該電路可包含或可係為一圖形處理器或可被包含於一圖形處理器中。
根據各種實施例,該圖形處理器可包含或可係為一圖形處理單元或可被包含於一圖形處理單元中。
根據各種實施例,該圖形輸出部可係為一圖形卡之 輸出部。
根據各種實施例,該圖形卡可包含圖形處理器。
根據各種實施例,可根據電腦系統當前所執行之程式決定一欲結束之程式。
根據各種實施例,可決定欲結束之程式,俾運作頻率滿足一預定頻率標準。
根據各種實施例,可為複數應用其中之每一者儲存一應用專用頻率值。
根據各種實施例,若執行不止一個應用,則可設定基於該不止一個應用之不止一個應用專用頻率值之一頻率作為該電路之一運作頻率。
根據各種實施例,若執行不止一個應用,則可設定該不止一個應用之不止一個應用專用頻率值之一總和作為該電路之一運作頻率。
根據各種實施例,若執行不止一個應用,則可設定該不止一個應用之不止一個應用專用頻率值之一最大值作為該電路之一運作頻率。
第9圖顯示根據一實施例之一種用於控制一電腦系統之方法之一流程圖900。在902中,可控制一用以以複數運作頻率運作之處理器。在904中,可控制一用以提供電力至處理器之電源。在906中,可量測由該電源所提供之電力。在908中,可基於所量測之電力設定處理器之一運作頻率。
根據各種實施例,該處理器可包含或可係為一中央處理單元或可被包含於一中央處理單元中。
根據各種實施例,可基於由電腦系統所執行之一應用而設定電路之一運作頻率。
根據各種實施例,可根據電腦系統當前所執行之程式決定一欲結束之程式。
根據各種實施例,可決定欲結束之程式,俾所量測之電力滿足一預定電力標準。
根據各種實施例,可決定欲結束之程式,俾運作頻率滿足一預定頻率標準。
根據各種實施例,可提供用於使一電腦在運行一應用程式時降低電腦之功耗同時維持效能之裝置及方法。
根據各種實施例,可在一特定應用中保持系統之全部效能,此可防止其他功能(例如無線區域網路(wireless local area network;WLAN,例如WIFI)卡)被禁用、視訊顯示器變暗、以及使用者所將注意到的其他組件之功能以其他方式被關閉或減弱。
當運行一圖形密集型遊戲時,CPU上之負荷一般可不處於一最大值,且最大容許運作頻率之限定可不對遊戲設置(gameplay)或每秒之訊框數造成影響。此可端視遊戲而定,且可能需要一種可決定最佳CPU時鐘頻率以避免影響使用者體驗之保守方法(其可仍容許一相當高之時鐘速度)或選擇性方法。
根據各種實施例,一保守方法可為:將CPU頻率限定於能夠防止CPU之最大功率超過一設定點之一水準,並仍維持一低於電池最大放電率之恆定放電率,該設定點容許GPU及其他系統組件暢通地運作。此可為使用者提供類似於系統被供以交流(alternating current;AC)電(此時可不對電池施加電力限制)時之一遊戲體驗。
此種「保守」控制機制可由嵌式控制器執行。首先,藉由以EC經由系統管理匯流排(System Management Bus;SMBus)讀取智慧型電池組資料來量測電池電流,抑或藉由在一低阻抗感測電阻器兩端使用一類比-數位轉換器(analog to digital converter;ADC),系統可判斷是否期望降低功耗。接著,EC可經由進階配置與電力介面(Advanced Configuration and Power Interface;ACPI)發送一指令至CPU,藉此告知CPU將最大運作頻率減小至一以實驗方式預先確定之值。
在使用一更具選擇性之方法時,可對使用者更加有益。此種有益效果可係為系統功耗之降低,藉此使電池壽命更長, 且使用者遊戲時間更長。此種選擇性方法可能夠智慧地減小CPU之最大時鐘頻率,俾使用者體驗及FPS可不會受到影響。
此種值可取決於應用,且可能有某些遊戲可容忍一極低之CPU頻寬且可不對遊戲設置造成影響。根據各種實施例,可提供以下所述二「選擇性」方法至少其中之一。
第一「選擇性」方法可涉及在作業系統(Operating System;OS)之應用層運行一程式並追蹤哪些遊戲過程正在運行或哪些遊戲可執行檔(executables)已啟動。基於一庫(library)或允許清單(whitelist),該應用可隨後通知EC該CPU之最佳最大運作頻率,或者可以其他方式直接自行減小最大頻率。
第二「選擇性」方法可涉及以實驗方式減小CPU頻率並量測定量之使用者體驗量度(例如每秒之訊框數)。在減小CPU頻率之後,若探測到一顯著之FPS減小,則可移除或升高CPU最大值。用於減小CPU頻率之機制可與第一選擇性方法中之機制相同,即藉由通知EC而減小或直接減小CPU最大頻率。
儘管已參照具體實施例具體地顯示並說明瞭本發明,然而熟習此項技術者應理解,在不背離由隨附申請專利範圍所界定之本發明之精神及範圍之條件下,可對本發明作出形式及細節上之各種改變。因此,本發明之範圍係由隨附申請專利範圍表示,且因此旨在包括處於申請專利範圍之等效內容之意義及範圍內之所有變化。
100‧‧‧電腦系統
102‧‧‧電路
104‧‧‧圖形輸出部
106‧‧‧速率決定器
108‧‧‧頻率設定器
110‧‧‧連接

Claims (20)

  1. 一種電腦系統,包含:一電路,用以以複數運作頻率運作;一圖形輸出部,用以輸出用於顯示之影像資料;一速率決定器,用以決定該圖形輸出部之一訊框率(frame rate);以及一頻率設定器,用以基於該所決定之訊框率設定該電路之一運作頻率。
  2. 如請求項1所述之電腦系統,其中該頻率設定器更用以在該所決定之訊框率低於一預定第一臨限值時增大該電路之該運作頻率。
  3. 如請求項1所述之電腦系統,其中該頻率設定器更用以在該所決定之訊框率高於一預定第二臨限值時減小該電路之該運作頻率。
  4. 如請求項2所述之電腦系統,其中該頻率設定器更用以在該所決定之訊框率高於一預定第二臨限值時減小該電路之該運作頻率;以及其中該第一臨限值低於該第二臨限值。
  5. 一種電腦系統,包含:一電路,用以以複數運作頻率運作;一儲存器,用以儲存用於一預定應用之一預定頻率值;以及一頻率設定器,用以在由該電腦系統執行該預定應用時 設定該預定頻率作為該電路之一運作頻率。
  6. 如請求項5所述之電腦系統,其中該儲存器更用以為複數應用其中之每一者儲存一應用專用頻率值。
  7. 如請求項6所述之電腦系統,其中該頻率設定器更用以在執行不止一個應用時設定基於該不止一個應用之不止一個應用專用頻率值之一頻率作為該電路之一運作頻率。
  8. 如請求項6所述之電腦系統,其中該頻率設定器更用以在執行不止一個應用時設定該不止一個應用之不止一個應用專用頻率值之一總和作為該電路之一運作頻率。
  9. 如請求項6所述之電腦系統,其中該頻率設定器更用以在執行不止一個應用時設定該不止一個應用之不止一個應用專用頻率值之一最大值作為該電路之一運作頻率。
  10. 一種電腦系統,包含:一處理器,用以以複數運作頻率運作;一電源,用以提供電力至該處理器;一電力量測電路,用以量測由該電源提供之該電力;以及一頻率設定器,用以基於該所量測之電力而設定該處理器之一運作頻率。
  11. 一種用於控制一電腦系統之方法,該方法包含:控制一電路,該電路用以以複數運作頻率運作;控制一圖形輸出部,該圖形輸出部用以輸出用於顯示之影像資料;決定該圖形輸出部之一訊框率;以及基於該所決定之訊框率設定該電路之一運作頻率。
  12. 如請求項11所述之方法,更包含:在該所決定之訊框率低於一預定第一臨限值時,增大該電路之該運作頻率。
  13. 如請求項11所述之方法,更包含:在該所決定之訊框率高於一預定第二臨限值時,減小該電路之該運作頻率。
  14. 如請求項12所述之方法,更包含:在該所決定之訊框率高於一預定第二臨限值時,減小該電路之該運作頻率;以及其中該第一臨限值低於該第二臨限值。
  15. 一種用於控制一電腦系統之方法,該方法包含:控制一電路,該電路用以以複數運作頻率運作;儲存用於一預定應用之一預定頻率值;以及在由該電腦系統執行該預定應用時,設定該預定頻率作為該電路之一運作頻率。
  16. 如請求項15所述之方法,更包含:為複數應用其中之每一者儲存一應用專用頻率值。
  17. 如請求項16所述之方法,其中若執行不止一個應用,則設定基於該不止一個應用之不止一個應用專用頻率值之一頻率作為該電路之一運作頻率。
  18. 如請求項16所述之方法,其中若執行不止一個應用,則設定該不止一個應用之不止一個應用專用頻率值之一總和作為該電路之一運作頻率。
  19. 如請求項16所述之方法,其中若執行不止一個應用,則設定該不止一個應用之不止一個應用專用頻率值之一最大值作為該電路之一運作頻率。
  20. 一種用於控制一電腦系統之方法,該方法包含:控制一處理器,該處理器用以以複數運作頻率運作;控制一電源,該電源用以提供電力至該處理器;量測由該電源所提供之該電力;以及基於該所量測之電力設定該處理器之一運作頻率。
TW102125698A 2012-10-16 2013-07-18 電腦系統及控制一電腦系統之方法 TWI573466B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/US2012/060325 WO2014062157A1 (en) 2012-10-16 2012-10-16 Computing systems and methods for controlling a computing system

Publications (2)

Publication Number Publication Date
TW201417580A true TW201417580A (zh) 2014-05-01
TWI573466B TWI573466B (zh) 2017-03-01

Family

ID=50488585

Family Applications (1)

Application Number Title Priority Date Filing Date
TW102125698A TWI573466B (zh) 2012-10-16 2013-07-18 電腦系統及控制一電腦系統之方法

Country Status (7)

Country Link
US (2) US9454943B2 (zh)
EP (1) EP2909696A4 (zh)
CN (1) CN104854535A (zh)
AU (1) AU2012392518B2 (zh)
SG (1) SG11201502927XA (zh)
TW (1) TWI573466B (zh)
WO (1) WO2014062157A1 (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2786224B1 (en) * 2011-11-30 2020-05-06 Intel Corporation Reducing power for 3d workloads
CN105446462B (zh) * 2014-06-27 2020-12-18 联想(北京)有限公司 一种显示方法、装置、电路及电子设备
CN105302280A (zh) * 2015-11-24 2016-02-03 上海斐讯数据通信技术有限公司 一种功耗优化系统及方法
US10877547B2 (en) 2016-11-18 2020-12-29 Ati Technologies Ulc Application profiling for power-performance management
CN110687997B (zh) * 2019-09-06 2021-06-11 苏州浪潮智能科技有限公司 一种动态调整fpga的功耗的方法及装置

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5991883A (en) * 1996-06-03 1999-11-23 Compaq Computer Corporation Power conservation method for a portable computer with LCD display
US6298448B1 (en) * 1998-12-21 2001-10-02 Siemens Information And Communication Networks, Inc. Apparatus and method for automatic CPU speed control based on application-specific criteria
JP2002099432A (ja) * 2000-09-22 2002-04-05 Sony Corp 演算処理システム及び演算処理制御方法、タスク管理システム及びタスク管理方法、並びに記憶媒体
US20060174303A1 (en) * 2003-04-15 2006-08-03 Kanazawa University Technology Licensing Organization Ltd. Moving picture encoding or decoding processing system and mobin g picture encoding or decoding processing method
US7698575B2 (en) * 2004-03-30 2010-04-13 Intel Corporation Managing power consumption by requesting an adjustment to an operating point of a processor
US20060103643A1 (en) * 2004-09-27 2006-05-18 Mithran Mathew Measuring and modeling power consumption in displays
US7692642B2 (en) * 2004-12-30 2010-04-06 Intel Corporation Method and apparatus for controlling display refresh
US7161329B2 (en) * 2005-04-20 2007-01-09 Mcloughlin John E Generator controlling system
US7730336B2 (en) 2006-05-30 2010-06-01 Ati Technologies Ulc Device having multiple graphics subsystems and reduced power consumption mode, software and methods
US20080088464A1 (en) * 2006-09-29 2008-04-17 Gutierrez Francisco M Power System Architecture for Fluid Flow Measurement Systems
US7898535B2 (en) * 2006-10-31 2011-03-01 Dell Products, Lp System and method for providing dynamic refresh rates for displays
US8249819B1 (en) * 2006-12-19 2012-08-21 Nvidia Corporation Virtual binning
WO2008100640A1 (en) * 2007-02-16 2008-08-21 Marvell World Trade Lte. Methods and systems for improving low resolution and low frame rate video
US8077242B2 (en) * 2007-09-17 2011-12-13 Qualcomm Incorporated Clock management of bus during viewfinder mode in digital camera device
US8334857B1 (en) * 2007-12-14 2012-12-18 Nvidia Corporation Method and system for dynamically controlling a display refresh rate
US8760574B2 (en) * 2008-04-30 2014-06-24 Broadcom Corporation Image processing methods and systems for frame rate conversion
US8199158B2 (en) * 2008-06-11 2012-06-12 Intel Corporation Performance allocation method and apparatus
US8706652B2 (en) 2009-06-09 2014-04-22 Northwestern University System and method for controlling power consumption in a computer system based on user satisfaction
US9047084B2 (en) * 2009-09-22 2015-06-02 Microsoft Technology Licensing, Llc Power management of a mobile communications device
US8872812B2 (en) 2009-11-12 2014-10-28 Marvell World Trade Ltd. Power saving in mobile devices by optimizing frame rate output
WO2011060442A2 (en) * 2009-11-16 2011-05-19 Citrix Systems, Inc. Methods and systems for selective implementation of progressive display techniques
US8224993B1 (en) * 2009-12-07 2012-07-17 Amazon Technologies, Inc. Managing power consumption in a data center
CN102213967A (zh) * 2010-04-12 2011-10-12 辉达公司 具有电压调节功能的gpu芯片及其制作方法
US8296783B1 (en) * 2010-05-28 2012-10-23 Adobe Systems Incorporated Media player instance managed resource reduction
US20120159219A1 (en) * 2010-12-20 2012-06-21 Lilly Huang Vr power mode interface
US8631256B2 (en) * 2010-12-22 2014-01-14 Via Technologies, Inc. Distributed management of a shared power source to a multi-core microprocessor
US8924752B1 (en) * 2011-04-20 2014-12-30 Apple Inc. Power management for a graphics processing unit or other circuit
EP2740120A4 (en) * 2011-08-05 2015-03-11 Fox Sports Productions Inc SELECTIVE CAPTURE AND PRESENTATION OF PARTS OF NATIVE IMAGES

Also Published As

Publication number Publication date
TWI573466B (zh) 2017-03-01
US20160363983A1 (en) 2016-12-15
EP2909696A4 (en) 2017-02-22
US10466764B2 (en) 2019-11-05
WO2014062157A1 (en) 2014-04-24
CN104854535A (zh) 2015-08-19
AU2012392518A1 (en) 2015-05-07
US20150228244A1 (en) 2015-08-13
SG11201502927XA (en) 2015-05-28
AU2012392518B2 (en) 2016-04-21
US9454943B2 (en) 2016-09-27
EP2909696A1 (en) 2015-08-26

Similar Documents

Publication Publication Date Title
US10061380B2 (en) Report updated threshold level based on parameter
TWI573466B (zh) 電腦系統及控制一電腦系統之方法
CN104380257B (zh) 在处理器核之间调度任务
JP6328568B2 (ja) 熱アウェアデバイスブーティングのためのシステムおよび方法
US9542267B2 (en) Enhanced recovery mechanisms
EP3213202B1 (en) Thermal mitigation of multi-core processor
JP6162262B2 (ja) 最適な電力レベルを予測するために熱抵抗値を使用したポータブルコンピューティングデバイスにおける熱管理のためのシステムおよび方法
KR102005765B1 (ko) 시스템-온 칩과, 이의 동작 방법
WO2015038478A1 (en) Dynamic clock regulation
US20180314309A1 (en) Smart usb power management
US10175995B1 (en) Device hibernation control
US10747287B2 (en) Backup power supply based configuration data application
US10268486B1 (en) Expedited resume process from hibernation
JP5179454B2 (ja) コンピュータおよび電源装置
US20150039925A1 (en) Computing device and method for adjusting an operating status of a computing device
CN112579005B (zh) 降低ssd平均功耗的方法、装置、计算机设备及存储介质
CN110554763A (zh) 一种信息处理方法以及电子设备
US20180026451A1 (en) Thermal management for concurrent workload execution and fast charging
CN108776540A (zh) 计算系统及用于控制计算系统的方法
TW201814430A (zh) 電子裝置以及電源管理方法
TW201237615A (en) Method, apparatus and system to save processor state for efficient transition between processor power states
JP2014146142A (ja) 回転式のディスクを備える記憶装置のパワー・ステートを制御する方法および携帯式コンピュータ
CN117811150A (zh) 一种电池快速充电方法及电子设备、存储介质
JP2016535328A (ja) システムの初期化前のデバイスの構成