TW201218599A - Charge pump with low noise and high output current and voltage - Google Patents

Charge pump with low noise and high output current and voltage Download PDF

Info

Publication number
TW201218599A
TW201218599A TW099142622A TW99142622A TW201218599A TW 201218599 A TW201218599 A TW 201218599A TW 099142622 A TW099142622 A TW 099142622A TW 99142622 A TW99142622 A TW 99142622A TW 201218599 A TW201218599 A TW 201218599A
Authority
TW
Taiwan
Prior art keywords
signal
coupled
circuit
delay circuit
phase clock
Prior art date
Application number
TW099142622A
Other languages
English (en)
Other versions
TWI427906B (zh
Inventor
Meng-Fan Chang
Shin-Jang Shen
wan-ying Lu
Original Assignee
Nat Univ Tsing Hua
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nat Univ Tsing Hua filed Critical Nat Univ Tsing Hua
Publication of TW201218599A publication Critical patent/TW201218599A/zh
Application granted granted Critical
Publication of TWI427906B publication Critical patent/TWI427906B/zh

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/06Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider
    • H02M3/07Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Manipulation Of Pulses (AREA)
  • Dc-Dc Converters (AREA)
  • Semiconductor Integrated Circuits (AREA)

Description

201218599 六、發明說明: 【發明所屬之技術領域】 本發明係關於一種電子幫浦,特別係一種具有低雜訊 高輸出電流及電壓之電子幫浦。 【先前技術】 隨著科技日新月異的發展,低供應電壓越來越受重 視。晶載式(on-chip)電壓產生器或倍增器可用於具有單一 電源之積體電路(1C)中,藉以提供比電源更高之電壓。一 般而言,為了要維持IC的正常運作,電壓越高越好,而上 述用以實現提高電壓之裝置則稱為電子幫浦(charge pump)。電子幫浦可用以產生高於電源電壓之正電壓或低 於電源電壓之負電壓,其可廣泛利於記憶體相關領域,-如用於DRAM的回授偏壓(back bias)、非揮發性記憶體之 寫入及抹除(如一次可程式唯讀記憶體(〇ne\ime Programmable read on丨y mem〇ry,〇τρ)、電可除程式化唯 =體(EEPRQM)、快閃記憶體等等。以快閃記憶體的堆 广gate)為例,正向高電壓可藉由通道熱電子編程 (咖)或FN通道法(F〇wler-N()rdheim如職㈣)將電 控制閘極驅動至縣、、拿f f丨t · 宫入Μ ( ng gate) ’以上所述為資料 相同的原理亦可應用於資料抹除,當控制 巧極接負Μ且源極接至—個正高壓時,懸 電子二 =間極中拉至源極,進而完成抹除的動作: 子居浦為-種直流轉直流並提升電壓之電璧轉換 201218599 .器,其中每一增益級係由複數MOS電晶體及電容所構成。 電谷式電子幫浦可廣泛應用於晶片上,其可驅動電荷以產 ^生比供應電壓更高之正電壓或更低之負電壓。且由於此電 路結構無須使用任何磁性元件,故可有效降低製造成本。 目前業界所廣泛使用的電子幫浦為迪克森電子幫浦 (Dickson’s charge pump),其係以迪克森(Dicks〇n)二極體連 接NMOS結構為原型,利用切換電容電路 (switched-capacitor circuit)單向傳輸電荷,但此類型的電 鲁子幫4易文限於臨界電壓(vth)之大小,進而減少傳遞的電 荷量。當每一增益級中高電壓路徑(high v〇hage path,HV path)之電壓增加時,施以高壓之NM〇s會受到本體效應 (body effect)的影響而導致臨界電壓的增加。因此,當此電 子幫浦的增益級越多時’越高級數的電壓增益卻會減少, 使得輸出電壓無法線性增加,因此迪克森電子幫浦的效率 遠低於理想值。為了克服迪克森電子幫浦的缺點,一種新 籲的電子幫浦因應而生,又稱為NPCM,其係利用電荷傳遞 開關(charge transfer switch,CTS)以解決由源極至汲極所 產生電壓降之問題。而NCP_2藉由控制本體偏壓(b〇dy bias),讓本體電位隨著汲極及源極較高者變動,可有效增 加效率。而NCP-3於最後一級前配置一高壓時脈產生器, 以在最後一級提供高電壓。然而’會增加臨界電壓的 本體效應仍然無法避免。 為了解決臨界電壓所造成的問題’可利用四相時脈訊 號架構提升電力電晶體(power transistor, Mp)之閘極電壓 201218599 ,使其高於高電壓路經(HV path)之電壓,藉以增加 電壓增益AV,進而減少因為臨界電壓所造成電 損耗。 然而,對於週期性時脈分佈網路而纟,如Θ嵌式記憶 體及電子幫浦電路’數位時脈訊號會同時切換。而時脈驅 動器由低位準切換至高位準時,會製造直流的短路電流, 並消耗大量電力。《,由於電流變化率(di/dt)、電感 (inductance,L)及電壓降所結合的影響,在電源線上,越高 的電流峰值越容易導致t壓起伏(vQltage 。在 電源線及接地線上的電壓起伏則稱為接地跳動(Ground Bounce,GB)、電流變化雜訊n〇ise)、或同步切換雜訊 (simultaneous switching noise)。-般而言,最嚴重的接地 跳動係發生在高電壓產生器,如用於内嵌式非揮發記憶體 幫浦其中上述内嵌式非揮發記憶體可例如利用週 期性時脈相位控制的快閃記憶體、一次可程式唯讀記憶體 (〇PT)、電可除程式化唯讀記憶體(EEPROM)等等。在現有 技術中,具有自身時脈(self-clock)產生器之晶載式電子幫 浦電路可提供比供應電屋更高之輸出電壓及負載電流,然 :其效率最高僅有6〇%。因此,電子幫浦電路之電源消耗 遠比其他電路來的大,且在供應電源中佔有一定的比例。 此外,四相式電子幫浦電路使用複雜的時序控制架構,且 由於時序之週期非常敏感,故會受限於其操作頻率。 此在四相時脈訊號的架構_,仍存在一也問題以 待克服。 一 201218599 【發明内容】 本發明係關於一種電子暂法4士 雜訊及高ΦΓ_ 电子幫浦,特別係關於一種具有低 雜π及间輸出電壓電流之電子幫浦。 為克服上述問題,本發 出電麗電流之電子幫浦系;^具=雜訊及高輸 用以產&一穿 已3.一四相時脈產生器, 產生 第—訊號群組,1白人八 第一訊號、—第二鮮、一笛二3;7別具有不同相位之一 延遲φ技,虫 Α 苐二矾號及一第四訊號;複數 ’ 1域合至上述四相時脈產生II,其中每- 上述延遲電路係輕合 遲電路,用以延:: 母一上述延遲電路之前-延 :電路用:延遲由上述前一延遲電路接收之一訊號群 、,且’第一電子幫浦電路,耦人5卜.+、 4 士 祸σ至上述四相時脈產生器及 ;述複數延遲電路;及一輸出終端,輕合至上述第-電子 幫浦電路;其中,上诚筮__ 4 % _ _ 这第5fl號之焉位準與上述第三訊號 之=位準之兩區段重疊,以產生—第—重疊時間及一第二 重疊時間’且上述第一重叠時間不等於上述第二重疊時間。 另-方面,本發明亦揭露一種用於具有低雜訊及高輸 出電壓電流之電子幫浦之四相時脈系統’包含:一四相時 脈產生器’用以產生-第一訊號群組,其包含分別具有不 同相位之一第一訊號、一篦-印妹 _ u 弟一δίι唬、一第三訊號及一第四 訊號;以及複數延遲電路,麵合至上述四相時脈產生器, 其中上述複數延遲電路係以串聯方式連結,以產生複數訊 號群組。 又-方面,本發明更揭露-種用於具有低雜訊及高輸 出電壓電流之電子幫浦之四相時脈產生器,包含:一供應 201218599 電源;一震盪器,耦合至上述供應電源;一相位產生器, 搞合至上述震盪器;一第一延遲電路及一第一反相器,耦 合至上述相位產生器;一第二延遲電路及一第二反相器, 耦合至上述第一延遲電路;一第三延遲電路及一第三反相 器’编合至上述第二延遲電路;一第四反相器,耦合至上 述第二延遲電路;一第一邏輯閘電路,耦合至上述第二反 相器及上述第三反相器,以產生一第一訊號;一第二邏輯 閘電路,耦合至上述時脈產生器及上述第三延遲電路,以 產生一第二訊號;一第三邏輯閘電路,耦合至上述第一延 遲電路及上述第二延遲電路,以產生一第三訊號;及一第 :邏輯閘電路’耦合至上述第一反相器及上述第四反相 器’以產生一第四訊號。 /本發明之一優點在於可降低電流峰值(peak current), 其係由於延遲電路之使用’進而可降低由電流峰值所造成 的接地跳動(GB)及同步切換雜訊(SSN)之問題。
^發明之另—優點在於可提升操作頻率,其係由於第 -重宜時間的減少’進而減少每一相位之寬度。 本么月之又一優點在於可提升輸出電流及電壓,苴係 由於本發明利用兩個電 '、’、 時脈訊號。 +幫/以路心錯延遲之相位 【實施方式】 此類敘述係 以限制本發 施例以外, 本發明將以較佳實施例及觀點加以敘^ 解釋本發明之結構及步驟,僅用以說明而,丨 明之申請專利範圍。因此,除說明書中之⑹ 201218599 本發明亦可廣泛實行於其他實施例中。 本發明係關於一種具有低雜訊及高輸出電壓電流之電 子幫浦,其可應用於内嵌式非揮發記憶體。 請參閱圖一所示,圖一顯示本發明之較佳實施例,其 揭路電子幫浦系統,其中包含一四相時脈產生器1 〇,用 以產生一第一訊號群組,其中此第一訊號群組包含分別具 有不同相位之第一訊號φ1、第二訊號φ2、第三訊號φ3、 及第四訊號φ4。第一延遲電路2〇係耦合至該四相時脈產 生10以將第一訊號群組延遲一預設的延遲時間,進而產 生一第二訊號群組,其包含第五訊號ψ5、第六訊號㈣、 第七訊號φ7、及第八訊號φ8。第二延遲電路21係耦合至 第一延遲電路20以將第二訊號群組延遲一預設之延遲時 間,進而產生一第三訊號群組,其包含第九訊號φ9、第十 。孔號φ 10、第十一机號φ 11及第十二訊號9】2。同理,第 一 L遲電路22係耗合至第二延遲電路21 ,藉以將第三訊 鲁唬群組延遲成為一第四訊號群組,其包含第十三訊號 φ13、第十四訊號ψ14、第十五訊號ψ15及第十六訊號06。 第電子幫浦電路3 0係依序耦合至四相時脈產生器1 〇、 第一延遲電路20、第二延遲電路21及第三延遲電路22。 因此,輸入第一電子幫浦電路30的訊號,其順序依序為第 。凡號φ 1、第一訊號φ2、第三訊號、第四訊號、第 五訊號φ5、第六訊號φ6、第七訊號^7、第八訊號㈣、第 九°孔號中9、第十訊號φ 1 〇、第Η--訊號φ 11、第十二訊號 Φ12、第十三訊號φ13、第十四訊號φ14、第十五訊號中15 201218599 及第十六訊號Φ16。第二電子幫浦電路31亦依序耦合至四 相時脈產生器10、第一延遲電路20、第二延遲電路21及 第三延遲電路22。然而由於其與四相時脈產生器之接法跟 第一電子幫浦電路30不同,故輸入第二電子幫浦電路31 的訊號順序為第二訊號φ2、第一訊號φ 1、第四訊號^4 第三訊號φ3、第六訊號φ6、第五訊號φ5、第八訊號屮8、 第七訊號φ7、第十訊號cp10、第九訊號φ9、第十二訊號 Φ12、第十一訊號…卜第十四訊號ψ14、第十三訊號 第十六訊號φ16及第十五訊號φ15。輸出終端4〇係耦合至 第一電子幫浦電路30及第二電子幫浦電路31。介於二一 訊號φΐ由低位準轉為高位準之時點與第三訊號由高位 準轉為低位準的時點之時間差距,在此定義為第一重=時 間,而介於第三訊號φ3由低位準轉換為高位準之時=與 第一訊號φΐ由高位準轉換為低位準的時點之時間差距了 在此定義為第二重疊時間’ #中,第一重疊時間係大於第 二重疊時間,而本發明所預設之延遲時間即為第一重疊時 間減去第二重疊時間。在此較佳實施例中,第—訊號群組 係由四相時脈產生器1〇所產生並可輸出至第—電子幫浦 電路30、第二電子幫浦電路31及第—延遲電路2卜接著, 第二訊號群組係在第—延遲電路2G中延遲第—訊號群組 所產生,並輸出至第一電子幫浦電路3〇、第二電子幫浦電 路31及第二延遲電路21。’然後’第三訊號群組係在第二 延遲電路21中藉由延㈣:訊號群組所產生,並輸出至第 一電子幫浦電路30、第二電子幫浦電路31及第三延遲電 201218599 路22。隨後,第四訊號群組係在第三延遲電路22中藉由 延遲第三訊號群組所產生’並輸出至第一電子幫浦電路3〇 及第二電子幫浦電路31。 圖一係顯示第一電子幫浦電路3 0之一實施例,其包含 複數電力電晶體,如 Mpl 301、Mp2 302、Mp3 303、Mp4 304 ; 複數閘極控制電晶體,如MG1 311、MG2 312、、 及MG4 314 ;複數電子傳遞電晶體,如cel 321、ce2 322、
Cc3 323、Cc4 324 ;以及複數閘極增益電容,如cqi 331、 CG2 332、CG3 333、Cg4 334。Cci 321 係由第一訊號 w 所 輸入,C。2 322係由第三訊號φ3所輸入,323係由第五 訊號Φ5所輸入,〇^ 324係由第七訊號f,而emu丨係 由第二訊號Φ2所輸入,Cc2 322係由第四訊號㈣所輸入, C〇3 333係由第六訊號φ6所輸入,334係由第八訊號㈣ 所輸入。在本實施例中,間極控制電晶體m 電㈣Mp之源極電壓Vs_至問極電壓,而為f 即k均勻源極端及閘極端之電荷量,電子傳遞電容C之 容值遠比單―閘極增益電容&之電容值高。_每 電子傳遞的區塊,顯麸可翻玟,日 、母個 (由低至高)時,4: 當電荷由左傳遞到右 號。此外^而要用四相時脈訊號中的其中三個气 唬。此外,奇數訊號,如 iu 五訊號Φ5、及第七訊% 9第三訊號φ3、第 級。而偶數訊號,如第二 下一礼盃 號㈣及第八訊號φ8,传::二、第四訊“4、第六訊 體吣之問極電〜二=°了傳遞時’提高電力電晶 C〇i331,cG2 332 >CG3 333 .cG4 201218599 334。 第二電子幫浦電路3l 幫浦電路30,差異在於:。321:::係相似於第-電子 c Ccl321係由第二訊號φ2所輸入,
Cc2 322係由第四訊號φ4所輸入,3 所輸入,Cc4 324係由筮、,咕 ^ ^ 〇ί1#υ φ6 ^ m - -fL 1 6 ^ y §fl Φ8 所輸入’而 Cm 33 1 係 由弟 所輸入,c ju Hts -
Cr 33, , ^ G2 332係由苐三訊號φ3所輸入, 二7所: 號Φ5所輸入,而C。4 334係由第七訊 ::輸入。相較於第一電子幫浦電路,第二電子幫浦 之輸入讯號係交錯配置的,因此,當第一電電 =推動電荷時,第二電子幫浦電路則停止推動電荷, 而虽第一電子幫浦電路停止推動電荷時 電r—動電荷,有效提 $本發明的一實施例中,延遲電路包含第一延遲電路 二遲電路21及第三延遲電路22,其均可包含複 /态’如圖二a所示的二反相器2〇1,其可達到延遲 之功效’而佳為偏斜(skewed)反相器。在另—實施例中, 相同的延遲時間亦可由另一種延遲電路實現,如圖王㈣ 不’第-延遲電路2G、第二延遲電路21及第三延遲電路 。。句可包3緩衝器202、耦合至緩衝器2〇2之複數反相 1耦〇至緩衝器202、及耦合至複數反相器2〇丨之一 驅動器203。 一圖四a係顯示本發明所揭露之四相時脈產生器1〇之一 實施例,其包含:一電源101、一震盪器1〇2、一相位產生 12 201218599
器103、一第一反相器1〇7、四相時脈產生器之第—延遲電 路1〇4、-第二反相器1G8、四相時服產生器之第二延遲電 路105、第三反相器109、四相時脈產生器之第三延遲電路 106、及一第四反相器110,其中,震盪器1〇2係耦合至電 源101’相位產生器1〇3係耦合至震盪器1〇2,第—反相器 107及四相時脈產生器之第一延遲電路1〇4係耦合至相位 產生器103,第二反相器108及四相時脈產生器之第二延 遲電路105係耗合至四相時脈產生器之第一延遲電路 104,第三反相器1〇9及四相時脈產生器之第三延遲電路 106係耦合至四相時脈產生器之第二延遲電路1〇5,而第四 反相器110係耦合至四相時脈產生器之第三延遲電路 106。其中,相位產生器會產生訊號d〇,而第一反相器ι〇7 會產生訊號d0之反相訊號d0 ’’四相時脈產生器之第一延 遲電路104會產生訊號dl ’而第二反相器1〇8會產生dl 之反相訊號d Γ,相似地,四相時脈產生器之第二延遲電 春路105會產生訊號d2,而第三反相器1〇9會產生訊號d2 之反相訊號d2’ ’同理可之,四相時脈產生器之第三延遲 電路106會產生訊號d3,而第四反相器110會產生其反相 訊號d3 ’。此外’四相時脈產生器1 〇更包含:一第一邏輯 閘電路111 ’其耦合至第二反相器108及第三反相器1〇9, 並由訊號dl’及d2’所輸入,藉以產生第一訊號;一第二邏 輯閘電路112,其耦合至時脈產生器1〇3及第三延遲電路 106 ’並由訊號d0及d3所輸入,藉以產生第二訊號;一第 三邏輯閘電路113,其耦合至第一延遲電路104及第三延 13 201218599 遲電路106 ’並由訊號d 1及d2所輸入,藉以產生第三訊 號;一第四邏輯閘電路114,其耦合至第一反相器107及 ' 第四反相器H0,並由訊號d0,及d3,所輸入,藉以產生第 四訊號。在本實施例中,在相位產生器中,係利用二反相 器201以產生具有特定時脈之訊號d〇,而在時脈產生器之 第一延遲電路104中,係利用二反相器201延遲訊號d0 以成為§fl號dl。在四相時脈產生器之第二延遲電路1〇5 中’係利用尚偏斜(HI-skewed)反相器205及低偏斜 籲(LO-skewed)反相器204以劇烈提升並緩慢下降訊號d j, 進而產生訊號d2,藉此得到較佳的此四相時脈架構。而在 時脈產生器之第三延遲電路1〇6中,係利用二反相器2〇1 以延遲訊號d2而成為訊號d3。上述訊號⑽、dl、d2、们 之波形圖係如圖五所示。此外,在第一邏輯閘電路丨丨丨中, 一或閘(OR gate)115及一驅動器117係用以整合訊號dl, 及訊號d2’以成為第一訊號φ1;在第二邏輯閘電路112中, φ 一及閘(AND gate)ll6及一驅動器117係用以整合訊號肋 及d3以成為第二訊號φ2。;在第三邏輯閘電路i丨3中, :或閘及-驅動器117係用以整合訊號以及^以成為第 二訊號φ3 ;同樣地,在第四邏輯閘電路114中,一及閘 及一驅動器117係用以整合訊號刖,及訊號们,以產生 第四訊號φ4。 圖四b係顯示本發明四 例’其係類似於圖四a所示 貫施例所示之第一延遲電路 相時脈產生器1 〇之另一實施 ,差異在於其延遲電路,如本 104a、第二延遲電路1〇5a及 14 201218599 第三延遲電路l〇6a均包含一緩衝器2〇2、複數反相器2〇ι、 及一驅動器203 ’其中,複數反相器2〇1係_合至緩衝器 202,而驅動器2〇3係耦合至複數反相器2〇ι。相較於每— 延遲電路之下一延遲電路,其輸入訊號均由閘極前驅動器 =(Pre-gate_driver)所調整,亦即每一閘極前驅動器係為 刖延遲電路之輸出負載。因此,可藉由相同的延遲電路 以達到相同的延遲時間。而一反及開(NANDgate)ii8係搞 合至第三延遲電路106a,並由第一延遲電路1〇扣及第二 延遲電路105a所輸入’其係用以鎖定訊號之第一上升邊際 及最後衰弱邊際,藉以完成訊號d2之時序波形,上述即為 圖四a之第二延遲電路中低偏斜反相器綱及高偏斜反相 器2 0 5之功能。 在本發明之一實施例中,係揭露一種用於電子幫浦之 四相時脈產生器,纟包含:一四相時脈產生器,用以產生 一第一訊號群組,其包含具有不同相位之一第一訊號、一 第Λ唬、一第二訊號及一第四訊號;複數延遲電路,粞 合至四相時脈產生器,其中每—延遲電路均係麵合至前一 乙遲電路並將前一延遲電路所產生之訊號群組延遲一特定 夺門以產生複數讯號群組,進而降低電流+值(Deak 咖咐減少接地跳動(GB)及同步切換雜訊(=)(= 生。 在本發明之另一觀點中,如圖六所示’係揭露一種四 相時脈架構。其中,將介於第一訊號φ1由低位準轉至高 4準之時點及第二訊號φ3由高位準轉至低位準之時點之 15 201218599 ,:間差距’定義為第一重疊時間6〇1。並將介於第 由低位準轉至高位準之時點及第一訊號φ1由高位準轉少至 録4之時點之時間差距’定義為第二重疊時間602。另 夕將;丨於第三訊號φ3由高位準轉至低位準之時點及 ::號Φ4由低位準轉至高位準之時點之時間差距’,定義 ‘、、'邊際時間6G3,此第-邊際時間603之存在可用以 charge sharing)o^^^^ •由低隸準轉至低位準之時點及第三訊號φ3 際時間604,其亦可用以避免反轉古^第一邊 由於延遲電路的運用,電力電晶體=意者, 僅取決於第-重疊時間601,故第一重二電f V_ 第二重疊時間6〇2。此外,如且時/1601可大於 太短,將無法有效降低電流峰值。^續遲時間州 =長’將破壞四相時脈之架構,進而造成反轉I:701 掉第二重叠時間術。U為第一重叠時間咖減 上述敘述係為本發明之較佳實施例 應得以領會其係用以說明本發明而非用 ^之技藝者 =專利權利範圍。其專利保護範 : 範圍及其等同領域而定。凡熟悉此領域之申化專利 離本專利精神或範圍内,所作之更動或^者,在不脫 明所揭示精神下所完成之等效改變或^ ’均屬於本發 述之申請專利範圍内。 又° ,且應包含在下 16 201218599 【圖式簡單說明】 圖一係顯示本發明電子幫浦系統之一實施例; 圖二係顯示本發明電子幫浦電路之一實施例; 圖一 a係顯示本發明延遲電路之一實施例; 圖一 b係顯示本發明延遲電路之一實施例; jrg~j ^ Θ a係顯示本發明四相時脈產生器之一實施例; ® b係顯示本發明四相時脈產生器之一實施例; 圖五係顯示訊號d〇,dl,d2,d3之波形圖; 圖六係顯示訊號φΐ、φ2、…、ψ4之波形圖; 圖七係顯不訊號φ卜φ3、φ5、φ7、⑽⑹之波形圖。 【主要元件符號說明】 10 四相時脈產生器 20 第一延遲電路 21 第二延遲電路 22 第三延遲電路 30 第一電子幫浦電路 31 第二電子幫浦電路 40 輸出終端 101 電源 102 震盪器 103 相位產生器 104 、104a四相時脈產 生 器 之 第 —延 遲 電 路 105 、105a四相時脈產 生 器 之 第 二延 遲 電 路 106 1、106a四相時脈產 生 器 之 第 三延 遲 電 路 17 201218599 107第一反相器 • 108第二反相器 ' 109第三反相器 110第四反相器 111第一邏輯閘電路 112第二邏輯閘電路 113第三邏輯閘電路 114第四邏輯閘電路 • 115或閘 116及閘 117驅動器 118反及閘 201反相器 202緩衝器 203驅動器 A 301、302、303、304 電力電晶體 311、312、313、314閘極控制電晶體 321、322、323、324電子傳遞電晶體 331、332、333、334閘極增益電容 601第一重疊時間 602第二重疊時間 603第一邊際時間 604第二邊際時間 701延遲時間 18 201218599 φ1-φ16訊號 d0-d3、(^-(^訊號

Claims (1)

  1. 201218599 七、申請專利範圍: 1. 一種具有低雜訊及高輪出電壓電流之電子幫浦系統,包 含: 四相時脈產生1§,用以產生一第一訊號群組,其包含 分別具有不同相位之一第一訊號、一第二訊號、一第三 訊號及一第四訊號;
    ,數延遲電路,串聯並耦合至該四相時脈產生器,其中 母一该延遲電路係耗合至相對於每—該延遲電路之前 一延遲電路,用以延遲由 群組; 該前一延遲電路接收之一訊號 第電子幫浦電路,耦合至該四相時脈產生器及該複 數延遲電路;及 苴輸出終端,耦合至該第一電子幫浦電路; :中.°亥第一讯號位於高位準之時間與該第三訊號位於 ::準之時間之兩區段重疊’以產生一第一重疊時間及 : 重疊時間,且該第-重疊時間不等於該第二重疊 2 · 士 口言奮工音 1 / 所述之具有低雜訊及高輸出電壓電流之ί 時間浦系統’其中’該第一重疊時間係大於該第二重· 3 ·如請求項1 子幫浦系統 所述之具有低雜訊及高輪出電壓電流之電 更包含一第二電子幫浦系統,耦合至該四 20 201218599 相時脈產生器及該複數延遲電路。 4.::求,丨所述之具有低雜訊及高輪出電壓電流之電 千幫浦系統,其中每一該延遲電路包含二反相器。 士。月求工員丨所述之具有低雜訊及高輸出電壓電流之電 子幫浦系統,其中每一該延遲電路包含一緩衝器、複數 反相器輕合至該緩衝器、以及一驅動器轉合 相器。 队 6.種用於具有低雜訊及高輸出電壓電流之電子幫浦之 四相時脈系統,包含: ' •^相時脈產m以產生―卜訊號群組,其包含 分別具有不同相位之一第一訊號、一第二訊號、一第三 訊號及—第四訊號;以及 • 複數延遲電路’耦合至該四相時脈產生器,其中該複數 延遲電路係以串聯方式連結,以產生複數訊號群組。
    月长員6所述之用於具有低雜訊及高輸出電壓電 之電子幫浦之四相時脈系統,其中,該第一訊號之高 準與5亥第二訊號之高位準之兩區段重疊,以產生一第 重疊時間及一第二重疊時間,且該第一重 該第二重疊時間。 个寻2 21 201218599 8.如請求項7所述之用认θ + 於具有低雜訊及高輪出電壓電流 I电千幫浦之四相時脈糸此 *丄 > 也 糸 '、充,其中,該第—重叠時間係 大於該第二重疊時間。 丘f門係 9. 如請求項6所述之用於具有低雜訊及高輪出電壓電流 :電子幫浦之四相時脈系統,其中,每一該延遲電路包 含二反相器。 10. 如:月求工員6所述之用於具有低雜訊及高輸出電壓電流 =電子幫浦之四相時脈系統,其中每一該延遲電路包含 一緩衝器、複數反相器搞合至該緩衝器、以及—驅動器 耦合至該複數反相器。 種用於具有低雜訊及高輸出電壓電流之電子幫浦之 四相時脈產生器,包含: 一供應電源; 震盈器’耦合治該供應電源; 一相位產生器’耦合至該震盪器; 第延遲電路及一第一反相器,耦合至該相位產生 器; 一第二延遲電路及一第二反相器,耦合至該第一延遲電 路; 一第二延遲電路及一第三反相器,耦合至該第二延遲電 路; 22 201218599 -一:四反相器’耦合至該第三延遲電路; -第-邏輯閘電路,輕 器,以產生一第—訊號;反相…第二反相 一第二邏輯閘電路, 電路,以產生1 - 時脈產生器及㈣三延遲 第一訊號; 一第三邏輯閘電路,.人 遲電路,以產生—第:亥第一延遲電路及該第二延 第二訊號;及 一第四邏輯閘電路,叙 哭…: 至该第一反相器及該第四反相 口口,以產生一第四訊號。 12.如請求項11所述之 用於八有低雜訊及高輸出電壓電流 之電子幫浦之四相時腑姦斗„ 子脈產生益,其中,該時脈產生器包 兮一反相器。 13.如請求項U所述之用於具有低雜訊及高輪出電厚電产 之電子幫浦之四相時脈產生器,其中,該第—延遲電ς 及該第三延遲電路分別包含二反相器。 η.如請求項13所述之用於具有低雜訊及㈣㈣壓電流 tf+幫仏1^目時脈產生器’其中’該第二延遲電路 包含一低偏斜(LO-skewed)反相器及一高偏斜 (Hi-skewed)反相器。 15.如請求項U所述之用於具有低雜訊及高輪出電壓電流 23 201218599 •之電子幫浦之四相時脈產生器,其中,該第-延遲電 路該第一延遲電路及該第三延遲電路分別包含一緩衝 益、複數反相器耦合至該緩衝器、及一驅動器耦合至該 複數反相器。 16.如:月求項15所述之用於具有低雜訊及高輸出電壓電流 之電子幫浦之四相時脈產生器,更包含一反及(nand) 閘,耦合至該第三延遲電路,並由該第一延遲電路及該 _ 第二延遲電路所輸入。 士明长項11所述之用於具有低雜訊及高輸出電壓電流 之電子幫浦之四相時脈產生器,其中,該第—邏輯閘電 路包含-或(OR)閘及一驅動器,且該驅動器係輕合至該 或閘以產生該第一訊號。 參18.如凊求項11所述之用於具有低雜訊及高輸出電壓電古 之電子幫浦之四相時脈產生器,其中,該第二邏輯閘: 路包含-及(AND)閘及—驅動器,且該驅動器係#合至 該及閘以產生該第二訊號。 19·如請求項η所述之用於具有低雜訊及高輪出電壓電流 之電子幫浦之四相時脈產生器’其中,該第三邏輯閘; 路包含一或閘及一驅動器,且該驅動器係耦合至該 以產生該第三訊號0 ^ 24 201218599 之^2所述之用於具有低雜訊及高輸出電壓電流 路包含二:相時脈產生器’其中’該第四邏輯閘電 岭匕3 及閘及一驅動,日二亡> 動态且5亥驅動态如耦合至該及閘 以產生該第四訊號。 21.:種”低雜訊及高輸出電壓電流之電子幫浦系統,包 號、-第势 、有不同相位之-第-訊 备H莖 ^ u及一第四訊號,其特徵 、.5亥第一訊號位於高位準之時 高位準之時„々Λ广π了间興忒第二ifU虎位於 -第二重.以產生-第-重疊時間及 時間。^時間’且該第—重叠時間不等於該第二重疊
    25
TW099142622A 2010-10-18 2010-12-07 具有低雜訊及高輸出電壓電流之電子幫浦系統及用於具有低雜訊及高輸出電壓電流之電子幫浦之四相時脈系統和產生器 TWI427906B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US12/906,313 US8274322B2 (en) 2010-10-18 2010-10-18 Charge pump with low noise and high output current and voltage

Publications (2)

Publication Number Publication Date
TW201218599A true TW201218599A (en) 2012-05-01
TWI427906B TWI427906B (zh) 2014-02-21

Family

ID=45933621

Family Applications (1)

Application Number Title Priority Date Filing Date
TW099142622A TWI427906B (zh) 2010-10-18 2010-12-07 具有低雜訊及高輸出電壓電流之電子幫浦系統及用於具有低雜訊及高輸出電壓電流之電子幫浦之四相時脈系統和產生器

Country Status (3)

Country Link
US (1) US8274322B2 (zh)
CN (1) CN102457179B (zh)
TW (1) TWI427906B (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2013033214A2 (en) 2011-08-30 2013-03-07 Skyworks Solutions, Inc. Reduced clock feed-through systems, methods and apparatus
US9041370B2 (en) 2012-07-09 2015-05-26 Silanna Semiconductor U.S.A., Inc. Charge pump regulator circuit with a variable drive voltage ring oscillator
US9081399B2 (en) 2012-07-09 2015-07-14 Silanna Semiconductor U.S.A., Inc. Charge pump regulator circuit with variable amplitude control
US8619445B1 (en) 2013-03-15 2013-12-31 Arctic Sand Technologies, Inc. Protection of switched capacitor power converter
US9491151B2 (en) 2015-01-07 2016-11-08 Ememory Technology Inc. Memory apparatus, charge pump circuit and voltage pumping method thereof
WO2017091696A1 (en) * 2015-11-25 2017-06-01 Arctic Sand Technologies, Inc. Switched-capacitor network packaged with load
US10324879B2 (en) 2016-09-28 2019-06-18 International Business Machines Corporation Mitigation of side effects of simultaneous switching of input/output (I/O data signals
US10305459B2 (en) * 2017-06-14 2019-05-28 Micron Technology, Inc. Multi-phase clock generator
TWI804940B (zh) 2020-08-14 2023-06-11 力旺電子股份有限公司 電荷泵電路

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2805210B2 (ja) * 1989-06-09 1998-09-30 日本テキサス・インスツルメンツ株式会社 昇圧回路
JP4263650B2 (ja) * 2004-03-31 2009-05-13 パナソニック株式会社 昇圧回路
US7030683B2 (en) * 2004-05-10 2006-04-18 Sandisk Corporation Four phase charge pump operable without phase overlap with improved efficiency
CN1777032B (zh) * 2005-12-06 2010-12-08 东南大学 四通道无失配时钟控制电路
JP2008017596A (ja) * 2006-07-05 2008-01-24 Matsushita Electric Ind Co Ltd 半導体集積回路
KR20080100539A (ko) * 2007-05-14 2008-11-19 주식회사 하이닉스반도체 반도체 소자의 내부전압 발생기 및 발생방법
CN101119107B (zh) * 2007-09-25 2011-05-04 苏州华芯微电子股份有限公司 低功耗无交叠四相时钟电路及实现方法
US8183841B2 (en) * 2008-01-07 2012-05-22 Semiconductor Components Industries, Llc Multi-phase power supply controller and method therefor

Also Published As

Publication number Publication date
US20120092054A1 (en) 2012-04-19
CN102457179A (zh) 2012-05-16
CN102457179B (zh) 2014-01-29
US8274322B2 (en) 2012-09-25
TWI427906B (zh) 2014-02-21

Similar Documents

Publication Publication Date Title
TW201218599A (en) Charge pump with low noise and high output current and voltage
US7602233B2 (en) Voltage multiplier with improved efficiency
JP5945629B2 (ja) レベルシフト回路
US6208197B1 (en) Internal charge pump voltage limit control
TW200843347A (en) Charge pump circuit
JPH0632228B2 (ja) 集積回路電圧増倍器
US20060273843A1 (en) High efficiency bi-directional charge pump circuit
CN111525790B (zh) 一种电荷泵电路
CN106208681B (zh) 低电压低纹波多级电荷泵
TW201001888A (en) Charge pump with Vt cancellation through parallel structure
CN110277914B (zh) 一种适用于Boost变换器的反流比较器
Lin et al. Leakage current elimination for Dickson charge pump with a linear regulator
CN110415636B (zh) 一种移位寄存器及其驱动方法、栅极驱动电路
CN111414033B (zh) 一种低压降稳压器和相关方法
Lee et al. A 20 MHz on-chip all-NMOS 3-level DC–DC converter with interception coupling dead-time control and 3-switch bootstrap gate driver
ur Rahman et al. Quasi-resonant clocking: Continuous voltage-frequency scalable resonant clocking system for dynamic voltage-frequency scaling systems
US7808303B2 (en) Booster circuit
Wong et al. Practical design strategy for two-phase step up DC-DC Fibonacci switched-capacitor converter
CN110601528A (zh) 电荷泵及存储设备
CN104811034A (zh) 适合低电压操作的简单电荷泵电路
CN104811033A (zh) 适合低电压操作的电荷泵电路
US8253477B2 (en) Voltage boost circuit without device overstress
JP2004153577A (ja) インバータ回路
Yasir et al. High performance compact FinFET based inductive boost converter
Hussein Design and Simulation of a High Performance CMOS Voltage Doublers using Charge Reuse Technique

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees