TW200836212A - Faster initialization of DRAM memory - Google Patents
Faster initialization of DRAM memory Download PDFInfo
- Publication number
- TW200836212A TW200836212A TW096139346A TW96139346A TW200836212A TW 200836212 A TW200836212 A TW 200836212A TW 096139346 A TW096139346 A TW 096139346A TW 96139346 A TW96139346 A TW 96139346A TW 200836212 A TW200836212 A TW 200836212A
- Authority
- TW
- Taiwan
- Prior art keywords
- initialization
- random access
- dynamic random
- zero
- zero mode
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/4072—Circuits for initialization, powering up or down, clearing memory or presetting
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/20—Memory cell initialisation circuits, e.g. when powering up or down, memory clear, latent image memory
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Dram (AREA)
Description
200836212 九、發明說明: 【發明所屬之技術領域】 」態隨機存取記憶體是—種電子記憶體之形式 δ己k體被許多電子裝置運用於 a M e 、貝Λ儲存。動態隨機存取# fe體疋運用在個人電腦中主要之電子記㈣。 。 動態隨機存取記《被組織為―含若干行與若 體單元之矩陣。該等記丨咅^ @ ^ ^ 平只寺口己L體早凡在電容器 值〇或1,該電容器係藉由一彻平θ 1U縫輯 猎由㈤電晶體予以閘控。當電曰髀 被閘控而開啟時,使用一侗π w L 电日日體 個感測放大器測量該值,該减測 放大器亦對電容器再充電而# " 电叩騎δ亥值寫回至電容器。 動悲I1通機存取記憶體晶片业荆α θ丄 日片典型地具有多於資料輸入輸出 (I/O)接針之行。因此,動掏出
Ik機存取記憶體存取被拆分成 一列定址階段及一行定址階段。在列定址階段期間,列被 閉控接至感測放大器。在行定址階段期間,一配量之行被 閘控接至該晶片之輸入輸出接針。 動態隨機存取記憶體受控於在該等接針上編碼之3位元 值:列位址選通(RAS〗、/ k ) 仃位址選通(CAS)及寫啟用 (WE),亥等3位值之_者被用來載入在動態隨機存取記憶 體自身内部之控制暫存器。控制暫存器内部之位元被用來 組態晶片運作。 軟體應用程式往往是零輸出記憶體區塊以進行初始化。 作為程式載入之部分’軟體可執行檔對未初始化之程式變 數置零。使用錯誤相與校正(EDAC)邏輯之記憶體典型 地被初始化為G。資料緩衝經常被初始化為q,以支援除錯 125875.doc 200836212 與可靠操作。 【發明内容】 本發明解決了前文提到之問題及其他問題,藉由閱讀及 學習以下之說明内容你將會明白。 在一項實施例中’提供了-種初始化動態隨機存取記憶 體(DRAM)之方法。該方法包括:在㈣態隨機存取❹
體中配置-或多列複數個單元;發送—個初始化請求信 號,以初始化該一或多個經配置之列;在存取該一或多個 經配置之列之每-者時,同時初始化所有該—或多個二配 置之列之每一者中之所有單元。 對熟習此項技術者來說,藉由下文之描述及參考圖式, 本發明之特點將變得明顯。當然該等圖式只是描繪發 明之典型實施例,本發明不能因此被認為僅限於此範圍毛 本發明藉由後附之圖式之使用來描述其額外之特點及細 即° 各圖中類同之符號及標示代表相同之元件。 【實施方式】 在接下來詳細之描述中,充分詳細之實施例允許熟習此 項技術者實踐本發明。當然其他不離開本發明範圍:^施 例中也可以被運用。以下詳細描述因此並無限制之音義 本發明實施例同時初始化一列動態隨機存 σ匕體單 元。此初始化係藉由修改感測放大器及控制邏 〜"作*卞以實 行。藉由擴增標準動態隨機存取記憶體控制協定以包人、 始化一列而命令此初始化。根據行數與輸入輸出接針數之 125875.doc 200836212 大致比率來初始化動態隨機存取記憶體列,以改善動態隨 機存取記憶體初始化效能。 圖1是一個方塊圖,其描述了電腦系統(1〇〇)如何使用記 憶體。中央處理單元(CPU)⑽)可以自其所屬匯流排(1〇6) 直接存取記憶體(1〇4)。替代做法為,記憶體控制器(1〇8) 可充當代理以橋接來自中央處理單元匯流排對位於分離記 體匯"IL排(11 〇)上之s己憶體之存取。典型地藉由記憶體控 制器存取動態隨機存取記憶體,記憶體控制器處置動態隨 機存取記憶體匯流排協定,其包含分割中央處理單元匯流 排位址成為動態隨機存取記憶體列位址及行位址。 圖2是一個示意圖,其描繪了習知動態隨機存取記憶體 (204)之内部架構。動態隨機存取記憶體匯流排(21㈨連接 動恶隨機存取記憶體(204)至如圖1中所示之記憶體控制 器。包含列位址選通、行位址選通、寫啟用及位址之控制 接針係藉由動態隨機存取記憶體控制器(214)予以處理。動 態隨機存取記憶體控制器(214)介接至動態隨機存取記憶體 核心(216),以在核心(216)與經連接至記憶體匯流排(21〇) 之資料接針之間傳輸資料。三位元(列位址選通,行位址 選通’寫啟用)值中之一者被用來將來自資料接針(218)的 資料載入至在動態隨機存取記憶體(204)自身内部的控制暫 存器(220)。在控制暫存器(220)中之位元係用來組態晶片 運作。具體而言,在本發明之實施例中,可在控制暫存器 (220)中設定零模式旗標,以使動態隨機存取記憶體(2〇4) 置於零模式,以用於初始化動態隨機存取記憶體(2〇4)單 125875.doc 200836212 元,如下文描述。 圖=一個示意,其描繪了習知動態隨機存取記憶體 核心⑽)之内部架構。動態隨機存取記憶體核 組織為一含若干行與若干列記憶體單元之矩陣。圖恃示 一=性記憶體單元(422)。在圖4中,記憶體單元(422)在 电合(424)中保存一個邏輯值〇或ι,此電容器被閘控以藉 由-選擇線⑽)而透過一個電晶體㈣接至一數位線 (33〇)。當電晶體(428)之被閘控而開啟時,值係藉由一個 感測放大器(比如’圖3中之感測放大器332)予以測量,該 感測放大n亦對電容器(424)再充電而將該值寫回至電容 請重新參考圖3,動態隨機存取記憶體晶片典型上且有 比資料輸人輸出接針更多之行單元。動態隨機存取記憶體 存取因此被拆分成一個列定址階段及一個行定址階段。在 列定址階段期間’列位址藉由列位址解碼器(33句予以解 碼’並且被選擇之料元(322)被閘控接至感測放大器 (332),如上文所述。在行定址階段期間,一配量之行被閘 控接至晶片之輸入輸出接針。如圖5所闡述之,在典型之 動態隨機存取記憶體晶片中,感測單元(322)不僅讀取内容 也能對其再充電。 圖5是一個示意圖,其描繪了習知動態隨機存取記憶體 感測放大器(532)。感測放大介於數位線(53〇&與53扑)之間 之小差異,其驅動較高之線至至電壓Vcc(其代表邏輯丨), 驅動較低之線至接地(其代表邏輯〇)。數位線53〇被預充電 125875.doc 200836212 到Vcc之一半。接著,在數位線530之一者上之一個單元 (如單元422)被選擇而連接其電容器(如電容器424)到該數 位線,如圖4所示。該電容器根據其邏輯值1或0分別或稍 微提高或降低數位線電壓。 一旦NLAT(NMOS鎖存)(534)信號接地(538),中心連接 至較高電壓(如本實例中之線A)之閘極使另一數位線(如線 B)接地(538)。在NLAT被驅動後不久,ACT(PMOS作用中 拉升)(540)信號被連接到電壓位準Vcc(542)。接地(53 8)之 閘極使另一數位線(如數位線A)達到電壓Vcc(542)。因此, 耦接至數位線530之一者的單元中之資料被重充電至其全 位準(如 Vcc或接地)。(參考 Thomas Schwarz,COEN 1 80, <http://www.cse.scu.edu/〜tschwarz/coen 180/LN/DRAM.html>, 上次存取2006年10月5號) 圖6是根據本發明實施例之一感測放大器(632)之示意 圖,該感測放大器具有初始化邏輯(646)。感測放大器 (632)能被應用在任何適當之動態隨機存取記憶體晶片,如 圖3動態隨機存取記憶體核心(3 16)中。當在動態隨機存取 記憶體控制暫存器(如圖2中之控制暫存器220)中設定零模 式旗標時’初始化邏輯(646)被連接到數位線(630),置零 信號被用來使數位線(63 0)接地,有效地自經連接至數位線 (630)之一者的母一早元之電容為、(如單元422中之電容器 424)汲取電荷。選擇線(如圖3中之選擇線326)被移除,切 斷單元與感測放大器(632)之連接,使經耦接至數位線 (630)的每一單元之電容器值維持在邏輯〇。置零信號(64 8) 125875.doc 200836212 被移除,解除初始化邏輯(646)與數位線(63〇)之耦接。 在本實施例中,自動移除置零信號。比如,在僅一預先 决疋時間1期間或僅對於零模式運作才設定零模式旗標。 在忒段時間結束或幾次運作後,自動解除零模式旗標。一 旦零杈式旗標被解除,動態隨機存取記憶體晶片停止運作 於零模式中(即,用初始化邏輯646)。或者,用一個作用中 命令來移除零模式旗標。除非控制暫存器收到該命令,否 則零模式旗標保持設定狀態以及動態隨機存取記憶體晶片 繼續運作於零模式中。 初始化邏輯(646)被加入所有之感測放大器,所以可同 時初始化所有數位線都。因此,本發明實施例實現一整列 單兀之初始化,而習知動態隨機存取記憶體晶片一次一位 置地初始化單元。另外,藉由使用持續之零模式,本發明 實施例能配合每列存取來初始化一列單元。數位線置零不 侷限於圖6所描述之方式。使用在附接至數位線(63㈠之任 何組件中包含初始化邏輯(646)的修改,可達成置突。 另外,在一些實施例中,初始化邏輯(646)能切換於連 接至接地(638)與連接至緩衝資料接針之間,以允許初始化 動隨機存取記憶體晶片至被安置在缓衝資料接針上之任 意值。比如,如果在動態隨機存取記憶體晶片上有緩衝之 4個資料接針(彼等資料接針保存之值為5),則藉由連接初 始化邏輯(646)至彼等緩衝資料接針,動態隨機存取記憶體 列單元被初始化成重複型樣5555。 圖7是根據本發明實施例之一電腦系統7〇〇之方塊图,7 125875.doc -10- 200836212 電腦系統700使用初始化邏輯_。在該實施例中,系統 700包3中央處理單元7〇2、記憶體控制器、記憶體匯 流排710及動態隨機存取記憶體7〇4。動態隨機存取記憶體 704包含初始化邏輯746。在本實例中,初始化邏輯746被 包含在每個動態隨機存取記憶體7〇4内部之感測放大器(比 如感測放大器632)中。然而,應瞭解在其他實施例中,初 始化邏輯746能被加至動態隨機存取記憶體7〇4中經連接至 數位線(如數位線530)之任何組件。 在運作中’電腦指令(如應用程式、作業系統,或者裝 置驅動程式軟體)用信號發送一初始化請求以初始化動態 隨機存取記憶體晶片704中的單元(如單元322)。記憶體控 制器708可被實施為專用積體電路、場可程式化閘陣列或 其他相似之裝置。記憶體控制器7〇8在提供介於動態隨機 存取記憶體704與中央處理單元7〇2之間介面方面的功能可 用以硬體描述語言(諸如VerU〇g或超高速積體電路(vhsic) 硬體描述語言(VHDL))撰寫的指令予以實施。另外,在一 些實施例中,記憶體控制器7〇8經組態以判定何時運作於 零模式中並且設定零模式旗標來表明零模式運作。值得注 意之是,應瞭解儘管本實施例中記憶體控制器7〇8是被耦 接到動態、隨機存取記憶體704,纟{本發明其他實施例就 非僅限於此。具體而言,在其他實施例中,中央處理單元 702可直接轉接到動態隨機存取記憶體704。
電腦指令可用軟體、韌體或者其它電腦可讀指令予以實 施。這些指令典型地被儲存在用來儲存電腦可讀指令或J 125875.doc • 11 - 200836212 ^ °構的任何適當之電腦可讀媒體上。此類電腦可讀媒體 可以疋可籍由—般用途或特殊用途電腦或處理器存取或任 何可程式化邏輯裝置存取的任何可用媒體。比如,適合之 電腦可讀媒體可以包括,包含半導體記憶體裝置之非揮發 性記憶體裝置(諸如可擦除可程式化唯讀記憶體及電可讀 ”,、ϋ ί式化唯磧纪憶體)、快閃記憶體裝置及其他相似媒 體。 電腦指令亦經調適以呼叫各種常式,用以配置單元及對 單兀置零。具體而言,在一些實施例中,該等指令經調適 、基於明求中之配置大小與臨限值之比較來判定適當之配 置大小。具體而言,如果請求之配置大小少於總之列大小 且大於臨限值,則該等指令增加請求配置之大小以相等於 列大小。Ρ遺後初始化請求既是可能且係在整列上實行。另 外’-些實施财,該等指令經調適關定動態隨機存取 記憶體704是否經調適以運作於零模式中(例如,同時初始
化或夕列)用於判定動態隨機存取記憶體7〇4是否運作 於零模式中之準則視系統而#,並且彼等準則包含(但不 限於)請求之記憶體量、動態隨機存取記憶體列之大小、 應用程式或作業系、統。判定動態隨機存取記憶體晶片是否 處於列零模式中可在中央處理單元7〇2軟體、記憶體控制 器708、動態隨機存取記憶體⑽本身或該三者之任何組合 中予以處置°在-些實施例中,如果確定運作於零模式 中,則在動態隨機存取記憶體模式暫存器(如控制暫存器 220)中被設定零模式旗標。 ° 125875.doc -12- 200836212 在一些實施例中,初始化一或多列之初始化請求的實行 方式係··在動態隨機存取記憶體控制暫存器22〇設定零模 式旗標,然後存取動態隨機存取記憶體7〇4中待初始化列 之列位址。然而,應瞭解在本發明之其他實施例中,初始 化一或多列之初始化請求也可藉由任何其他手段予以實 行,其中動態隨機存取記憶體704之控制器可與動態隨機 存取記憶體704中之列置零互相相關。 在一些實施例中,零模式旗標被設定時,動態隨機存取 記憶體控制器存取若干動態隨機存取記憶體列以在清除位 元之前對若干列置零。在—些實施例中,動態隨機存取記 憶體零模式旗標在該列被存取且被置零時自動清除,因此 動態隨機存取記憶體704自動恢復到正常模式。或者,使 用兩個不同之零模式旗標,—零模式旗標自行清除,並且 另一零模式旗標係經由額外命令予以明確清除,如上文所 述。最後’在-些替代實施例中,初始化值被放在動態隨 機存取記憶體704之緩衝資料接針上並且耗接至初始化邏 輯746,以初始化動態隨機存取記憶體7〇4至除零外之值, 如上文所述。 A如果初始化請求不是列置零請求,則零模式旗標不被設 定,並且一次一位置地初始化動態隨機存取記憶體7〇4, 如同習知動態隨機存取記憶體晶#。目&,在本發明之實 施例中’當習知軟體一次一位置地配置及初始化動態隨機 存取記憶體單元時,亦實現同時初始化一或多列動態隨機 存取記憶體單元以及相應之列對齊與大小配置以允許列初 125875.doc •13· 200836212 始化。因❿’動態隨機存取記憶體7Q4能夠以比習知動態 隨機絲記憶體晶片更快之速率被置零或初始化。 圖疋個々,L耘圖,其描繪了一種根據本發明實施例之 初始化動態隨機存取記憶體之方法8〇〇。在8〇2中,配置一 或多列複數個單元(比如單元322)。在—些實施例中,配置 或夕歹】包$判疋動恶隨機存取記憶體是否待運作於零 杈式操作中衫響思個決定之因素包含(但不限於)被請求 之α己丨思體里' 動悲隨機存取記憶體之類型、列之大小、應 用程式請求記憶體及使用中之作業系統。 當判定運作於零模式操作中時,可設定零模式旗標以表 =態隨機存取記憶體處於零模式操作中。只要該旗標被 没定,動態隨機存取記憶體就運作於零模式操作中。在一 段^定時期之後或設定之初始化請求數之後,可自動解除 零模式旗標,從而停止零模式操作。替代做法為,使用持 生零模式旗標。在此等實施例中’藉由用信號發送一用 以解除零模式旗標的命令,來解除零模式旗標。如果判定 動態隨機存取記憶體不是運作於零模式操作中,則不設定 5亥零杈式旗標。當不設定該零模式旗標時,一次一位置地 姆動態隨機存取記憶體中的單元,如同f知動 存取記憶體晶片。 $ 在-些實施例中,配置-或多列也包含增大配置大小至 列大小之單位。比如’如果—個請求之配置大小小於 小但大於臨限值,則該配置大小被增大至列大小之界限, 以使配置大小係以列大小為單位。由於整列在被存取^予 125875.doc -14- 200836212 以初始化而運作於零模式操作中時,以列大小為單位來配 置記憶體係有利的。 在804中’用信號發送—初始化請求以初始化被配置之 列比如中央處理單元(如中央處理單元7〇2)可發送一個 請求給控制暫存it (如控制暫存器22())以初始化一區塊之動 態隨機存取記憶體。在806中,一或多個經配置之列之每 一者中之單元在被存取之同時被初始化,如上文所述。具 體而言,在-些實施例中,初始化一或多個經配置之列包 含耦接複數個數位線至初始化邏輯(如初始化邏輯646),以 置放初始化值在複數個數位線上。該初始化值可係零或非 零初始化值。比如,該初始化邏輯可被耗接到接地以置放 零初始化值在數位線上。替代做法為,該初始化邏輯可被 耦接到至少一個緩衝資料接針,以置放非零初始化值在數 位線上。一次一列地耦接經配置列的單元至數位線(即, 存取)。當每列被耦接到數位線時’被耦接到數位線之列 中之每個單元同時被設定成該初始化值。一旦該列被初始 化,即解除該列與數位線之耦接。類似地,一旦動態隨機 存取圮憶體已經完成初始化記憶體,即解除該初始化邏輯 與數位線之耦接。 本發明可用其他具體形式予以體現且未背離本發明本質 特彳政在各方面中,描述之實施例被視為說明性而非限制 Μ 〇 JX| ,L i 口此’本發明之範圍是藉由隨附之請求項(而非藉由 月〕文说明内容)予以指示。來自請求項之同等物之含義與 1巳圍内的所有改變皆歸入其範疇内。 125875.doc -15- 200836212 【圖式簡單說明】 圖1是描述電腦系統如何使用記憶體之方塊圖。 圖2是描繪習知動態隨機存取記憶體内部架構之示意 圖。 圖3疋描繪習知動態隨機存取記憶體核心之内部架構示 意圖。 圖4疋描繪習知動態隨機存取記憶體單元之示意圖。 圖5疋描繪習知動態隨機存取記憶體感測放大器之示意 圖。 时圖6是描繪根據本發明實施例有初始化邏輯之感測放大 器之示意圖。 圖7是根據本發明實施例運用初始化邏輯之電腦系統之 方塊圖。 圖8是描繪根據本發明實施例初始化動態隨機存取記情 體之方法之流程圖。 〇思 【主要元件符號說明】 100 電腦系統 102 中央處理單元 104 記憶體 106 中央處理單元匯流排 108 記憶體控制器 110 吕己憶體匯流排 204 動態隨機存取記憶體 210 記憶體匯流排 125875.doc -16 - 200836212 212 控制接針 214 動態隨機存取記憶體控制器 216 動態隨機存取記憶體核心 218 資料接針 220 控制暫存器 316 動態隨機存取記憶體核心 322 記憶體單元 326 選擇信號線 330 輸出數位線 332 感測放大器 334 列位址解碼器 422 記憶體單元 424 電容器 428 電晶體 530a 數位線A 530b 數位線B 532 感測放大 534 NLAT(NMOS鎖存) 536 閘極 538 接地 540 ACT 542 Vcc電壓 544 閘極 630a 數位線A 125875.doc -17- 200836212
630b 數位線B 632 具有初始化邏輯功能的感測放大器 646 初始化邏輯 648 置零信號 700 使用初始化邏輯的電腦系統 702 中央處理單元 704 動態隨機存取記憶體 708 記憶體控制器 Γ 7 1 0 記憶體匯流排 746 初始化邏輯 800 初始化動態隨機存取記憶體 802 配置一或多列複數個單元 804 發送一個初始化請求信號 806 同時初始化每個被配置列之單元 125875.doc -18-
Claims (1)
- 200836212 十、申請專利範圍: 1 · 一種初始化動態隨機存取記憶體之方法 該方法包括: 在該動態隨機存取記憶體中配置一洗 或多列複數個單 元; 以初始化該一或多個經 用信號發送一個初始化請求 配置之列;及 在存取該一或多個經配置之列之每一 香時,同時初始2. 化該一或多個經配置之列之每一者中之所有單元。 如請求項1之方法,其中初始化該一 之每一者中之所有單元包括: 麵接複數個數位線至初始化邏輯, 在該複數個數位線上;及 或多個經配置之列 以置放一初始化值 藉由次一列耦接該一或多個經配置之列之每一者至 /複數個數位線,同時設定該一或多個經配置之列之每 一者中之所有單元至該初始化值。月长項1之方法’其中初始化該一或多個經配置之列 之每者中之該等單元,包括初始化該一或多個經配置 之列之每一者之單元到零初始化值及非零初始化值中之 一個。 4·如明求項1之方法,其中配置一或多列包括:增大記憶 體配置大小至列大小之單元。 如明求項1之方法,其中配置一或多列包含: #J &何時運作於零模式操作中;及 果判定運作於零模式操作中,則設定一個零模式旗 125875.doc 200836212 標。 6·如請!方法,進-步包括以下其中之-: χ疋時間期與—設定初始化請求數之-者後,自 動解除該零模式旗標;及 丨用以解除該零模式旗標之命令後,解除該 零杈式旗標。 7·如請求項5之方法,進一步包括·· 如果4零模式旗標未被設定,則-次-位置地初始化 該或多列之每一者中之該等單元。 8 · 如請求項5 $ t、、+ # . 、 / ,,、中判定何時運作於零模式操作中 包,·基於被要求之記憶體量、動態隨機存取記憶體之 歹j之大小、應用程式請求記憶體及使用中之作業 9. 系統中之-或多者m可時運作於零模式操作中。 一種動態隨機存取記憶體晶片,包括·· 靜曰Γ暫存态’其經組態成用以設定動態隨機存取記 憶體晶片模式操作,· 複數個單元,I—留-π / > 邏輯。之值; m恶成保存-代表邏輯丨或 複數個選擇線; 複數個數位線,· 一列位址解碼器,其經組態 ^一七夕政两 〜成用以解碼一列位址及經 由-^條選擇線來選擇_或多列單元,其中 多列單7G耦接該複數個單 S 之一者;A 之#者至該複數個數位線 125875.doc 200836212 初始化邏輯,當該控制暫存器設定該動態隨機存取記 憶體晶片以用於零模式操作時,該初始化邏輯經選擇性 耦接到該複數個數位線,其中該初始化邏輯置放一初始 化值於該複數個數位線上,使得被該列位址解碼器選擇° 之每列單元同時被充電至該初始化值。 ι〇·如請求項9之動態隨機存取記憶體晶片,其中進一步勺 括: /匕 中 感測放大器,該初始化邏輯被安置在該感測放大器 11·如請求項9之動態隨機存取記憶體晶片,其中該初始化 邏輯被耦接到接地與至少一個緩衝資料接針之一者,如 果該初始化邏輯被輕接到該至少一個緩衝資料接針,則 該初始化值是一非零值。 12. 如請求項9之動態隨機存取記憶體晶片,其中該控制暫 存器經組態成用以藉*設定—個零模式旗標,設定該動 態隨機存取記憶體晶片以用於零模式操作。 13. 如,求項12之動態隨機存取記憶體晶片,其中該控制暫 存器經組態成用以在—設定時間期與—設定初始化請求 數之一者後,自動解除該零模式旗標。 14·如請求項12之動態隨機存取記憶體晶片,其中該控制暫 存器經組態成用以在接收釗一铲 按收到^止零模式操作之命令 後,解除該零模式旗標。 15. —種電腦系統,包括: 一中央處理單元,妳έ日能#田、, /、、,、工組悲成用以用信號發送行初始 125875.doc 200836212 化請求;及 一或多個動態隨機存取却愔鲈S V “近蚀:仔取口己〖思體日日片,每一動態隨機存 取3己fe體晶片包括·· 一控制暫存器,其經組態成用以根據來自該中央處 理單元之肋始㈣求,設定該動態隨機存取記憶體晶 片以用於零模式操作; 複數個單元,每一單元經組態成保存一代表邏輯i 或邏輯〇之值; 複數個選擇線; 複數個數位線; 一列位位址解碼器,其經組態成用以解碼列位址及 藉由一條或多條選擇線來選擇一或多列單元,其中選擇 一或多列單元耦接該複數個單元之每一者至該複數個數 位線之一者;及 初始化邏輯,當該控制暫存器設定該動態隨機存取 兄憶體晶片以用於零模式操作時,該初始化邏輯經選擇 性耦接到該複數個數位線,其中該初始化邏輯置放一初 始化值於該複數個數位線上,使得被該列位址解碼器選 擇之每列單元同時被充電至該初始化值。 16.如請求項15之電腦系統,其中該一或多個動態隨機存取 5己體晶片之每一者進一步包括一感測放大器,該初始 化邏輯被安置在該感測放大器中。 17 ·如睛求項15之電腦系統,其中該初始化邏輯被麵接到接 地與至少一個緩衝資料接針之一者,如果該初始化邏輯 125875.doc 200836212 則該初始化值是一 被耦接到該至少一個緩衝資料接針 非零值。 18. 如請求項15之電腦系統 其中該控制暫存器經組態成用 19. 以藉由設定一個零模式旅# &旗“ ’设定該動態隨機存取記憶 體晶片以用於零模式操作。 如請求項18之電腦系統,其中該控制暫存器經組態成用 以在一设定時間期與一設定初始化請求數之一者後,自 動解除該零模式旗標。 2〇·如請求項18之電腦系統,其中該控制暫存器經組態成用 以在自該中央處理單元接收到一用以停止零模式操作之 命令後,解除該零模式旗標。 125875.doc
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/551,426 US20080094877A1 (en) | 2006-10-20 | 2006-10-20 | Faster initialization of dram memory |
Publications (1)
Publication Number | Publication Date |
---|---|
TW200836212A true TW200836212A (en) | 2008-09-01 |
Family
ID=39338713
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW096139346A TW200836212A (en) | 2006-10-20 | 2007-10-19 | Faster initialization of DRAM memory |
Country Status (4)
Country | Link |
---|---|
US (1) | US20080094877A1 (zh) |
JP (1) | JP2008146810A (zh) |
KR (1) | KR20080035980A (zh) |
TW (1) | TW200836212A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI831340B (zh) * | 2022-08-24 | 2024-02-01 | 大陸商北京歐錸德微電子技術有限公司 | 快速初始化裝置與方法以及積體電路設計驗證系統 |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP2691861A4 (en) * | 2011-03-30 | 2015-01-14 | Irdeto Bv | PROCEDURE FOR SAFEGUARDING A MEMORY FROM POOR ATTACK |
US9805802B2 (en) | 2015-09-14 | 2017-10-31 | Samsung Electronics Co., Ltd. | Memory device, memory module, and memory system |
KR102446677B1 (ko) * | 2015-11-26 | 2022-09-23 | 삼성전자주식회사 | 스토리지 컨트롤러의 동작 방법 및 상기 스토리지 컨트롤러를 포함하는 데이터 저장 장치의 동작 방법 |
GB2561011B (en) * | 2017-03-31 | 2021-03-17 | Advanced Risc Mach Ltd | Initialisation of a storage device |
US11137919B2 (en) | 2017-10-30 | 2021-10-05 | Arm Ltd. | Initialisation of a storage device |
US11600316B2 (en) | 2020-05-28 | 2023-03-07 | Rambus Inc. | DRAM security erase |
US11094393B1 (en) * | 2020-09-02 | 2021-08-17 | Qualcomm Incorporated | Apparatus and method for clearing memory content |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001291385A (ja) * | 2000-04-05 | 2001-10-19 | Nec Corp | 半導体記憶装置並びにその試験装置および試験方法 |
-
2006
- 2006-10-20 US US11/551,426 patent/US20080094877A1/en not_active Abandoned
-
2007
- 2007-10-19 KR KR1020070105362A patent/KR20080035980A/ko not_active Application Discontinuation
- 2007-10-19 JP JP2007272595A patent/JP2008146810A/ja not_active Withdrawn
- 2007-10-19 TW TW096139346A patent/TW200836212A/zh unknown
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI831340B (zh) * | 2022-08-24 | 2024-02-01 | 大陸商北京歐錸德微電子技術有限公司 | 快速初始化裝置與方法以及積體電路設計驗證系統 |
Also Published As
Publication number | Publication date |
---|---|
US20080094877A1 (en) | 2008-04-24 |
JP2008146810A (ja) | 2008-06-26 |
KR20080035980A (ko) | 2008-04-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TW200836212A (en) | Faster initialization of DRAM memory | |
TWI246648B (en) | Memory system with burst length shorter than prefetch length | |
US7243203B2 (en) | Pipeline circuit for low latency memory | |
US7411859B2 (en) | Multi-port memory device for buffering between hosts | |
US10067764B2 (en) | Apparatuses and methods for memory operations having variable latencies | |
KR101747570B1 (ko) | 가변 레이턴시들을 갖는 메모리 동작들을 위한 장치들 및 방법들 | |
US8914568B2 (en) | Hybrid memory architectures | |
JP5547741B2 (ja) | データをメモリ装置に再入力することなくページをプログラムするためのページバッファプログラムコマンド及び方法 | |
US7277996B2 (en) | Modified persistent auto precharge command protocol system and method for memory devices | |
US8966151B2 (en) | Apparatus and method for a reduced pin count (RPC) memory bus interface including a read data strobe signal | |
TWI498914B (zh) | 用於記憶體裝置之可變阻抗控制 | |
TWI380317B (en) | Memory device and method of operating nand memory | |
JP2008524748A (ja) | メモリシステムにおけるデータ再配置 | |
JP2013168169A (ja) | メモリ・デバイス、メモリ・デバイスを有するシステム、及び埋め込み型デバイスの動作方法 | |
TW201023203A (en) | Logical unit operation | |
JP2005182983A (ja) | バッファメモリを内蔵したフラッシュメモリ装置及びフラッシュメモリシステム | |
TWI838563B (zh) | 串列記憶體設備i/o模式選擇 | |
TW201104693A (en) | Replacing defective memory blocks in response to external addresses | |
US20120213016A1 (en) | Semiconductor memory device | |
TWI408692B (zh) | 記憶體控制器及外部記憶體裝置之間的位址轉換 | |
US20160188252A1 (en) | Method and apparatus for presearching stored data | |
US20160124640A1 (en) | Memory system and method of operating the same | |
US10817974B2 (en) | Memory device and memory system including the same | |
US8374040B2 (en) | Write bandwidth in a memory characterized by a variable write time | |
US20060184716A1 (en) | Non-volatile memory device and control method thereof |