TH26004A - New time generation device, the clock signal with the delay sector is cascaded. - Google Patents

New time generation device, the clock signal with the delay sector is cascaded.

Info

Publication number
TH26004A
TH26004A TH9601001431A TH9601001431A TH26004A TH 26004 A TH26004 A TH 26004A TH 9601001431 A TH9601001431 A TH 9601001431A TH 9601001431 A TH9601001431 A TH 9601001431A TH 26004 A TH26004 A TH 26004A
Authority
TH
Thailand
Prior art keywords
delay
group
clock
new time
integrated circuit
Prior art date
Application number
TH9601001431A
Other languages
Thai (th)
Inventor
จอห์นวิลเลียม ยูเลค นาย
มาร์กฟรานซิส รัมริช นาย
Original Assignee
นายโรจน์วิทย์ เปเรร่า
นาย ธเนศเปเรร่า
นาย โรจน์วิทย์เปเรร่า
Filing date
Publication date
Application filed by นายโรจน์วิทย์ เปเรร่า, นาย ธเนศเปเรร่า, นาย โรจน์วิทย์เปเรร่า filed Critical นายโรจน์วิทย์ เปเรร่า
Publication of TH26004A publication Critical patent/TH26004A/en

Links

Abstract

สัญญาณเข้านาฬิกาจะถูกส่งไปยังเส้นการหน่วงที่ประกอบด้วยการต่อเรียงของกลุ่ม ของอุปกรณ์การหน่วงที่สร้างในรูปแบบวงจรรวมสำหรับการให้กลุ่มของสัญญาณนาฬิกาที่ถูกหน่วงที่ การต่อแยกตามลำดับของเส้นการหน่วง วงจรเลือกที่ตอบสนองต่อสัญญาณการทำให้สอดคล้องตาม แนวนอนที่ส่งเข้ามาจะต่อหนึ่งที่ถูกเลือกของการต่อแยกไปยังจุดออกสำหรับการให้สัญญาณนาฬิกา ออกที่ถูกหน่วงที่ของตรงกับสัญญาณการทำให้สอดคล้อง เพื่อลดจำนวนการต่อแยกที่ต้องการเพื่อให้ การกระจายลำดับการหน่วงน้อยที่สุดที่กำหนด และการหน่วงรวมน้อยที่สุดที่กำหนดสำหรับอุปกรณ์ การหน่วงซึ่งจะเปลี่ยนแปลงในการหน่วงจากวงจรรวมหนึ่งไปอีกวงจรหนึ่ง ดังนั้นการต่อแยกจะ ถูกแยกกันหนึ่งอุปกรณ์สำหรับกลุ่มแรงของอุปกรณ์การหน่วง และถูกแยกจากกันมากกว่าหนึ่งอุปกรณ์ สำหรับอย่างน้อยกลุ่มที่สองของอุปกรณ์ The clock input is sent to a delay line consisting of a concatenation of groups. Of the damping device generated in an integrated circuit format for providing a group of damped clock signals that Sequential interconnection of the damping lines. Selector circuit that responds to the compliance signal. The horizontal transmitted will follow the selected one of the splice to the exit point for clock signaling. Delayed output at one of the corresponding signal To reduce the number of splits needed to make Defined minimum sequence distribution And the minimum total delay required for the device. Delay, which changes in the delay from one integrated circuit to another. Therefore, the connection will be Separate, one for the force group of the damping device And being separated from more than one device For at least the second group of devices

Claims (1)

1. อุปกรณ์การสร้างเวลาใหม่สัญญาณนาฬิการวมประกอบด้วย เส้นการหน่วงที่ประกอบด้วย การต่อเรียงของกลุ่มอุปกรณ์การหน่วงที่สร้างในแบ บวงจรรวมและตอบสนองต่อสัญญาณเข้านาฬิกาสำหรับการให้กลุ่มของสัญญาณนาฬิกาที่ถูกหน่วง ที่การต่อแยกตามลำดับ วงจรเลือกที่ตอบสนองต่อสัญญาณการทำให้สอดคล้องที่ส่งเข้ามาสำหรับการต่อ หนึ่ง ที่ถูกเลือกของการต่อแยกไปยังจุดออกเพื่อให้สัญญาณออกนาฬิกาที่ถูกหน่วง ซึ่งมีของตรงกับ สัญญาณการทำให้สอดคล้องโดยที่ จำนวนของอุปกรณ์การหน่วงระหว่างบางการต่อแยกจะเปลแท็ก :1. New time generating equipment, the combined clock signal consists of Delay lines that contain The concatenation of the damping device groups created in The integrated circuit and responds to the clock input for providing a group of damped clock signals. At sequential connection Selective circuit that responds to the conformity signal sent for the selected connection of the splitter to the exit point to provide a delayed clock output. Which has matched with Alignment signal where The number of damping devices between some splitters is tagged:
TH9601001431A 1996-05-07 New time generation device, the clock signal with the delay sector is cascaded. TH26004A (en)

Publications (1)

Publication Number Publication Date
TH26004A true TH26004A (en) 1997-07-16

Family

ID=

Similar Documents

Publication Publication Date Title
KR960705450A (en) A LOCAL AREA NETWORK FOR SIMULTANEOUS, BI-DIRECTIONAL TRANSMISSION OF VIDEO BANDWIDTH SIGNALS
TW278152B (en) A design method of clock generating circuit and pll circuit and semi-conductor device combined with clock generating circuit
BRPI0409327A (en) device for generating an output audio signal based on an input audio signal, method for providing an output audio signal based on an input audio signal and apparatus for providing an output audio signal
DE69830521D1 (en) Automatic circuit tester for semiconductor devices
EP0228214A3 (en) Apparatus and associated methods for converting serial data pattern signals transmitted or suitable for transmission over a high speed synchronous serial transmission media, to parallel pattern output signals
SE9502311D0 (en) Add / drop multiplexer node
CA2017579A1 (en) Communication circuit fault detector
KR970024572A (en) Clock Reset Device with Cascaded Delay Stage
TW325608B (en) Timing signal generation circuit and a display device using such a circuit
KR860008670A (en) Switching system and interface unit
TH26004A (en) New time generation device, the clock signal with the delay sector is cascaded.
SE9402021D0 (en) Three-stage selector unit (ATM-adapted)
HK15589A (en) Voice generating devices
SE9601945D0 (en) Device and method in a telecommunications system
KR970056141A (en) Speed conversion circuit for E1 / T1 matching
ES2160126T3 (en) SYSTEM, METHOD AND PREDICTIVE CONTROL MODULE.
CN220067430U (en) All-optical pulse conversion equipment
DE602004029352D1 (en) CLAMPING SWITCH FOR COMBATING PARASITIC COUPLING
KR970019562A (en) Input / Output Clock Frequency Control Circuit of Digital Composite Video Equipment
JP3005997B2 (en) Synchronous multiplex method
KR930015429A (en) High speed multiplexing device for AUG signal formation of TUG 2 / C3 signals
JP2721200B2 (en) Network tester
TW338220B (en) Variable wiring circuits and the semiconductor circuit using the variable wiring circuit
KR970056286A (en) 24x3 crossover switch circuit for test access in synchronous transmission systems
SE9704278D0 (en) A general switch and a switching method