TH21910A - หน่วยมัลดิเพล็กซิ่ง/ดีมัลดิเพล็กซิ่ง - Google Patents
หน่วยมัลดิเพล็กซิ่ง/ดีมัลดิเพล็กซิ่งInfo
- Publication number
- TH21910A TH21910A TH9401002180A TH9401002180A TH21910A TH 21910 A TH21910 A TH 21910A TH 9401002180 A TH9401002180 A TH 9401002180A TH 9401002180 A TH9401002180 A TH 9401002180A TH 21910 A TH21910 A TH 21910A
- Authority
- TH
- Thailand
- Prior art keywords
- circuit
- multiplexing
- input
- subsurface
- silicon surface
- Prior art date
Links
Abstract
การประดิษฐ์นี้เกี่ยวข้องกับหน่วยมัลติเพล็กซึ่ง/ดีมัลติเพล็กซิ่ง ที่เป็นวงจรรวม และเป็นบล็อคบนผิวหน้าย่อยของผิว หน้า ซิลิคอน เช่น วงจร Bi-COMS แบบดิจิตอล และ การใช้เซดชั่นของ CMOS ที่วางอยู่บนวงจรดังกล่าว ที่ซึ่งผิวหน้าย่อยที่หนึ่ง ของ ผิวหน้า ซิลิคอนมีชุดที่หนึ่ง (41') ของวงจรอินพุทและเอ้าท์ พุท แ และผิวหน้าย่อยที่สองมีชุดที่สอง (41'') ของวงจรอินพุทและ เอ้าท์ พุท บริเวณ (50) จะตั้งอยู่บนผิวหน้าซิลิคอน ระหว่างผิวหน้า ย่อย ที่หนึ่งและที่สอง หรือตั้งอยู่ในลักาณะสอดรับกัน และใช้ เพื่อ ยึดตรรกควบคุม (51) หน่วยความจำ (52) วงจรบัฟเฟอร์ (53) การ จัด การวงจรสำหรับการ ซิงโครไนซ์ (54) และตัวนำที่จำเป็น และทำหน้า ที่ประมวลสัญญาณ, เก็บสัญญาณ และ ส่งสัญญาณที่ประมวลแล้วไปบน วงจร เอ้าท์พุทท่เลือกทั้งเมื่อทำการมัลติเพล็กซิ่ง และ ดีมัลติ เพล็ก ซิ่งสัญญาณ
Claims (1)
1. หน่วยมัลติเพล็กซึ่ง/ ดีมัลติเพล็กซึ่ง ที่สร้างเป็นวงจรรวม และที่สร้างเป็น บล็อกบนผิวย่อยของผิวหน้าซิลิคอน เช่น วงจร Bi-CMOS แบบดิจิตอล และการใช้เซคชั่น ของ CMOS ไว้บนวงจรดังกล่าว ที่ซึงผิวหน้าย่อยที่หนึ่งของผิวหน้า ซิลิคอนที่ใช้จะมีชุดที่ หนึ่ง (41\') ของวงจรอินพุทและเอ้าท์พุท ของสัญญาณ และผิวหน้าย่อยที่สองจะมีชุดที่สอง (41\'\') ของวงจรอินพุทและเอ้าท์พุท ที่ซึ่งกำกับโดยลักษณะที่บริเวณ (50) ซึ่งตั้งอยู่ บนผิว หน้าซิลิคอน ระหว่างผิวหน้าย่อยที่หนึ่งและที่สอง หรือใน ลักษณะที่สอดรับกัน และซึ่งแท็ก :
Publications (1)
| Publication Number | Publication Date |
|---|---|
| TH21910A true TH21910A (th) | 1996-11-20 |
Family
ID=
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE3879911D1 (de) | Cmos-eingangspufferempfaengerkreis. | |
| EP0618695A3 (en) | Multiplex encoded data signals. | |
| DE69120751D1 (de) | System zur Datenübertragung zwischen Chips von integrierten Schaltungen | |
| DE3789291D1 (de) | Videosignalerzeugungsschaltung. | |
| PT969472E (pt) | Formato de bloco de dados para um portador de software e aparelho associado | |
| KR960015532A (ko) | 디지탈영상신호의 입출력회로, 기록장치 및 재생장치 | |
| WO2001097532A3 (de) | Verteilereinrichtung einer datensignal-verarbeitungsanlage und datensignal-verarbeitungsanlage | |
| EP0292099A3 (en) | Clock scheme for vlsi systems | |
| EP0597647A3 (en) | Image signal coding. | |
| DE69416880D1 (de) | CMOS Schaltungen zur Erzeugung mehrphasiger Taktsignalen | |
| CA2185800A1 (en) | Pipeline processing of still images adapted for real time execution of digital video effects | |
| DE3784769D1 (de) | Videosignal-verarbeitungsschaltungen. | |
| DE50014068D1 (de) | Datenübertragungseinrichtung | |
| DE3483130D1 (de) | Cmos-uebertragungsschaltung. | |
| NL191426C (nl) | CMOS ingangsbuffertrap. | |
| TH21910A (th) | หน่วยมัลดิเพล็กซิ่ง/ดีมัลดิเพล็กซิ่ง | |
| CA2108725A1 (en) | Expansible High Speed Digital Multiplexer | |
| SE9303340D0 (sv) | Multiplexerande/demultiplexerande enhet | |
| EP0637189A3 (en) | Audio signal processing circuit. | |
| DE3782124D1 (de) | Schaltungen zur verarbeitung des chrominanzsignals. | |
| GB2297228A (en) | Forming a higher hierarchy level signal in a synchronous digital communication system | |
| DE50001088D1 (de) | Kabel-sparschaltung | |
| ATE107451T1 (de) | Schutzvorrichtung für übertragungssysteme digitaler signale. | |
| WO1999001008A3 (en) | Cross connection element and data transmission network | |
| DE69110999D1 (de) | Dynamische Pufferschaltung. |