SU998971A1 - Параллельный анализатор частотного спектра - Google Patents

Параллельный анализатор частотного спектра Download PDF

Info

Publication number
SU998971A1
SU998971A1 SU813334672A SU3334672A SU998971A1 SU 998971 A1 SU998971 A1 SU 998971A1 SU 813334672 A SU813334672 A SU 813334672A SU 3334672 A SU3334672 A SU 3334672A SU 998971 A1 SU998971 A1 SU 998971A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
input
output
inputs
switch
Prior art date
Application number
SU813334672A
Other languages
English (en)
Inventor
Наум Филиппович Воллернер
Альберт Никитович Фойда
Олег Трофимович Чигирин
Юрий Трофимович Чигирин
Original Assignee
Предприятие П/Я В-8117
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8117 filed Critical Предприятие П/Я В-8117
Priority to SU813334672A priority Critical patent/SU998971A1/ru
Application granted granted Critical
Publication of SU998971A1 publication Critical patent/SU998971A1/ru

Links

Landscapes

  • Spectrometry And Color Measurement (AREA)

Description

Изобретение относитс  к электроизмерительной технике и предназначено дл  измерени  амплитуд гармонических составл ющих сигналов сложной формы.
Известны анализаторы спектра,содержащие несколько каналов, каждый из которых состоит из полосового фильтра, детектора и интегратора l.
Однако точность измерени  их недостаточна .
Наиболее близким техническим решением к изобретению  вл етс  анализатор , содержаь ий группы полосовых фильтров с детекторами и интеграторами , коммутаторы, ключи, делитель, формирователь периода, счетчики и генераторы 2.
Недостатком известного анализскгора  вл етс  ограниченна  точность измерени  из-за большого времени калибровки.
Цель изобретени  - повышение точности измерени  путем уменьшени  времени калибровки каналов.
Эта цель достигаетс  тем, что в параллельный анализатор частотного спектра, содержащий и каналов измерени , каждый из которых состоит из последовательно соединенных полрсового фильтра, детектора и интегра-. тора, при этом выходы интеграторов всех кансшов через первый коммутатор подключены к индикатору, а входы каналов объединены и соединены через входной блок с выходом второго коммутатора , один вход которого соединен с входом устройства, а другой подключен к выходу первого ключа,
10 один вход последнего подключен к выходу генератора эталонного сигнгша, а другой через счетный триггер соединен с первым входом первого счетчика и одновременно с выходом эле15 мента И, один вход которого подключен к выходу первого счетчика, второй вход последнего соединен с выходом генератора импульсов и с входом делител , подключенного к входу второго .

Claims (2)

  1. 20 ключа, второй вход которого через формирователь периода соединен с выходом третьего коммутатора1, дополнительно введены четыре счетчика, два регистра пам ти, три группы дешифра25 торов и два дешифратора, первый из которых своими входами подключен к выходу второго счетчика, к выходам обоих регистров пам ти и к выходу счетного триггера через последова30 тельно соединенные третий и четвертый счетчики, а своим выходом - к второму входу элемента и, входы второго дешифратора подключены к выходу второго ключа и к его входу через п тый счетчик, а выход подключен к объединенным входам второго счетчик и регистров пам ти, входы всех групп дешифраторов подключены попарно к выходам полосовых фильтров соо ветствующих каналов измерени , их третьи входы объединены и соединены с выходом п того счетчика, а выходы подключены к входам третьего коммутатора . На чертеже представлена структур нал схема анализатора. Он состоит из коммутатора 1, вход ного блока 2, каналов 3-8 измерени  каждый из которых состоит из последо вательно соединенных полосовых фильт ров 9, детекторов 10, интеграторов 11, коммутатора 12, индикатора 13, группы 14-16 дешифраторов коммутатора 17, формировател  18 периода первого и второго ключей 19 и 20, г.енератора 21 импульсов, делител  2 счетчиков 23 - 26, счетного триггера 27, генератора 28 эталонного сигнала элемента 29 И, счетчика 30, дешифраторов 31 и 32 и регистров 33 и 34 пам ти. Параллельный анализатор частотного спектра работает следующим образом . При измерении отдельных гармонических составл ющих на входы фильтров 9 каналов 3-8 через коммутатор 1 и входной блок 2 поступает исследуемый сигнал. Выделенные в каждом канале 3-8 фильтрами 9 гармоники выпр мл ютс  детектбрс1ми 10, усредн ютс  интеграторами 11 и через коммутатор 12 поступают на индикатор 13. Кроме того, напр жение с каждого фильтра 9 поступает на дешифраторы групп 14 - 16, которые управл ютс  сигналом, сформированным счет чиком 30. В первый момент времени через дешифратор группы 14 проходит сигнал с фильтра 9 канала 3, который через коммутатор 17 поступает на формирователь 18 периода, который вырабатывает интервал, равный периоду измер емой гармоники. На это врем  открываетс  ключ 19 и через дешифратор 31 на вход счетчика 23 после делител  22 поступают сигналы с генератора 21 импульсов. После окончани  интервала, вырабатываемого формирователем 18 периода, переключаетс  счетчик 30. При этом дешифратор группы 14 выдел ет сигнал полосового фильтра канала 4, который через коммутатор 17 поступает на формирователь. 18 периода. Формирователь 18 периода вырабатывает интервал , равный-периоду гармоники. выделенной каналом 4. На это врем  открываетс  ключ 19 и через дешифратор 31 на вход регистра 33 пам ти после делител  22 поступают сигналы с генератора 21 импульсов. После окончани  интервала, вырабатываемого формировател  18 периода, переключаетс  счетчик 30 и т.д. Таким образом, в регистрах 33 и 34 пам ти последовательно запоминаютс  коды, пропорциональные периодам гармоник, выбранной группы каналов 3,4. Число импульсов, поступающих на счетчик 23 и регистры 33 и 34 пам ти, пропорционально периоду выбранной гармоники . Это число имцульсов запоминаетс  и хранитс  соответственно в счетчике 23 и регисарах 33 и 34 пам ти на врем  калибровки. Кроме того, сигналы генератора 21 импульсов поступают на счетчик 24, работающий,в непрерывном режиме. Выходы всех разр дов счетчика 24 и дешифратора 32 соединены с элементом 29 И, а выходе которого по вл етс  сигнал при равенстве кодов счетчиков 23 и 24. При этом сигнал с выхода элемента 29 И поступает на вход счетного триггера 27 и сбрасывает в нуль счетчик 24. При равенстве кодов частота йчетного триггера 27 будет равна частоте выбранной гармоники. Управление ключом 20 осуществл етс  счетным триггером 27, который разрешает прохождение сигналов генератора 28 эталонного сигнала на вход коммутатора 1 -И входного блока 2. После выделени  несколькихгармоник одной частоты, значение которой хранитс  в счетчике 23, счетчик 26 вырабатывает сигнал , измен ющий состо ние счетчика 25. При этом на второй вход элемента 29 И через дешифратор 32 поступает код регистра 33 Пс1м ти. После выделени  нескольких гармоник этой частоты счетчик 26 вырабатывает сигнал , измен ющий состо ние счетчика 25 и т.д. Таким образом, во врем  калибровки на входной блок 2 через коммутатор 1 будет поступать сигнал, содержащий одинаковое количество периодов гармоник. Число гармоник в этом сигнале будет определ тьс  свойствами фильтров каналов 3-8. Таким образом, повышение точности измерени  достигаетс  благодар  тому, что калибровочный сигнал формируетс  одновременно дл  нескольких каналов измерени  анализатора, которые объединены в группы. Формула изобретени  Параллельный анализатор частотного Спектра,содержащий п, каналов измерени , каждый из которых состоит из последовательно соединенных поло сового фильтра, детектора, и интегра тора, при этом выходы интеграторов всех каналов через первый коммутато подключены к индикатору, а входы ка налов объединены и соединены через входной блок с выходом второго комг мутатора, один вход которого соединен с вхбдом устройства, а другой подключен к выходу первого ключа, оДин вход последнего подключен к вы ходу генератора этгшонного сигнала, а другой через счетный триггер соединен с первым входом первого счетчика и с выходом элемента И, один вход которого подключен к выходу первого счетчика,.второй вход последнего соединен с выходом генерато импульсов и с входом делител , подключенного к входу второго ключа, второй вход которого через формирователь периода соединен с выходом третьего коммутатора, отличаю UI и и-с   тем, что с целью повьоиени  точности измерени , в него вбедены четыре счетчика, два регистра пам ти, три группы дешифрагорев и два дешифратора, первый из которых своими входами подклйчен к выходу второго счетчика, к входам обоих регистров пам ти, к выходу счетного триггера через последовательно соединенные третий и четвертый счетчики, а своим выходе - к второму входу элемента И, входы второго дешифратора подключены к выходу второго, ключа и к его входу через п тый счетчик, а выход подключен к объединенным входам второго счетчика и обоих регистров пам ти, входы всех групп дешифраторов подключены попарно к выходам полосовых фильтров соответствующих каналов измерени , их третьи входы объединены и соединены с выходом п того счетчи са, а выходы подключены к входам третьего коммутатора .. Источники информации, прин тые во внимание при экспертизе 1.Мирский Г. Аппаратурное определение характеристик случайных процессов. М., 1972, с..234-247.
  2. 2.Авторское свидетельство СССР 720370, кл. G01R 23/16, 1977.
    гча-н
SU813334672A 1981-09-07 1981-09-07 Параллельный анализатор частотного спектра SU998971A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813334672A SU998971A1 (ru) 1981-09-07 1981-09-07 Параллельный анализатор частотного спектра

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813334672A SU998971A1 (ru) 1981-09-07 1981-09-07 Параллельный анализатор частотного спектра

Publications (1)

Publication Number Publication Date
SU998971A1 true SU998971A1 (ru) 1983-02-23

Family

ID=20975583

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813334672A SU998971A1 (ru) 1981-09-07 1981-09-07 Параллельный анализатор частотного спектра

Country Status (1)

Country Link
SU (1) SU998971A1 (ru)

Similar Documents

Publication Publication Date Title
SU998971A1 (ru) Параллельный анализатор частотного спектра
JPS61278766A (ja) カウンタ装置
SU849478A1 (ru) Селектор импульсов
SU1170374A2 (ru) Анализатор частотного спектра
SU651268A1 (ru) Способ измерени фазового сдвига и устройство дл его осуществлени
SU900209A1 (ru) Анализатор частотного спектра
SU720370A1 (ru) Анализатор частотного спектра
SU924605A1 (ru) Анализатор частотного спектра
SU773567A1 (ru) Цифровой анализатор интервалов времени
SU840763A1 (ru) Анализатор спектра
SU1402822A1 (ru) Устройство дл контрол параметров ударов
SU741178A1 (ru) Цифровое устройство дл сличени частот
SU813800A1 (ru) Анализатор спектра частотно-модули-РОВАННыХ СигНАлОВ
SU817604A1 (ru) Устройство преобразовани фазовогоСдВигА B цифРОВОй КОд
SU964994A2 (ru) Анализатор спектра частотно-модулированных сигналов
SU940085A1 (ru) Фазометр
SU1246018A1 (ru) Анализатор частотного спектра
SU959094A1 (ru) Устройство дл определени амплитудных характеристик случайных процессов
SU785786A1 (ru) Анализатор дл контрол параметров радиоэлектронной аппаратуры
SU959104A1 (ru) Устройство дл определени условного математического ожидани
SU1688173A1 (ru) Устройство дл измерени среднего значени амплитуды установившегос напр жени
SU661398A1 (ru) Устройство дл измерени сдвига фаз
SU896559A1 (ru) Устройство дл определени предела текучести материала
SU748269A1 (ru) Формирователь измерительного интервала цифрового частотомерапериодомера
SU1439676A1 (ru) Устройство дл контрол магнитных дисков