SU993175A1 - Wide-band amplifier checking device - Google Patents

Wide-band amplifier checking device Download PDF

Info

Publication number
SU993175A1
SU993175A1 SU802991504A SU2991504A SU993175A1 SU 993175 A1 SU993175 A1 SU 993175A1 SU 802991504 A SU802991504 A SU 802991504A SU 2991504 A SU2991504 A SU 2991504A SU 993175 A1 SU993175 A1 SU 993175A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
pulse
signal
voltage
Prior art date
Application number
SU802991504A
Other languages
Russian (ru)
Inventor
Виктор Андреевич Сергеев
Сергей Андреевич Миронов
Олег Владимирович Отраднов
Юрий Николаевич Шувалов
Петр Константинович Шелипов
Original Assignee
Предприятие П/Я А-1586
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1586 filed Critical Предприятие П/Я А-1586
Priority to SU802991504A priority Critical patent/SU993175A1/en
Application granted granted Critical
Publication of SU993175A1 publication Critical patent/SU993175A1/en

Links

Landscapes

  • Testing Electric Properties And Detecting Electric Faults (AREA)
  • Amplifiers (AREA)

Description

Изобретение относитс  к электро измерительной технике и может быть использовано дл  контрол  усилителей вырабатывающих сигналы, пропорциональные производной от входных импульсных сигналов.The invention relates to electrical measuring technology and can be used to control amplifiers producing signals proportional to the derivative of the input pulse signals.

Известно устройство дл  контрол  усилительного блока, содержащее блоки сравнени , формирователи импульсов , блоки совпадени  и триггеры индикаиии flj.A device for monitoring an amplifying unit is known, comprising comparison units, pulse shapers, coincidence blocks, and flj indication triggers.

Недостатком устройства  вл етс  невозможность определени  вида искажени  реальный сигналов и оценки характера неисправности усилительного блока.The disadvantage of the device is the impossibility of determining the type of distortion of the real signals and assessing the nature of the malfunction of the amplifying unit.

Наиболее близкое к предлагаемому, устройство дл  контрол  широкополосного усилител  содержит два блока сравнени , фазоинвертор, четыре элемента совпадени , четыре формировател  импульсов, семь триггеров индикации, генератор тактовых импульсов, источник испытательного напр жени  иёточника опорных напр жений 2,Closest to the proposed one, the device for controlling a wideband amplifier contains two comparison units, a phase inverter, four coincidence elements, four pulse shapers, seven indication triggers, a clock generator, a source of test voltage, and a reference voltage source 2,

Недостатком этого устройства  вл етс  зёшисимость результатов кон роп  от разброса коэффициентов усилени  урилителей..A disadvantage of this device is the dependence of the results of counterparts on the spread of the amplifiers of the prioritizers.

Цель изобретени  - повышение достоверности контрол .The purpose of the invention is to increase the reliability of the control.

Указанна  цель достигаетс  тем, что в устройство дл  контрол  широкополосного усилител  содержащее первый и второй блоки сравнений, первые входы которых соединены с выходом контролируемого широкополосного усилител  и с входом фазоинвертора, вы10 ход которого соединен с первыми входами первого и второго элементов совпадени , выход первого блока сравнени  через первый формирователь импульса соединен с вторым входом пер15 вого элемента совпадени , второй вход второго элемента совпадени  соединен с выходом второго формировател  импульса , выход генератора тактовых импульсов соединен с управл ющим вхо20 дом источника испытательного напр жеН1  , выход которого соединен с входом контролируемого широкополосного усилител , первый, второй, третий, четвертый , п тый, шестой и седьмой триггеры This goal is achieved in that the device for controlling a broadband amplifier contains the first and second blocks of comparisons, the first inputs of which are connected to the output of a controlled wideband amplifier and the phase inverter input, the output of which is connected to the first inputs of the first and second elements of the match, the output of the first comparison unit through the first pulse shaper is connected to the second input of the first coincidence element, the second input of the second coincidence element is connected to the output of the second pulse shaper ca, clock generator output coupled to the control house vho20 zheN1 source voltage test, an output connected to an input of controllable wideband amplifier, the first, second, third, fourth, fifth, sixth and seventh flip-flops

25 индикации, выход второго элемента совпадени  соединен с единичным входом третьего триггера индикации, нулевой вход которого соединен с нулевым входом четвертого триггера индикации, 25, the output of the second matching element is connected to the single input of the third display trigger, the zero input of which is connected to the zero input of the fourth display trigger,

Claims (2)

30 единичный вход которого соединен с ьыходом первого элемента совпадени  выход второго блока сравнени  соединен с единичным входом п того триггера индикации, нулевой вход которог соединен с нулевыми входами третьего пестого и седьмого триггеров индикаНИИ , с выходом .генератора тактовых импульсов и входом третьего формировател  импульса, выход третьего эле мента совпадени  присоединен к единичному входу шестого триггера индикации ,.выход первого блока сравнени , соединен с входом четвертого формировател  импульса, с установочным входом п того формировател  импульса , выход первого формировател  импульса подключен к входу второго формировател  итипульса, управл ющий вход второго блока сравнени  присоелинен к первому выходу третьего формировател  импульса, второй выход которого подключен к входу п того формировател  импульса и к единичному входу второго триггера индикации генератора тактовых импульсов соединен с первым входом четвертого элемента совпадени , второй вход которого подключен к выходу п того фор мировател  импульса, выход четвертого элемента совпадени  присоединен к единичному входу седьмого триг гора индикации, выход четвертого формировател  импульса соединен с первьлм входом третьего элемента сов падени , первый и второй источники опорных напр жений, введены образnoBfjHi широкополосный усилитель, дополнительный блок сравнени , ключевой элемент, первый и второй аттеню аторы напр жени , амплитудный детек тор, первый и второй элементы ИЛИ, причем выход исто.чника испытательно напр жени  соединен с входом образцового широкополосного усилител , выход которого подключен к первому входу дополнительного блока сравнени  , второй вход которого соединен к выходу первого источника опорного напр жени , выходы первого и второг источников, опорных напр жений соответственно через первый и второй ат тенюаторы напр жени  соединены с вт рыми входами соответственно первого и второго блоков сравнени , выход контролируемого широкополосного уси лител  через ключевой элемент подключен к входу амплитудного детекто ра, выход которого присоединен к уп равл ющим входам первого и второго аттенюаторов напр жени , выход дополнительного блока сравнени  соеди нен с управл ющим входом ключевого элемента, выход первого блока сравнени  подключен к единичному входу первого триггера индикации и к второму входу третьего элемента совпадени  , выход первого элемента совпа дени  подключен к первому входу первого элемента ИЛИ, выход которого присоединен к нулевому входу первого триггера индикации, второй вход первого элемента ИЛИ соединен с выходом генератора тактовых импульсов и первым входом второго элемента ИЛИ, второй вход которого подключен к выходу первого элемента совпадени , выход второго элемента ИЛИ присоединен к нулевому входу второго триггера индикации, выход третьего элемента совпадени  присоединен к третьему входу первого элемента ИЛИ. На чертеже приведена блок-схема устройства. Устройство содержит генератор 1 тактовых импульсов, источник 2 испытательного напр жени , фазоинвертор 3, первый источник 4 опорного напр жени  первый и второй блоки 5 и 6 сравнени , второй источник 7 опорного напр жени , первый, второй, третий, четвертый и п тый формирователи 8-12 импульсов, первый, второй , третий и четвертый элементы 13-16 совпадени , первый, второй, третий, четвертый, п тый, .шестой, седьмой триггеры 17 -, 23 индикации, образцовый широкополосный усилитель 24, дополнительный блок 25 сравнени , ключевой элемент 26, амплитудный детектор 27, первый и второй аттенюаторы 28 и 29 напр жени , первый и второй элементы 30, 31 ИЛИ и контролируемый широкополосный усилитель 32. Устройство работает следующим образом. При неисправном состо нии контролируемого широкополосного усилител  32 двухпол рный сигнал на его выходе отсутствует. Генератор 1 тактовых импульсов запускает третий формирователь 10 импульсов,задним фронтом импульса которого запускаетс  п тый формирователь 12 импульсов и включаетс  второй триггер 18 индикации, характеризующий сигнал Неисправность. С выхода первого элемента 13 совпадени  через второй элемент 31 ИЛИ включающий сигнал на второй триггер 18 индикации не поступает, и он остаетс  во включенном состо нии. Задний фронт сигнала с генератора 1 тактовых -импульсов поступает на первый вход четвертого элемента 16 совпадени , на втором входе которого продолжает действовать сигнал с выхода п того формировател  12 импульсов, так как на вход установки начальных условий п того формировател  12 импульсов сигнал с выхода первого блока 5 сравнени  не поступает . Поэтому на выходе четвертого элемента 16 совпадени  формируетс  сигнал, включающий седьмой триггер 23 индикации, характеризующий сигнал Нет сигнала. При наличии на выходе контролируемого широкополосного усилител  32 отрицательной посто нной величины напр жени  генератор 1 тактовых импульсов запускает третий формирователь 10 импульсов, сигнал с которого поступает на управл ющий вход второго блока 6 сравнени , уменьша  величину его отрицательного порогового напр жени . Так как отрицательное выходное напр жение контрол руемого широкополосного усилител  3 превышает уменьшенное пороговое напр жение второго блока 6 сравнени , то на его выходе формируетс  сигнал включающий п тый триггер 21 индикации , характеризующий неисправност Отрицательный перепад, Задний фро сигнала с выхода третьего формировател  10 импульсов включает второй триггер 18 индикации, характеризующ сигнал Неисправность. При наличии на выходе контролиру мого усилител  32 положительной пос то нной величины напр жени  срабаты вает первый блок 5 сравнени , на .выходе которого формируетс  перепад напр жени , фронтом которого запускаетс  четвертый формирователь 11 импульсов, запрещающий срабатывание третьего элемента 15 совпадени . По окончании импульса запрета, при наличии перепада напр жени  с выхода первого блока 5 сравнени  срабатывает третий элемент 15 совпадени  сигнал с выхода которого включает шестой триггер 22 индикации, характеризующий сигнсш Положительный перепад. Выходным сигналом третьег элемента 15 совпадени .через первый элемент 30 ИЛИ выключаетс  перебрасываетс  в нулевое состо ние) первый триггер 17 индикации. При наличии на выходе усилител  32 одиночного импульса положительной пол рности на выходе первого блока 5 сравнени  формируетс  одиночный импульс, запускающий первый формирователь 8 импульсов, а затем второй формирователь 9 импульсов. Их выходные Сигналы не проход т через первый и второй элементы 13 и 14 совпадени , так как нет сигнала с фазоинвер ора 3, реагирующего только на входной отрицательный импульс Выходным сигналом с первого блока 5 сравнени  запускаетс  и четвертый формирователь 11 импульсов, формирующий импульс запрета на срабатывание третьего элемента 15 совпадени . Выходным сигналом первого блока 5 сравнени  включаетс  первый триггер 17 индикации, характеризующий сигнал Одиночный импульс, а сигналом с третьего формировател  10 импульсов включаетс  второй триггер 18 индикации, характеризующий сигнал Неисправность. При исправном контролируемом усилителе 32 на выходе первого элемента 13 совпадени  формируетс  импульс, вызывающий срабатывание четвертого триггера 20 индикации сигнал Исправен . Пороги срабатывани  первого и второго блоков 5 и б сравнени  задаютс  от первого и второго источников 4 и 7 опорного напр жени  (соответственно положительной и отрицательной пол рности) и с учетом коэффициента передачи первого и второго аттенюатора 28 и 29, выбираютс  соответственно не превышающими номинальной амплитуды двупол рного импульса и превышаквдими максимальную амплитуду двупол рного импульса. При отличии коэффициента усилени  контролируемого усилител  от номинального с выхода источника 2 испытательного напр жени  импульс треугольной форкад поступает на вход образцового широкополосного усилител  24, на выходе которого, как и на выходе усилител  32, формируетс  двупол рный импульс, который поступает на первый вход дополнительного блока 25 сравнени , где сравниваетс  с положительным напр жением и с выхода первого источника 4 опорного напр жени . В момент сравнени  на выходе дополнительного блока 25 сравнени  фор мируетс  импульсный сигнал, вызывающий замыкание ключевого элемента 26; С его выхода сигнал поступает на амплитудный детектор 27, выдел ющий амплитудное (пиковое 7 значение положительной части двупол рного выходного импульса контролируемого усилител  32, приход шеес  на момент замкнутого состо ни  ключевого элемента 26. Выходное напр жение амплитудного детектора 27, пропорциональное коэффициенту усилени  контролируемого усилител  32, поступает на управл ющие входы первого и второго аттенюаторов 28 и 29 напр жени . В результате регулируютс  их коэффициенты передачи так, что, например, при уменьшении величины выходного сигнала контролируемого усилител  32 уменьшаютс  коэффициенты передачи первого и второго аттенюаторов 28, 29 напр жени  и пороговые напр жени  первого и второго блоков 5 и б сравнени . Устройство позвол ет повысить достоверность контрол , в результате чего не будут браковатьс  работоспособные усилители, имеющие отличающийс  от номинального коэффициент усилени . Формула изобретени  Устройство дл  контрол  широкополосного усилител , содержащее пер вый и второй блоки сравнени , первы входы которых соединены с выходом контролируемого широкоплосного усилител  и с входом фазоинвертора, выход которого соединен с первыми входами первого и второго элементов совпадени , выход первого блока сра нени  через первый формирователь им пульса соединен с вторым входом пер вого элемента совпадени , второй вх второго элемента совпадени  соедине с выходом второго формировател  импульса , выход генератора тактовых импульсов соединен с управл ющим вх дом источника испытательного напр жени  , выход которого соединен с входом контролируемого широкополосного усилител , первый, второй, тре тий , четвертый, п тый, шестой и се 1ьмой триггеры индикации, выход второго элемента совпадени  соедине с единичным входом третьего триггер индикации, нулевой вход которого со динен с нулевым входоь4 четвертого триггера индикации, единичный вход которого соединен с выходом первого элемента совпадени , выход второго блока сравнени  соединен с единичным входом п того триггера индикации , нулевой вход которого соединен с нулевыми входами третьего, шесто го и седьмого триггеров индикации, с выходом генератора тактовых импульсов и входом третьего формировател  импульса, ьыходтретьего элемента совпадени  присоединен к единичному входу шестого триггера индикации, выход первого блока срав нени  соединен с входом четвертого формировател  импульса, с установоч ным входом п того формировател  импульса, выход первого формировател  импульса подключен к входу второго формировател  импульса, уп ,равл ющий вход второго блока сравнени  присоединен к первому выходу третьего формировател  импульса/ .второй выход которого подключен к входу п того формировател  импульса и к единичному входу второго тригге ра индикации, выход генератора тактовых импульсов соединен с первым входом четвертого элемента совпаден второй вход которого подключен к вы ходу п того формировател  импульса выход четвертого элемента совпадени  присоединен к единичному вхо ду седьмого триггера индикации, выход четвертого формировател  импульса соединен с первым входом третьего элемента совпадени , первый и второй источники опорных напр жений , отличающеес  тем, что, с целью повышени  достоверности контрол , в него введены образцовый широкополосный усилитель, дополнительный блок сравнени , ключевой элемент, первый и второй аттенюаторы напр жени , амплитудный детектор , первый и второй элементы ИЛИ, причем выход источника испытательного напр жени  соединен с входом образцового широкополосного усилител  , выход которого подключен к первому входу дополнительного блока сравнени , второй вход которого присоединен к выходу первого источника опорного напр жени  выходы первого и второго источников опорных напр жений соответственно нерез первый и второй аттенюаторы напр жени  соединены с входами соответственно первого и второго блоков сравнени , выход контролируемого широкополосного усилител  через ключевой элемент подключен к входу амплитудного детектора, выход которого присоединен к управл ющим входам первого и второго аттенюаторов напр жени , выход дополнительного блока сравнени  соединен с управл ющим входом ключевого элемента, выход первого блока сравнени  подключен к единичному входу первого триггера индикации и к второму входу третье ( го элемента совпадени , выход первого элемента совпадени  подключен к первому входу первого элемента ИЛИ выход которого присоединен к нулевому входу первого триггера индикации, второй вход первого элемента ИЛИ соединен с выходом генератора тактовых импульсов и первым входом второго элемента ИЛИ, второй вход которого подключен к выходу первого элемента совпадени , выход второго элемента ИЛИ присоединен к нулевому входу второго триггера индикации, выход третьего элемента совпадени  присоединен к третьему входу первого элемента ИЛИ. Источники информации, прин тые во внимание при экспертизе 1,Автоматический контроль радиоэлектронного и электротехнического оборудовани . Под ред. В.И.Шл ндина и др. М., энерги , 1972, с. 112 - 113, рис. 3-21, 30 whose single input is connected to the output of the first coincidence element, the output of the second comparator unit is connected to the single input of the fifth indication trigger, the zero input is connected to the zero inputs of the third fiveth and seventh indication LED trigger, and the output of the third pulse generator and the third pulse formatizer input, output The third coincidence element is connected to the single input of the sixth indication trigger, the output of the first comparator unit, connected to the input of the fourth pulse shaper, with the setting one One of the fifth pulse shaper, the output of the first pulse shaper is connected to the input of the second shaper and a pulse, the control input of the second comparator unit is connected to the first output of the third pulse shaper, the second output of which is connected to the single input of the second pulse shaper generator and the pulses are connected to the first input of the fourth coincidence element, the second input of which is connected to the output of the fifth pulse for maker, the output of the fourth element from The inlet is connected to the unit input of the seventh trig indication mountain, the output of the fourth pulse shaper is connected to the first input of the third element of the mapping, the first and second sources of reference voltage, a broadband amplifier, an additional comparison unit, a key element, the first and second voltage attenuators are introduced , the amplitude detector, the first and second elements OR, and the output of the source test voltage is connected to the input of an exemplary broadband amplifier, the output of which is connected to the primary The second input of the additional comparison unit, the second input of which is connected to the output of the first source of reference voltage, the outputs of the first and second sources, reference voltages, respectively, through the first and second voltage attenuators is connected to the secondary inputs of the first and second comparison blocks, respectively, A wideband amplifier is connected via a key element to the input of an amplitude detector, the output of which is connected to the control inputs of the first and second voltage attenuators, the output of an additional the comparison module with the control input of the key element, the output of the first comparison module is connected to the single input of the first display trigger and to the second input of the third match element, the output of the first matching element is connected to the first input of the first OR element, the output of which is connected to the zero input the first trigger of the display, the second input of the first element OR is connected to the output of the clock pulse generator and the first input of the second element OR, the second input of which is connected to the output of the first ementa coincidence output of the second OR gate is connected to the zero input of the second flip-flop indication output of the third element matcher connected to the third input of the first OR element. The drawing shows a block diagram of the device. The device comprises a clock pulse generator 1, a test voltage source 2, a phase inverter 3, the first source 4 of the reference voltage, the first and second blocks 5 and 6 of the comparison, the second source 7 of the reference voltage, the first, second, third, fourth and fifth drivers 8 -12 pulses, first, second, third, and fourth elements 13-16, first, second, third, fourth, fifth, sixth, seventh triggers 17 -, 23 indications, exemplary broadband amplifier 24, additional comparison unit 25, key element 26, amplitude detector p 27, first and second voltage attenuators 28 and 29, first and second elements 30, 31 OR, and a controlled broadband amplifier 32. The device operates as follows. When the monitored broadband amplifier 32 is in a failed state, there is no two-pole signal at its output. The clock pulse generator 1 triggers the third pulse shaper 10, the back edge of the pulse of which starts the fifth pulse shaper 12 and turns on the second indication trigger 18, which characterizes the Fault signal. From the output of the first element 13, the match through the second element 31 OR, the enabling signal to the second trigger 18 of the indication is not received, and it remains in the on state. The leading edge of the signal from the generator 1 clock pulses arrives at the first input of the fourth element 16 coincidence, at the second input of which the signal from the output of the fifth driver 12 pulses continues to operate, since the input from the output of the first block 5 comparison is not received. Therefore, at the output of the fourth coincidence element 16, a signal is generated that includes the seventh indication trigger 23, which characterizes the signal No signal. When a negative constant voltage value is present at the output of a controlled wideband amplifier 32, a clock pulse generator 1 triggers a third driver 10 pulses, the signal from which is fed to the control input of the second comparator unit 6, reducing its negative threshold voltage. Since the negative output voltage of the monitored wideband amplifier 3 exceeds the reduced threshold voltage of the second comparison unit 6, a signal is generated at its output that activates the fifth indication trigger 21, which characterizes the fault Negative differential, the back of the third signal from the third pulse generator 10 turns on the second display trigger 18, characterizing the signal Fault. If the controlled amplifier 32 has a positive voltage at the output, the first comparison unit 5 operates, at the output of which a voltage drop is generated, the front of which starts the fourth pulse shaper 11, which prohibits the operation of the third coincidence element 15. At the end of the inhibit pulse, in the presence of a voltage drop from the output of the first comparison unit 5, the third element 15 coincides with a signal from the output of which includes the sixth trigger 22 of the display, which characterizes the positive signal. The output signal of the third element 15 coincidence. Through the first element 30 OR is turned off, the first trigger 17 of the display is shifted to the zero state. When a single pulse of positive polarity is present at the output of amplifier 32, a single pulse is generated at the output of the first comparison unit 5, which starts the first driver of the pulse 8 and then the second driver of the pulse 9. Their output signals do not pass through the first and second elements 13 and 14, since there is no signal from the phase inverter 3 that reacts only to an input negative pulse. The output signal from the first comparison unit 5 also starts the fourth driver 11 pulses, which generates a pulse inhibit pulse. the third element 15 is a match. The output signal of the first comparison unit 5 turns on the first trigger 17, which characterizes the signal Single pulse, and the signal from the third driver 10 pulses turns on the second trigger 18, which characterizes the Fault signal. With a properly controlled amplifier 32, a pulse is generated at the output of the first element 13 of coincidence, which triggers the fourth trigger 20 of the indication signal. The response thresholds of the first and second blocks 5 and b of comparison are set from the first and second sources 4 and 7 of the reference voltage (positive and negative polarities respectively) and taking into account the transmission coefficient of the first and second attenuator 28 and 29, are selected respectively not exceeding the nominal amplitude pn impulse and exceeding the maximum amplitude of a bipolar pulse. When the gain of the controlled amplifier differs from the nominal one from the output of the source 2 of the test voltage, a pulse of a triangular forc is fed to the input of an exemplary broadband amplifier 24, the output of which, like the output of the amplifier 32, forms a two-pole pulse that goes to the first input of the additional unit 25 comparison, where it is compared with a positive voltage and from the output of the first source 4 of the reference voltage. At the time of the comparison, at the output of the additional comparison unit 25, a pulse signal is formed, causing the closure of the key element 26; From its output, the signal goes to an amplitude detector 27, which extracts an amplitude (peak 7 value of the positive part of the two-polar output pulse of the controlled amplifier 32, arrival at the moment of the closed state of the key element 26. The output voltage of the amplitude detector 27, proportional to the gain of the controlled amplifier 32, is applied to the control inputs of the first and second voltage attenuators 28 and 29. As a result, their transmission coefficients are adjusted so that, for example, as the magnitude decreases The outputs of the monitored amplifier 32 decrease the transmission coefficients of the first and second attenuators 28, 29, voltage and threshold voltages of the first and second blocks 5 and comparison B. The device allows to increase the reliability of the control, as a result of which efficient amplifiers that have different nominal gain factor. Formula of the Invention A device for controlling a broadband amplifier, comprising a first and second comparison units, the first inputs of which are connected to the output of a of a wideband amplifier and with a phase inverter input, the output of which is connected to the first inputs of the first and second elements of the match, the output of the first block of the stage is connected to the second input of the second element of the second element of the coincidence element through the first pulse shaper , the output of the clock generator is connected to the control input of the test voltage source, the output of which is connected to the input of a controlled wideband amplifier, second, third, fourth, fifth, sixth and se 1st of the display triggers, the output of the second element matches the single input of the third display trigger, the zero input of which is connected to the zero input 4 of the fourth display trigger, the single input of which is connected to the output of the first element of coincidence, the output of the second comparator unit is connected to the single input of the fifth indication trigger, the zero input of which is connected to the zero inputs of the third, sixth and seventh indication triggers, with the output of the clock pulse generator The input of the third pulse generator, the output of the first comparison unit is connected to the input of the fourth pulse generator, with the installation input of the fifth pulse shaper, the output of the first pulse shaper is connected to the input of the second pulse shaper, and the output of the first pulse shaper is connected to the input of the second pulse shaper, The unit input of the second comparator unit is connected to the first output of the third pulse shaper /. The second output of which is connected to the input of the fifth pulse shaper. The output of the clock generator is connected to the first input of the fourth element. The second input of which is connected to the output of the fifth pulse shaper is the output of the fourth match element connected to the single input of the seventh display trigger, the output of the fourth pulse shaper is connected with the first input of the third element of the match, the first and second sources of reference stresses, characterized in that, in order to increase the reliability of the control, Aztec broadband amplifier, additional comparison unit, key element, first and second voltage attenuators, amplitude detector, first and second OR elements, the output of the test voltage source connected to the input of an exemplary wideband amplifier whose output is connected to the first input of the additional comparison unit, the second input of which is connected to the output of the first source of the reference voltage; the outputs of the first and second sources of the reference voltage are, respectively, the first and second attenants Voltage regulators are connected to the inputs of the first and second comparison units, the output of the monitored broadband amplifier is connected to the amplitude detector input, the output of which is connected to the control inputs of the first and second voltage attenuators, the output of the additional comparison unit is connected to the control input of the key element, the output of the first comparison unit is connected to the single input of the first display trigger and to the second input of the third one (the first element of the match, the output of the first The coincidence element is connected to the first input of the first element OR whose output is connected to the zero input of the first display trigger, the second input of the first element OR is connected to the output of the clock generator and the first input of the second OR element, the second input of which is connected to the output of the first element OR is connected to the zero input of the second display trigger; the output of the third match element is connected to the third input of the first OR element. Sources of information taken into account in the examination 1, Automatic control of electronic and electrical equipment. Ed. V.I. Shl Ndina, et al. M., Energy, 1972, p. 112 - 113, fig. 3-21, 2.Авторское свидетельство СССР № 742833, кл. G 01R 31/28, 1978 (прототип).2. USSR author's certificate number 742833, cl. G 01R 31/28, 1978 (prototype).
SU802991504A 1980-10-08 1980-10-08 Wide-band amplifier checking device SU993175A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802991504A SU993175A1 (en) 1980-10-08 1980-10-08 Wide-band amplifier checking device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802991504A SU993175A1 (en) 1980-10-08 1980-10-08 Wide-band amplifier checking device

Publications (1)

Publication Number Publication Date
SU993175A1 true SU993175A1 (en) 1983-01-30

Family

ID=20921343

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802991504A SU993175A1 (en) 1980-10-08 1980-10-08 Wide-band amplifier checking device

Country Status (1)

Country Link
SU (1) SU993175A1 (en)

Similar Documents

Publication Publication Date Title
US4187461A (en) Dynamic threshold impulse directivity indicator
US4038568A (en) Pulse peak sample and hold circuit
SU993175A1 (en) Wide-band amplifier checking device
US3388326A (en) Network for determining magnitude and phase angle of noise impedance
US2905887A (en) Comparison circuit
SU427288A1 (en) DEVICE FOR MEASURING DIFFERENT VARIABLE VOLTAGE AMPLITUDE
SU657599A1 (en) Time-to-amplitude converter
SU1654654A1 (en) Device for optical image area measurements
CN1109977A (en) Human body detector
SU832700A1 (en) Peak detecting device
SU883874A1 (en) Electric magnet operation checking device
SU1057881A1 (en) Device for measuring electrical signal attenuation logarithmic decrement
SU968893A2 (en) Time-to-amplitude converter
SU1013915A2 (en) Elctric magnet operation checking device
SU960554A1 (en) Device for measuring pulse force amplitude
SU1001457A1 (en) Pulse disriminator
SU838568A1 (en) Rotation velocity meter
SU901929A1 (en) Measuring converter for watt-meter
SU742833A1 (en) Dc amplifier testing device
SU721764A2 (en) Transistorized frequency meter
SU645094A1 (en) Ac voltage fluctuation measuring arrangement
SU1208520A1 (en) Apparatus for tolerance inspection of constant voltage
SU1166021A1 (en) Device for checking electric parameters of pulse transformers
US2822514A (en) Time selective meter circuit
SU911349A1 (en) Peak detector