и ч4, счетчики 5 и 6, генератор 7 импупы сов, первые элементы И 8 и 9, съемник 10координат, блок 11 усилени , вторые элементы И 12 и 13, элементы ИЛИ 14 регистр 15, блок 16 управлени , элементы 17 и 18 пам ти, ключи 19 и 20, сум матор 21, делитель 22 напр жени , блоки 23 - 25 сравнени и блок 26 преобразовани кода 26. Устройство работает следующим образом . При соприкосновении съемника 10 координат с поверхностью планшета 1 и на «тии KHonKV. Пуск с блока 16 управлени выдаетс сигнал установки в ноль элементов 17 и 18 пам ти и включаетс генератор 7 импульсов. При этом выдаетс разрешающий сигнал с блока 16 управ лени на элемент И 8. Импульсы генератора 7 поступают на счетчик 5. Дешифратор 3 переводит код счетчика в номер шины по координате X и последовательно подает импульсы -напр жени в координатные шины 2. При возбуждении шин, наход щихс в зоне воспри ти съемника 10 координат, в последнем наход тс импульсы напр жени . В блоке 11 производитс ограничение сигналов по нижнему уровню, чем достигаетс получение на его выходе бинарного представлени сигнала считывани - одного или двух импульсфз. В силу известного соотношени , определ ющего напр женность электрического пол зар женного илиндра, амплитуда этих импульсов будет обратно пропорциональна рассто нию съемника координат от шин. Первый импульс поступает на блок 16 управлени , включает разрешение на элементы И 12, осуществл перепись кода счет чика 5, соответствующего номеру шины первого импульса, в старшие разр ды регистра 15. Одновременно выдаетс разрешение на ключ 19, пропускающий первый импульс дл запоминани в элементе 17 пам ти. Вторым импульсом с блока 11снимаетс разрешение с элементов И 12 и с первого ключа 19 и выдаетс разрешающий сигнал на второй ключ 20. Амплитуда второго импульса при этом запоминаетс во втором элементе 18 па- м ти. Формирование кода поправки, сорт- ветствующей положению съемника 1О координат между шинами, производитс путем сравнени амплитуды первого импульс с суммой амплитуд двух импульсов, вырабатъюаемой сумматором 21. Дл формировани кода поправки напр жение равное :сумме амплитуд подаетс через делитель 22 напр жени на первые входы блоков 23 - 25 в качестве опорного. Делитель 22 напр жени обеспечивает увеличение опорного напр жени на каждом из блоков 23-25 на величину, равную одному шагу квантовани , начина с блока 23,. На вторые входы этих блоков поступает нап|М1жвние , равное величине амплитуды первого импульса, с элемента 17 пам ти. При этом те блоки, дл которых это напр жение превьпиает опорными уровень срабатъ1вают и на выходах всей группы блоков 23-25 по5шл етс унитарный код поправки. Преобразование его в двоичный код с записью в младшие разр ды регистра 15 производитс блоком 26. После этого осуществл етс -переход к аналогичному циклу формировани второй координаты. Если со съемника коор динат поступает только один импульс, то ни один блок сравнени не сработает и код поправки будет равен нулю. Введение новых блоков и новых конст руктивных св зей позволило существенно повысить точность устройства. Формула- изобретени Устройство дл считьтани графической информахши, содержащее планшет, вы полненный в виде системы двух взаимно ортогональных координатных шин, подключенных к дешифраторам, входы которых соединены со счетчиками, блок управлени , подключенный к первым элементам И, со единенным с генератором импульсов и со счетчиками, ко вторым элементам И, соединенным с элементом ИЛИ и со счетчй ками, к генератору импульсов и к ключам, регистр, входы которого соединены с блоком преобразовани кодов и с элементом ИЛИ, блок усилени , подключенный к съеМ- ншсу координат и к блоку управлени , отличающеес тем, что, с целью повышени точности устройства, оно содержит элемент пам ти, входы- которых сое- шшены с блоком управлени и с ключами, подключенными к блоку усилени , блоки сравнени , соединенные с блоком преобразовани кода и с одним из элементов пам ти, делитель напр жени , подключенный к блокам сравнени , и сумматор, входы которого соединены с элементами пам ти, а выход подключен к делителю напр жени . Источники информадви, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 528586, кл. .Q Об К 11/ОО, 1975. 2.Патент США № 3818133, кл. 178-18, опублик. 1974 (прототип).and p4, counters 5 and 6, impulse generator 7, first elements 8 and 9, 10-axis puller, gain block 11, second elements 12 and 13, OR elements 14 register 15, control block 16, memory elements 17 and 18 , keys 19 and 20, summator 21, voltage divider 22, comparison blocks 23-25, and code conversion block 26. The device operates as follows. In case of contact of the puller, 10 coordinates with the surface of the tablet 1 and on the “KHonKV” screen. A start from control unit 16 generates a signal that the memory elements 17 and 18 are set to zero, and a pulse generator 7 is turned on. In this case, an authorization signal is issued from the control unit 16 to element 8. The generator 7 pulses go to counter 5. The decoder 3 converts the counter code to the tire number along the X coordinate and sends successive pulses to the coordinate tires 2. When the tires are excited, 10 coordinates located in the sensing area of the puller, in the latter there are voltage pulses. In block 11, the signals are limited to a lower level, which results in obtaining at its output a binary representation of a read signal — one or two pulses. By virtue of the known relation determining the intensity of the electric field of a charged cylinder, the amplitude of these pulses will be inversely proportional to the distance of the puller of coordinates from the tires. The first impulse arrives at control unit 16, turns on the permission for elements 12, and rewrites the code of the counter 5 corresponding to the bus number of the first impulse to the upper bits of register 15. At the same time, permission is given to key 19, which transmits the first impulse to be stored in element 17 memory The second pulse from block 11 removes the resolution from elements 12 and from the first key 19, and a permitting signal is output to the second key 20. The amplitude of the second pulse is then stored in the second element 18 of memory. The correction code is generated, which is related to the position of the puller 1O of the coordinates between the tires, by comparing the amplitude of the first pulse with the sum of the amplitudes of the two pulses produced by the adder 21. 23 - 25 as a reference. The voltage divider 22 provides an increase in the reference voltage on each of the blocks 23-25 by an amount equal to one quantization step, beginning with block 23 ,. The second inputs of these blocks are fed by | Mn, which is equal to the magnitude of the amplitude of the first pulse, from memory element 17. At the same time, those blocks for which this voltage exceeds the reference level are triggered, and at the outputs of the entire group of blocks 23–25, a unitary correction code is sent. Converting it into binary code with writing to the lower bits of register 15 is performed by block 26. After this, the transition to the analogous cycle of formation of the second coordinate is performed. If only one pulse arrives from the coordinate remover, then no comparison unit will work and the correction code will be zero. The introduction of new units and new structural links has significantly improved the accuracy of the device. Formula of the Invention A device for connecting a graphic information board containing a tablet made in the form of a system of two mutually orthogonal coordinate buses connected to decoders, the inputs of which are connected to counters, a control unit connected to the first elements I, connected to a pulse generator and counters , to the second AND elements connected to the OR element and with the counters, to the pulse generator and to the keys, a register whose inputs are connected to the code conversion unit and to the OR element, the gain unit, Connected to the coordinates of the coordinates and to the control unit, characterized in that, in order to improve the accuracy of the device, it contains a memory element, the inputs that are connected to the control unit and the keys connected to the gain unit, comparison units, connected with a code conversion unit and with one of the memory elements; a voltage divider connected to the comparison units; and an adder, whose inputs are connected to the memory elements, and the output is connected to the voltage divider. Sources of information taken into account during the examination 1. USSR author's certificate number 528586, cl. .Q About K 11 / OO, 1975. 2. US Patent No. 3818133, cl. 178-18, published. 1974 (prototype).