SU951693A1 - Analog-digital converter - Google Patents

Analog-digital converter Download PDF

Info

Publication number
SU951693A1
SU951693A1 SU802991279A SU2991279A SU951693A1 SU 951693 A1 SU951693 A1 SU 951693A1 SU 802991279 A SU802991279 A SU 802991279A SU 2991279 A SU2991279 A SU 2991279A SU 951693 A1 SU951693 A1 SU 951693A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
resistor
input
analog
pentode
Prior art date
Application number
SU802991279A
Other languages
Russian (ru)
Inventor
Лев Иванович Слепов
Вадим Борисович Неграш
Игорь Васильевич Кутовой
Леонид Михайлович Осинский
Original Assignee
Киевское Высшее Инженерное Радиотехническое Училище Противовоздушной Обороны
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Киевское Высшее Инженерное Радиотехническое Училище Противовоздушной Обороны filed Critical Киевское Высшее Инженерное Радиотехническое Училище Противовоздушной Обороны
Priority to SU802991279A priority Critical patent/SU951693A1/en
Application granted granted Critical
Publication of SU951693A1 publication Critical patent/SU951693A1/en

Links

Description

(5) АНАЛОГО-ЦИФРОВОЙ ПРЕОБРАЗОВАТЕЛЬ(5) ANALOG-DIGITAL CONVERTER

Изобретение относитс  к вычислительной и электроизмерительной техник и используетс  в устройствах сопр жени  с ЭЦВМ. Известен аналого-цифровой преобразователь , содержащий усилители, триггеры , ключи, устройства сравнени  Недостатком данного устройства  вл ютс  низкие надежность и точность преобразовани . Известен аналого-дискретный преобразователь , содержащий делитель напр  жени , выход которого через первый аналоговый ключ соединен с первым вхо дом первого усилител  и через второй и третий аналоговые ключи - с первыми обкладками двух конденсаторов,вторые обкладки которых соединены с общей шиной устройства и с выходами четвертого и п того аналоговых ключей, входы которых соединены с выходом второго усигмтел  и с входами двух устройств сравнени , выходы которых соединены с входами двух триггеров, пер вые выходы которых соединены с входами элемента ИЛИ, а вторые выходы соединены с входами устройства управлени , выход первого усилител  соединен с первьв входом третьего усилител , а три выхода устройства управлени  через попарно соединенные генераторы токов соединены соответственно с вторыми входами трех усилителей 2. Недостатком данного устройства  вл етс  низкие надежность и точность преобразовани . Цель изобретени  - повышение надежности и точности преобразовани . Поставленна  целы достигаетс  тем, что в аналого-цифровой преобразователь , содержащий преобразователь дискретных значений амплитуды напр жени  в код, первый резистор, первый вывод которого соединен с общей шиной, второй резистор, первый вывод которого соединен с входной шиной и первым выводом третьего резистора, второй вывод которого соединен с первой обкладкой конденсатора, втора  обкладка которого соединена с общей шиной, введены лини  задержки, блок сравне- 5 ни , ключ, четвертый резистор, пентод, перва  база которого соединена с вторым выводом первого резистора, втора  база - с вторым выводом третьего резистора, первой обкладкой конденса- О тора и первым входом блока сравнени , а коллектор - с вторым выводом второго резистора и входом линии задержки , выход которой соединен с вторым входом блока сравнени , выход которо- 5 го через ключ и четвертый резистор соединен с вторым эмиттером пентода, первый эмиттер которого соединен с входом преобразовател  дискретных значений амплитуды напр жени  в код. На фиг. 1 приведена схема предлагаемого аналого-цифрового преобразовател ; на фиг. 2, 3 - графики его работы. Аналого-цифровой преобразователь содержит линию задержки 1, блок сравнени  2, ключ 3, преобразователь диск ретных значений амплитуды напр жени  в код k, пентод 5, резисторы R6, R7, R8, КЭ, конденсатор СЮ. При поступлении сигнала на входную шину конденсатор СЮ зар жаетс  через резистор 7. Так как при Uy, U ва пентод 5 закрыт, а при Uy, ир,1 откры ТО по окончании зар да конденсатора СЮ до потенциала коллектора, на который тоже приходит входной сигнал через резистор R6, пентод 5 открывае с , происходит разр д конденсатора СЮ, и на выходе по вл етс  .импульс амплитуды напр жени  сравнени . Таким образом, на выходе при неуменьшающемс  входном сигнале получаетс  последовательность импульсов различной амплитуды, определ емой входным сигналом. При резком уменьшении ампл туды входного сигнала блок сравнивани  2, первый вход которого соединен с второй базой пентода 5, а второй через линию задержки его с коллектором , вырабатывает сигнал управл ни , который через ключ 3 и резистор R8 подаетс  на второй эмиттер пентода 5 дл  уменьшени  времени закрытого состо ни , уменьшени  шага квантовани  систем на участке умень шени  входного сигнала.The invention relates to a computing and electrical measuring technique and is used in interface devices with an electronic computer. Known analog-to-digital converter containing amplifiers, triggers, keys, comparison devices. The disadvantage of this device is the low reliability and accuracy of the conversion. The analog-to-discrete converter is known, which contains a voltage divider, the output of which is connected to the first input of the first amplifier via the first analog switch and to the first plates of two capacitors through the second and third analog switches, the second plates of which are connected to the common bus of the device and to the outputs of the fourth and five analog switches, the inputs of which are connected to the output of the second usigmtel and the inputs of two comparison devices, the outputs of which are connected to the inputs of two triggers, the first outputs of which are connected to input The signals of the OR element, and the second outputs are connected to the inputs of the control device, the output of the first amplifier is connected to the first input of the third amplifier, and the three outputs of the control device are connected through pairwise connected current generators respectively to the second inputs of three amplifiers 2. The disadvantage of this device is low reliability and conversion accuracy. The purpose of the invention is to increase the reliability and accuracy of the conversion. Put in place is achieved in that an analog-to-digital converter containing a converter of discrete amplitude values of voltage to code, a first resistor, the first output of which is connected to a common bus, a second resistor, the first output of which is connected to the input bus and the first output of the third resistor, the second the output of which is connected to the first capacitor plate, the second facing of which is connected to the common bus, delay lines are inserted, the unit is compared, the key, the fourth resistor, the pentode, the first base of which is connected to the output of the first resistor, the second base with the second output of the third resistor, the first capacitor plate and the first input of the comparison unit, and the collector with the second output of the second resistor and the input of the delay line whose output is connected to the second input of the comparison unit The 5th is connected via a switch and a fourth resistor to the second emitter of the pentode, the first emitter of which is connected to the input of a converter of discrete values of the voltage amplitude into a code. FIG. 1 shows the scheme of the proposed analog-digital converter; in fig. 2, 3 - his work schedules. The analog-to-digital converter contains a delay line 1, a comparison block 2, a key 3, a converter of discrete voltage amplitude values into a code k, a pentode 5, resistors R6, R7, R8, CE, capacitor CU. When a signal arrives at the input bus, the CU capacitor is charged through the resistor 7. Since, at Uy, U va, the pentode 5 is closed, and at Uy, ir, 1 is opened, THEN after the charge of the CU capacitor has reached the collector potential, to which the input signal also arrives through the resistor R6, the pentode 5 opens, the capacitor CU is discharged, and a voltage amplitude of the comparison voltage appears at the output. Thus, at the output with a non-decreasing input signal, a sequence of pulses of various amplitudes determined by the input signal is obtained. With a sharp decrease in the amplitude of the input signal, the comparison unit 2, the first input of which is connected to the second base of the pentode 5, and the second through its delay line to the collector, generates a control signal which is fed to the second emitter of the pentode 5 through the key 3 and to reduce time of the closed state, reducing the quantization step of the systems in the area of the input signal reduction.

Использование изобретени  позвол ет повысить точность преобразовани  аналогового сигнала дл  обработки его на ЭЦВМ.The use of the invention allows to increase the accuracy of the analog signal conversion for processing it on the computer.

Claims (2)

Формула изобретени  Аналого-цифровой преобразователь, содержащий преобразователь дискретных значении амплитуды напр жени  в код, первый резистор, первый вывод которого соединен с общей шиной, второй резистор, первый вывод которого соединен с входной шиной и первым выводом третьего резистора, второй вывод которого соединен с первой обкладкой конденсатора, втора .обкладка которого соединена с общей шиной, отличающийс  тем, что, с целью повышени  надежности Vi точности преобразовани , в него введены лини  задержки, блок срёвнени , ключ, четвертый резистор, пентод , перва  база которого соединена с вторым выводом первого резистора, втора  база - с вторым выводом третьего резистора, первой обкладкой конденсатора и первым входом блока . сравнени , а коллектор - с вторьм выводом второго резистора и входом линии задержки, выход которой соединен с.вторым входом блока сравнени , выход которого через ключ и четвер-тый резистор соединен с вторым эмиттером пентода, первый эмиттер которого соединен с входом преобразовател  дискретных значений амплитуды напр жени  в код. Источники информации, прин тые во внимание при экспертизе 1.Штис Э.И. Г1,реобразователи информации дл  ЭЦВУ. Энерги , 1970, с. 280, рис. 7-2. Analog-to-digital converter containing a discrete voltage amplitude converter into a code, a first resistor, the first output of which is connected to a common bus, a second resistor, the first output of which is connected to the input bus, and the first output of a third resistor, the second output of which is connected to the first a plate of a capacitor, the second of which is connected to a common bus, characterized in that, in order to increase the reliability Vi of the conversion accuracy, a delay line, a time block, a key are inserted into it, the fourth resistor, the pentode, the first base of which is connected to the second output of the first resistor, the second base to the second output of the third resistor, the first capacitor plate and the first input of the unit. comparison, and the collector - with the second output of the second resistor and the input of the delay line, the output of which is connected to the second input of the comparison unit, the output of which is connected to the second emitter of the pentode via a switch and a fourth resistor code voltage. Sources of information taken into account in the examination 1.Shtis E.I. G1, information transformers for ETSVU. Energie, 1970, p. 280, fig. 7-2. 2.Патент США № 38+2 13, кл. , 197 (прототип).2. US patent number 38 + 2 13, class. , 197 (prototype). ХбHb Ч 1R7R 1R7 ЬсBc StSt JLJl #f#f U5U5 XX ЧH NN ч.h е #e # $$ р 3p 3
SU802991279A 1980-10-08 1980-10-08 Analog-digital converter SU951693A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802991279A SU951693A1 (en) 1980-10-08 1980-10-08 Analog-digital converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802991279A SU951693A1 (en) 1980-10-08 1980-10-08 Analog-digital converter

Publications (1)

Publication Number Publication Date
SU951693A1 true SU951693A1 (en) 1982-08-15

Family

ID=20921272

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802991279A SU951693A1 (en) 1980-10-08 1980-10-08 Analog-digital converter

Country Status (1)

Country Link
SU (1) SU951693A1 (en)

Similar Documents

Publication Publication Date Title
JPS6468022A (en) Differential analog/digital converter and method of analog/digital conversion
GB1567213A (en) Device for the acquisition and storage of a electrical signal
SU951693A1 (en) Analog-digital converter
SU400024A1 (en) TIME-PULSE PONIUS CONVERTER
SU879765A1 (en) Analogue-digital conversion method
SU782152A1 (en) Integrating analogue-digital converter
SU661780A2 (en) D-a quadratic converter
SU809392A1 (en) Analogue storage
SU995310A1 (en) Device for converting code into constant signal
SU1166146A1 (en) Logarithmic function generator
SU510783A1 (en) Multi-channel information converter
SU1451862A1 (en) Two-cycle integration a-d converter
SU813276A1 (en) Method and device for registering two electric value ratio
SU682845A1 (en) Digital resistance measuring device
SU1091336A1 (en) Voltage-to-time interval converter
SU712951A1 (en) Current-to-frequency converter
SU790291A1 (en) Voltage-to-code converter
SU940086A1 (en) Digital capacity meter
SU834677A1 (en) Device for determining extremum values of electric parameters
SU819733A1 (en) Power meter
SU624364A1 (en) Analogue-digital converter
SU718914A1 (en) Bipolar analogue-digital converter
SU577671A1 (en) Voltage-to-number converter
SU798903A1 (en) Analogue-digital function generator
SU619867A1 (en) Ac-to-dc converter