SU951292A1 - Digital discriminator - Google Patents

Digital discriminator Download PDF

Info

Publication number
SU951292A1
SU951292A1 SU812965854A SU2965854A SU951292A1 SU 951292 A1 SU951292 A1 SU 951292A1 SU 812965854 A SU812965854 A SU 812965854A SU 2965854 A SU2965854 A SU 2965854A SU 951292 A1 SU951292 A1 SU 951292A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
counter
switch
output
discriminator
Prior art date
Application number
SU812965854A
Other languages
Russian (ru)
Inventor
Вадим Юрьевич Иванов
Михаил Николаевич Штейнберг
Original Assignee
Научный Центр Биологических Исследований Ан Азсср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Научный Центр Биологических Исследований Ан Азсср filed Critical Научный Центр Биологических Исследований Ан Азсср
Priority to SU812965854A priority Critical patent/SU951292A1/en
Application granted granted Critical
Publication of SU951292A1 publication Critical patent/SU951292A1/en

Links

Landscapes

  • Logic Circuits (AREA)

Description

(54) ЦИФРОВОЙ ДИСКРИМИНАТОР(54) DIGITAL DISCRIMINATOR

Claims (2)

Изобретение относитс  к автоматике и вычислительной технике и может найти применени в системах регистрации и обработки случайных сигналов. Известен цифровой дискриминатор, содержащий триггер формировани , ключи ввода исход ного уровн , пересчетную схему на триггерах, переключатель установки уровн  анализа, триггер выдачи результата, схему совпадени , переключатель р да работ и схему запрета ПК Недостатком известного дискриминатора  вл етс  то, что в нем за один цикл преобразовани  мгновенного значени  исследуемой величины фиксируетс  равенство или превышение только одного заданного уровн  днскриминации . Наиболее близким техническим решением к предложенному  вл етс  многоканальный цифровой дискриминатор, содержащий счетчик исследуемой величины, вход которого  вл етс  информационным входом дискрнмииатора, переключатели и блоки сравнени  по числу уровней дискриминации, входы каждого переключател  соединены с одноименными выходами блока счетчиков, а выходы - с одноименными входами блока сравнени  соответствующего уровн  дискриминации, триггеры блокировки, триггеры и блоки совпадени  по числу каналов дйскрнминатора. Нулевой выход каждого триггера соединен с первым входом блока совпадени  соответствующего канала. Вторые входы блоков совпадени  объединены и подключены к управл ющему входу дискриминатора . Выход каждого блока совпадени   вл етс  выходом соответствующего канала дискриминатора . Выход блока сравненн  первого уровн  дискрнминации подключен к нулевому входу триггера первого канала, а выход каждого блока сравнени  последующих уровней дискриминации - к единичному входу триггера 6nbfcHpoBKH соответствующего канала, еди}шчный выход каждого триггера блокировки соединен с единичным входом триггера соответствующего канала и с нулевым входом триггера последующего канала, а нулевой выход каждого триггера блокировки - с нулевым входом соответствующего блока сравнени  21. Известный многоканальный дискриминатор может дискримннировать исследуемую величину по р ду уровней, но он построен путем составлени  из одноканальных цифровых дискриминаторов. Такое решение сложно, требует использовани  большого объема оборудовани , что  вл етс  его недостатком. Цель изобретени  - упрощение дискриминатора . Поставленна  цель достигаетс  тем, что в цифровой дискриминатор, содержащий входной сАетчик, схему сравнени , п переключателей уровней дискриминации, причем информационный вход дискриминатора соединен с информационным входом входного счетчика, выходы которого подключены к cooтвetcтвyющим вхо дам первой группы входов схемы сравнени , выход которой соединен с входом установки в нулевое состо ние входного счетчика, введены коммутатор и выходной счетчик, причем выходы каждого i-ro переключател  уровней дискриминации соединены с соответствующими информационными входами t-ой группы входо коммутатора, выходы которого подключены к соответствующим входам второй группы входо схемы сравнени , выход которой соединен с входом выходного счетчика, выходы которого подключены к управл ющим входам коммутора . На чертеже приведена блок-схема дискриминатора . Дискриминатор содержит выходные счетчики 1 и 2, переключатели уровней дискри минации 3i, Зг,..., 3„ , коммутатор 4, схему сравнени  5, выходы устройства 6. Дискриминатор работает следующнм образом . В исходный момент счетчики 1 и 2 обнулены , при этом нyлeвoe состо ние счетчика 1 соответствует подключению коммутатором 4 ко второму входу схемы фавнени  5 переклю чател  уровн  дискриминации 3. Преобразованна  исследуема  величина в виде унитарного кода по входу устройства 6 подаетс  на счетный вход счетчика 2. При равенстве кодов на выходах разр дов счетчика 2 и коммутатора 4 на выходе схемы сравнени  5 формируетс  сигнал равенства, означающий достижение первого уровн  дискриминации, установленного пе реключателем уровн  дискриминации 3. Этот сигнал устанавливает счетчик 2 в нуль и измен ет состо ние счетчика 1. Новое состо ние счетчика 1 соответствует подключению коммутатором 4 ко входу схемы сравнени  5 следующего переключател  уровн  дискриминации 3. Унитарный код при этом продолжает поступать на вход счетчика 2 и т. д. Таким образом, к концу преобразовани  исследуемой величины на выходе счетчика 1, подключенном к выходу устройства 6, формируетс  код числа уровней дискр1а1инацнн, которых достигла исследуема  величина. Значение каждого уровн  дискриминации устаиавлнваетс  отдельным переключателем относительно значени  предыдущего уровн . Схемное решение позвол ет упростить цифровой дискриминатор за счет исключени  большого числа блоков сравнени , а также триггеров и блоков совпадени , выполн ющих роль элементов помехозащиты, количество которых возрастает с увеличением числа уровней дискриминации. , Формула изобретени  Цифровой дискриминатор, содержащий входной счетчик, схему сравнени ми переключателей уровнейдискриминации, причем информационный вход дискриминатора соединен с информационным входом входаого счетчика, выходы которого подключены к соответствующим входам первой группы входов схемы . сравнени , выход которой соединен с входом установки в нулевое состо ние входного счетчика , отличающийс  тем, что, с целью упрощени , в него введе1а 1 коммутатор и выходной счетчик, причем выходы каждого i-ro переключател  }ровней дискриминации соединены с соответствующими информационными входами i-ой группы входов коммутатора, выходы которого подключены к соответствующим входам второй группы входов схемы сравнени , выход которой соединен с входом выходного счетчика, выходы которого подключены к управл ющим входам коммутатора. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР N 329527, кл. G 06 F 15/36, 1956. . The invention relates to automation and computing and can be used in systems for the registration and processing of random signals. A digital discriminator is known, which contains a formation trigger, input keys of an initial level, a scaling circuit on triggers, a switch for setting an analysis level, a trigger for outputting a result, a coincidence circuit, a number of jobs switch, and a PC-inhibitor circuit. one cycle of conversion of the instantaneous value of the quantity being studied is equal or exceeding only one predetermined level of discrimination. The closest technical solution to the proposed one is a multi-channel digital discriminator that contains a counter of the quantity being studied, whose input is the information input of the discriminator, switches and comparison blocks by the number of discrimination levels, the inputs of each switch are connected to the same outputs of the counter block, and the outputs are from the same inputs a block of comparison of the corresponding discrimination level, blocking triggers, triggers and blocks of coincidence on the number of channels of the discriminator. The zero output of each trigger is connected to the first input of the matching unit of the corresponding channel. The second inputs of the matching blocks are combined and connected to the control input of the discriminator. The output of each match block is the output of the corresponding discriminator channel. The output of the block compared to the first discrimination level is connected to the zero input of the first channel trigger, and the output of each comparison block of the subsequent discrimination levels is connected to the single trigger input 6nbfcHpoBKH of the corresponding channel, the single output of each lock trigger is connected to the single trigger input of the corresponding channel and to the zero input of the trigger the subsequent channel, and the zero output of each blocking trigger is with the zero input of the corresponding comparison block 21. The known multi-channel discriminator can discriminate It’s worth exploring the measured value across a number of levels, but it is built by composing single-channel digital discriminators. Such a solution is difficult, requires the use of a large amount of equipment, which is its disadvantage. The purpose of the invention is to simplify the discriminator. The goal is achieved by the fact that a digital discriminator containing an input detector, a comparison circuit, n switches of discrimination levels, the discriminator's information input connected to the information input of an input counter, the outputs of which are connected to the corresponding inputs of the first comparison circuit, the output of which is connected to the input of the installation to the zero state of the input counter, the switch and the output counter are entered, the outputs of each i-ro discrimination level switch are connected to the corresponding The information inputs of the t-th group are the input of the switch, the outputs of which are connected to the corresponding inputs of the second group, the input of the comparison circuit, the output of which is connected to the input of the output counter, the outputs of which are connected to the control inputs of the switch. The drawing shows the block diagram of the discriminator. The discriminator contains output counters 1 and 2, switches of the discrimination level 3i, Зг, ..., 3 ", switch 4, comparison circuit 5, device 6 outputs. The discriminator works as follows. At the initial moment, counters 1 and 2 are reset to zero, while the zero state of counter 1 corresponds to the switch 4 switching to the second input of the fusion circuit 5 of the discrimination level switch 3. The converted test value in the form of a unitary code on the input of the device 6 is fed to the counting input of the counter 2. If the codes on the outputs of the bits of the counter 2 and the switch 4 are equal, the equality signal is generated at the output of the comparison circuit 5, which means reaching the first discrimination level set by the discrimination level switch 3. E the signal sets counter 2 to zero and changes the state of counter 1. The new state of counter 1 corresponds to the switch 4 connecting to the input of the comparison circuit 5 of the next discrimination level switch 3. At the same time, the unitary code continues to flow to the input of counter 2, etc. Thus, by the end of the conversion of the quantity being studied, the output of the counter 1 connected to the output of the device 6 forms the code of the number of discrete levels that the quantity under study has reached. The value of each discrimination level is set by a separate switch relative to the value of the previous level. The schematic solution allows to simplify the digital discriminator by eliminating a large number of comparison blocks, as well as triggers and coincidence blocks that play the role of interference protection elements, whose number increases with an increase in the number of discrimination levels. The invention The digital discriminator containing the input counter, a circuit comparing the discrimination level switches, the discriminator information input connected to the information input of the input counter, the outputs of which are connected to the corresponding inputs of the first group of circuit inputs. comparison, the output of which is connected to the installation input to the zero state of the input counter, characterized in that, for the purpose of simplification, it introduces 1 switch and output counter, and the outputs of each i-ro switch} discrimination levels are connected to the corresponding information inputs i- The second group of inputs of the switch, the outputs of which are connected to the corresponding inputs of the second group of inputs of the comparison circuit, the output of which is connected to the input of the output counter, whose outputs are connected to the control inputs of the switch. Sources of information taken into account in the examination 1. The author's certificate of the USSR N 329527, cl. G 06 F 15/36, 1956. 2.Авторское свидетельство СССР №591854 кл. G 06 F 7/00, 1971 (прототип).2. USSR author's certificate №591854 class. G 06 F 7/00, 1971 (prototype).
SU812965854A 1981-02-12 1981-02-12 Digital discriminator SU951292A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU812965854A SU951292A1 (en) 1981-02-12 1981-02-12 Digital discriminator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU812965854A SU951292A1 (en) 1981-02-12 1981-02-12 Digital discriminator

Publications (1)

Publication Number Publication Date
SU951292A1 true SU951292A1 (en) 1982-08-15

Family

ID=20911743

Family Applications (1)

Application Number Title Priority Date Filing Date
SU812965854A SU951292A1 (en) 1981-02-12 1981-02-12 Digital discriminator

Country Status (1)

Country Link
SU (1) SU951292A1 (en)

Similar Documents

Publication Publication Date Title
US3221253A (en) Peak analysis and digital conversion apparatus
SU951292A1 (en) Digital discriminator
US4130799A (en) Method and apparatus for continuous frequency measurement
SU881732A1 (en) Digital discriminator
US3474235A (en) Pulse percent indicator
SU1151951A1 (en) Digital discriminator
SU1091174A1 (en) Multichannel analyzer of probability distribution
SU553751A1 (en) Multichannel device for pulse signal searching
SU729586A1 (en) Number comparing arrangement
SU647642A1 (en) Time interval digital meter
SU1114976A1 (en) Digital phase meter
SU834830A1 (en) Square-wave generator
SU978370A2 (en) Device for determining binary information transmission fidality
SU819973A1 (en) Counting device
SU1001084A1 (en) Device for determining number position on number-scale axis
SU756411A1 (en) Device for processing signals of composition analyzer
SU959104A1 (en) Device for determining expectation
SU970266A1 (en) Digital display of signal and reary repeated signal shape
SU888123A1 (en) Device for monitoring digital objects
SU813818A2 (en) Device for discriminating pulse train
SU1282105A1 (en) Information input device
SU1033870A1 (en) Flat object surface area measuring device
SU547703A1 (en) Digital pulse frequency difference meter
SU966891A1 (en) Voltage-to-code converter with automatic scaling
SU691905A1 (en) Multiple threshold alarm device