SU941997A1 - Number comparison device - Google Patents
Number comparison device Download PDFInfo
- Publication number
- SU941997A1 SU941997A1 SU802902203A SU2902203A SU941997A1 SU 941997 A1 SU941997 A1 SU 941997A1 SU 802902203 A SU802902203 A SU 802902203A SU 2902203 A SU2902203 A SU 2902203A SU 941997 A1 SU941997 A1 SU 941997A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- counter
- switch
- input
- switches
- trigger
- Prior art date
Links
Landscapes
- Feedback Control In General (AREA)
Description
(54) УСТРОЙСТВО ДЛЯ СРАВНЕНИЯ ЧИСЕЛ(54) DEVICE FOR COMPARING NUMBERS
1one
Изобретение относитс к автоматике и вычислительной технике, и может использоватьс в системах автоматического контрол дл непрерывного сравнени измен ющегос в процессе сравнени числа, задаваемого в виде последовательности импульсов, с неизмен ющимис в процессе сравнени двум числами.The invention relates to automation and computing, and can be used in automatic control systems for continuously comparing a number changing in the comparison process, given as a sequence of pulses, with two numbers that remain unchanged in the comparison process.
Известно устройство последовательного счета дл сравнени измер емой величины с заданными пределами , содержащие счетчик, два переключател - по нижнему и верхнему пределам, две схемы сравнени с согласующими усилител ми - по верхнему и нижнему пределам и триггер. Операци сравнени осуществл етс поразр дно, начина со старшего разр да , по мере отсчета счетчиком и измер емой величины l.A sequential counting device is known for comparing a measured value with predetermined limits, containing a counter, two switches - on the lower and upper limits, two comparison circuits with matching amplifiers - on the upper and lower limits, and a trigger. The comparison operation is performed in bits, starting with the most significant bit as measured by the counter and the measured value l.
Недостатком этого устройства вл етс малое быстродействие.A disadvantage of this device is its low speed.
Наиболее близким к предлагаемому вл етс устройство дл сравнени числа, содержащее счетчик задани первого сравниваемого числа с импульсными выходами, разделительные диоды, ключи установки второго сравниваемого числа, триггеры и логический элемент. Выходы счетчика задани первого сравниваемого числа соединены через разделительные диоды с переключающими контактами ключей установки второго сравниваемого числа. Нулевые выходы триггеров подключены к размыкающим, а единичные входы к замыкающим контактам ключей уста15 новки второго сравниваемого числа. Единичные выходы триггеров соединены с входами логического элемента И, выход которого вл етс выходом устройства 2. .Closest to the present invention is a device for comparing a number, comprising a counter for setting the first compared number with pulse outputs, separation diodes, setting keys for the second compared number, triggers, and a logic element. The outputs of the setpoint reference of the first compared number are connected via separation diodes to the switching contacts of the installation keys of the second compared number. The zero outputs of the flip-flops are connected to the disconnecting switches, and the single inputs to the closing contacts of the keys for setting the second number to be compared. The single outputs of the flip-flops are connected to the inputs of the logic element I, the output of which is the output of the device 2..
2020
Однако известное устройство выполн ет лишь задачу сравнени измен ющегос в процессе счета числа с 3Э одним фиксированным в процессе сравнени числом. Целью изобретени вл етс расширение области применени устройства за счет обеспечени сравнени с двум фиксированными пороговыми значени ми . Поставленна цель достигаетс тем что в устройство дл сравнени чисел , содержащее дес тичный счетчик, состо щий из п декад, п групп переключателей , п групп разв зывающих диодов, группу триггеров, разв зываю щие диоды, элемент И, причем информационный вход устройства соединен с информационным входом дес тичного счетчика, каждый i-й выход каждой 1-й декады, где i 1,2,..., 10, 1 1,2,...,п, соединен с первым выводом i-ro переключател j-й группы, второй вывод каждого i-ro переключател каждой j-й группы подключен к аноду i-ro разв зывающего диода j-й группы, катоды разв зывающих диодов каждой j-й группы соединены между: собой и подключены к входу установки в нулевое состо ние j-ro триггера группы, пр мой выход каждого j-ro триггера группы соединен с j-м входо элемента И, введены триггер управлени , первый и второй дополнительные разв зывающие диоды и коммутатор, содержащий переключатели, причем третьи выходы переключателей каждой j-й группы соединены между собой и подключены к первому выводу j-ro пер ключател коммутатора, второй вывод каждого j-ro переключател коммутатора соединен с входом установки в единичное состо ние j-ro триггера группы, третьи выводы переключателей коммутатора с первого,по п-й соединены между собой и подключены к входу установки устройства, выход элеMeHta И через первый дополнительный разв зывающий диод соединен с входом установки в нулевое состо ние триггера управлени , пр мой выход которо го подключен к ()-му входу элемен та И, выход переносов п-й декады .дес тичного счетчика соединен через ()-й переключатель коммутатора с входом установки в единичное состо ние триггера управлени и через разв зывающие диоды с первыми выводами первых переключателей всех групп, вход сброса устройства соединен с вх дом сброса дес тичного счетчика и через второй дополнительный разв зывающий диод с нулевым входом триггера управлени . На чертеже представлена блок-схема предлагаемого устройства. Устройство содержит дес тичный счетчик 1, состо щий из п декад 2,...,2f,, п групп переключателей 3, 3(2. .. Зп. кажда из которых состоит из переключателей ,4п , ..у, i п групп разв зывающих диодов 5, 5(,. . . , 5п кажда из которых состоит из разв зывающих диодов 6, 6п,..., 6, коммутатор 7, состо щий из переключателей 8, 8(,.,. , 8ц, Sft+f, триггеры 9), 9.,..., 9п. элемент И 10, триггер 11 управлени , дополнительные разв зывающие диоды 12, 12(2,.., 12, дополнительные разв зывающие диоды 13 и 1,информационный вход 15 устройства, вход 16 установки устройства и вход 17 сброса, Устройство работает следующим образом . Перед подачей импульсов на вход счетчика производ тс следующие подготовительные операции. Включаетс коммутатор 7, в результате чего размыкаютс переключатель переключатели 8,..., 8 устанавливаютс в левое положение. Подаетс команда Сброс по входу 17, по которой дес тичный счетчик 1 и триггер 11 управлени устанавливаютс в нулевое состо ние. 8 соответствии с требуемым дополнением включаютс соответствующие переключатели, а затем подаетс команда Установка N,-n, по которой в счетчике записываетс число N,y-n, после чего выключаетс коммутатор и переключатели. Дл заданного допуска D , который определ етс из выражени 1 Пй-Пн, включаютс соответствующие переь лючатели . После подачи на вход устройства импульсов счетчик производит их подсчет, при этом триггер П упрёвлени выдает команду Нет нормы , так как текущее значение импульсов счетчика меньше нижнего предела. При подсчете счетчиком в нем записано число 99. При поступлении очередного импульса счетчик переполн етс и устанавливаетс в нулевое состо ние и со старшей декады 2 поступает команда Импульс переполнени , по которой триггер 9j устанавливаетс в нулевое.состо ние, а триггерHowever, the known device performs only the task of comparing the number changing in the counting process with 3E with one fixed number in the comparison process. The aim of the invention is to expand the field of application of the device by providing a comparison with two fixed threshold values. This goal is achieved by the fact that a device for comparing numbers, containing a decade counter consisting of five decades, n groups of switches, n groups of power diodes, a group of triggers, power diodes, element I, and the information input of the device is connected to the information the input of the decimal counter, each i-th output of every 1st decade, where i 1,2, ..., 10, 1 1,2, ..., p, is connected to the first output of the i-ro switch j-th group, the second output of each i-ro switch of each j-th group is connected to the anode of the i-ro decoupling diode of the j-th group, Toda diodes of each j-th group are connected between: each other and connected to the installation input to the zero state of the j-ro group trigger, the direct output of each j-ro group trigger is connected to the j-th input of the AND element, the control trigger is entered, The first and second additional isolating diodes and a switch containing switches, the third switch outputs of each j-th group are interconnected and connected to the first j-ro pin of the switch, the second pin of each j-ro switch switch is connected to the installation input and into the j-ro unit state of the group trigger, the third switch switch outputs from the first, to the nth are interconnected and connected to the device installation input, MeHta output And through the first additional decoupling diode connected to the installation input to the zero state of the trigger control, the direct output of which is connected to the () -th input of the I-element, the carryout output of the fifth decade of the local counter is connected via the () switch of the switch with the installation input to the control trigger state and through the isolating diodeswith the first pins of the first switches of all groups, the device's reset input is connected to the reset input of the decimal counter and through the second additional decoupling diode with zero control trigger input. The drawing shows a block diagram of the proposed device. The device contains a decimal counter 1, consisting of two decades, ..., 2f, n switch groups 3, 3 (2. .. Sn. Each of which consists of switches, 4 п, .. у, i n groups Diodes 5, 5 (,..., 5n each of which consists of converting diodes 6, 6p, ..., 6, switch 7, consisting of switches 8, 8 (,.,., 8ts, Sft + f, triggers 9), 9., ..., 9p. element And 10, control trigger 11, additional isolating diodes 12, 12 (2, .., 12, additional isolating diodes 13 and 1, information input 15 devices, device installation input 16 and reset input 17, Device operation It is as follows. Before applying pulses to the counter input, the following preparatory operations are carried out: the switch 7 is turned on, as a result of which the switches 8, ..., 8 open and the switches are set to the left position. The Reset on input 17 command is given, which is decimal 1 and the control trigger 11 are set to the zero state. 8 In accordance with the required addition, the corresponding switches are turned on, and then the Set N, -n command is given, using which the number N, yn is written in the counter, after h of the switch is turned off, and switches. For a given tolerance D, which is determined from the expression 1Pi-Mon, the corresponding switches are included. After the impulses are fed to the device input, the counter calculates them, while the triggering command P issues the command No rate, since the current value of the counter pulses is less than the lower limit. When the counter is counted, the number 99 is written in it. When the next pulse arrives, the counter overflows and is set to the zero state, and from the high decade 2 the Overflow impulse command is received, according to which the trigger 9j is set to the zero state, and the trigger
9,, - в единичное состо ние. Одновременно по команде Импульс переполнени триггер 11 управлени устанавливаетс в единичное состо ние и на его единичном выходе формируетс команда Норма.9 ,, - in a single state. At the same time, at the command of the Overflow Impulse, the control trigger 11 is set to one state and the Norma command is generated at its single output.
При поступлении на счетчик очередного импульса счетчик начинает второй цикл счета и отсчитает число 1. При отсчете счетчиком 1 допуска , равного D импульсам, с D-ro элемента младшей декады 2 поступает импульс через включенный переключатель КД 9, который устанавливаетс в единичное состо ние. С этого момента на схему И по всем трем входам подаетс высокий потенциал, что приводит к по влению высокого потенциала .на выходе элемента И 10, который устанавливает триггер 11 управлени в нулевое состо ние. При этом триггер 11 управлени с нулевого выхода выдает команду Нет нормы.When the next pulse arrives at the counter, the counter starts the second counting cycle and counts the number 1. When the counter counts 1 tolerance equal to D pulses, the pulse from the D-ro element of the junior decade 2 comes through the switched on switch CD 9, which is set to one. From this point on, a high potential is applied to the AND circuit across all three inputs, which leads to the appearance of a high potential at the output of the AND 10 element, which sets the control trigger 11 to the zero state. In this case, the control trigger 11 from the zero output issues the command No norm.
Таким образом, по сравнению с известным предлагаемое устройство позвол ет осуществить сравнение непрерывно измен ющегос числа с двум фиксированными пределами за счет незначительного усложнени схемThus, in comparison with the known, the proposed device allows the comparison of continuously varying numbers with two fixed limits due to a slight complication of the circuits.
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802902203A SU941997A1 (en) | 1980-04-02 | 1980-04-02 | Number comparison device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802902203A SU941997A1 (en) | 1980-04-02 | 1980-04-02 | Number comparison device |
Publications (1)
Publication Number | Publication Date |
---|---|
SU941997A1 true SU941997A1 (en) | 1982-07-07 |
Family
ID=20886322
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802902203A SU941997A1 (en) | 1980-04-02 | 1980-04-02 | Number comparison device |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU941997A1 (en) |
-
1980
- 1980-04-02 SU SU802902203A patent/SU941997A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US2636133A (en) | Diode gate | |
US2972718A (en) | Synchronized sampled data digital servo | |
SU941997A1 (en) | Number comparison device | |
US3045157A (en) | Direct comparison digital servosystem | |
US2562591A (en) | Electronic counting circuit | |
US3226562A (en) | Adjustable high count magnetic counter | |
US3030581A (en) | Electronic counter | |
US3976859A (en) | Presettable multi-stage binary-coded decimal counters | |
US3063016A (en) | Binary counting circuits | |
US3986128A (en) | Phase selective device | |
US2931024A (en) | Device for analogue to digital conversion, and components thereof | |
US4387341A (en) | Multi-purpose retimer driver | |
US3411138A (en) | Self-adaptive information storage devices | |
US3355732A (en) | Self-programmed serial to parallel converter | |
SU1091298A1 (en) | Device for one-channel phase control of thyristor converter | |
US3579118A (en) | Multiple mode frequency divider circuit | |
SU1275762A1 (en) | Pulse repetition frequency divider | |
SU911728A1 (en) | Switching device | |
SU1223222A1 (en) | Device for sorting numbers | |
SU1221719A1 (en) | Aperiodic indicator | |
SU1091188A1 (en) | Extrapolator | |
SU652709A1 (en) | Programme-controlled frequency divider | |
SU1672566A1 (en) | Converter of digital code to pulse sequence | |
SU824436A1 (en) | Percentage digital measuring converter | |
US2842684A (en) | Electrical pulse generating circuits |