SU930745A1 - Устройство выделени синхронизирующих импульсов - Google Patents
Устройство выделени синхронизирующих импульсов Download PDFInfo
- Publication number
- SU930745A1 SU930745A1 SU782675861A SU2675861A SU930745A1 SU 930745 A1 SU930745 A1 SU 930745A1 SU 782675861 A SU782675861 A SU 782675861A SU 2675861 A SU2675861 A SU 2675861A SU 930745 A1 SU930745 A1 SU 930745A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- transistor
- pulses
- voltage
- collector
- pulse
- Prior art date
Links
Landscapes
- Synchronizing For Television (AREA)
Description
I
j Изобретение относитс к телевизионной технике, конкретно, к устройствам выделени синхронизирующих импульсов, и может быть использовано в телевизионных приемниках .
Известно устройство вьщелени синхронизирующих импульсов, содержащее двухкаскацный амплитудный селектор на транзисторах одинаковой проводимости, интегрирующий и дифференцирующий фильтры, и стробируемый каскад, включенный между выходом дифференцирующего фильтра и усилителем строчных синхроимпульсов 1.
Недостатком этого устройства вл етс наличие отдельного стробируемого каскада. Кроме того, такой каскад не защищает от остатка видеоинформации и других помех малой амплитуды, наход щихс в иепосредственной близости к синхроимпульсу в зоне, определ емой шириной стробирующего импульса .
Цель изобретени - упрощение электрической схемы и повыщение помехоустойчивости синхронизации строчной развертки.
Поставленна цель достигаетс тем, что в устройство вьщелени синхронизирующих импульсов, содержащее усилитель строчных синхроимпульсов, двухкаскадный амплитудный; селектор на транзисторах одинаковой проводимости , к коллектору транзистора второго каскада которого подключен-резистивкый делитель и вход интегрирующего фильтра, введен диод, анод которого подключен к входу усилител строчных синхроимпульсов, выполненного на транзисторе противоположной проводимости транзисторам амплитудного селектора, база которого подключена к аноду диода и к общей щине питани , а коллектор через резистор нагрузки подключен к земл ной щине, при этом каскад диода подключен к средней точке резистивного делител , на другой конец которого подан стробнрующий импульс.
На чертеже изображена электрическа принципиальна схема предлагаемого устройства.
Claims (2)
- Устройство выделени синхронизирующих импульсов содержит двухкаскадный амплитудный селектор на транзисторах 1 и 2 39 типа проводимости с входной клеммой 3, делитель, состо щий из резисторов 4 и 5, с клеммой 6 и средней точкой 7, диод 8, шину питани 9, т{)анзистор 10 р-ппроводимости , резистор И, конденсатор 12, выходную клемму 13 строчных синхроимпул сов, двухзвенный интегрирующий фильтр, состо щий из резисторов 14 и 15 и конденсаторов 16 и 17, выходную клемму 18 кадровых С1шхроимнульсов, земл ную клемму 19. Устройство работает следующим образом. Положительные синхроимпульсы видеосигнала , поступающего через клемму 3 открывают транзистор 1 и на коллекторе выдел ютс синхроимпульсы отрицательной пол р ности, которые передаютс на базу транзистора 2. Нормально, транзистор 2 открыт пол жительным напр жением смещени и напр жение на его коллекторе близко нулю. Сопротивлени резисторов 4 и 5 выбраны так, чтобы протекающий по ним от источника стрОбирующих импульсов ток создавал в то ке 7 падение напр жени меньше номинального напр жени на шине 9. Однако, благодар включению диода 8 между шиной 9 и точкой 7, напр жение в этой точке будет равно номинальному напр жению минус падение напр жени на открытом диоде 8. Позтому в промежутках между синхроимпул сами транзистор 10 надежно заперт и напр жение на резисторе И равно нулю. С приходом отрицательного строчного синхроимпульса на базу транзистора 2 он запираетс , а напр жение на его коллекторе и в точке 7 повышаетс вьпие номинального напр жени на шине 9. Однако при зтом открывает с транзистор 10 и напр жение в точке 7 и на коллекторе транзистора 2 устанавливаетс равным номинальному напр жению плю падение напр жени на открытом переходе эмиттер-база транзистора 10. Поэтому на резисторе 11 и на коллекторе транзистора 2 выдел ютс строчные синхроимпульсы с амплитудой Примерно равной номинальному напр жению. В промежутках между стробирующими импульсами транзистор 10 будет заперт независимо от сигнала, например, импульсных помех-, на базе транзистора
- 2. Этим обеспечиваетс помехоустойчивость синхронизации строчной развертки. В случае прихода группы импульсов кадр вого синхроимпульса, длительность которых (27 мкс) больше длительности стробирующих импульсов (14 мкс), в промежутке времени, когда кадровый импульс выходит за пределы стробирующего импульса, напр жение на коллектор транзистора 2 будет поступать через диод 8 от шины 9. Поэтом на его коллекторе выдел етс полна , нестробированна смесь кадровых и строчных синхроимпульсов, из которой с помощью интегрирующего фильтра (14-17) вьщел ютс кадровые синхроимпульсы. А в усилитель на транзисторе 10 поступают импульсы, равные длительности стробирующего импульса . Транзистор 10 открываетс только частью выдел ющегос на коллекторе транзистора 2 синхроимпульса, превышающей по ампли. туде номинальное напр жение. Поэтому помехи небольшой амплитудь и проход щие при слабом телесигнале части видеоинформации в нижней части синхроимпульсов, действующие на базе транзистора 2, не смогут открыть транзистор Ш даже в пределах стробирующего импульса. Благодар этому также повышаетс помехоустойчивость синхронизации строк. Кроме того, выдел ющиес в точке 7 стробированные синхроимпульсы сильно ограничиваютс промежутком эмиттер-база транзистора 10 на уровне, близком номинальному напр жению, и поэтому форма и амплитуда стробирующих импульсов мало вли ет на работу устройства. Таким образом, исключение стробируемого каскада, введение диода и указанное изменение схемы упрощает схему устройства и повышает помехоустойчивость синхронизации строчной развертки. Формула изобретени Устройство вьщелени синхронизирующих импульсов, содержащее усилитель строчных синхроимпульсов , двухкаскадный амплитудный селектор на транзисторах одинаковой проводимости , к коллектору транзистора второго каскада которого подключен резистивный делитель и вход интегрирующего фильтра, о тличающеес тем, что, с целью повышени помехоустойчивости и упрощени устройства путем исключени стробируемого каскада, введен диод, анод которого подключен к входу усилител строчных синхроимпульсов , выполненного на транзисторе противоположной проводимости транзисторам амплитудного селектора, база которого подключена к аноду диода и к общей шине питани , а коллектор через резистор нагрузки подключен к земл ной щине, при этом катод диода подключен к средней точке резистивного делител , на другой конец которого подан стробируюгдай импульс. Источники информации, прин тые во внимание при экспертизе 1. Электрическа принципиальна схема телевизора Шил лис-403Д (прототип)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782675861A SU930745A1 (ru) | 1978-10-16 | 1978-10-16 | Устройство выделени синхронизирующих импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782675861A SU930745A1 (ru) | 1978-10-16 | 1978-10-16 | Устройство выделени синхронизирующих импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU930745A1 true SU930745A1 (ru) | 1982-05-23 |
Family
ID=20790041
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782675861A SU930745A1 (ru) | 1978-10-16 | 1978-10-16 | Устройство выделени синхронизирующих импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU930745A1 (ru) |
-
1978
- 1978-10-16 SU SU782675861A patent/SU930745A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1333873A (en) | Synchronising pulse separator | |
PL91739B1 (ru) | ||
SU930745A1 (ru) | Устройство выделени синхронизирующих импульсов | |
FI61596B (fi) | Krets foer automatisk foerstaerkningsreglering foer televisionsapparater | |
US3679986A (en) | Non-linear feedback gain control and peak detector system | |
GB1499127A (en) | Circuit for detecting the logic state changes of a digital waveform | |
US3654495A (en) | Pulse producing circuit | |
US3382377A (en) | Polarity shift receiver | |
US3058008A (en) | Amplitude discriminator circuit | |
JPS5951178B2 (ja) | パルス信号制御回路 | |
US4549202A (en) | Trilevel sandcastle pulse encoding/decoding system | |
GB1267979A (en) | Synchronizing separator circuits | |
US3801828A (en) | Pulse width discriminator | |
US3979605A (en) | Integrating circuit for separating a wide pulse from a narrow pulse | |
US3935540A (en) | D.C. coupled impedance reducing circuit | |
US4507682A (en) | Self-gated AGC detector | |
GB733294A (en) | Combined synchronizing pulse separator and direct current reinsertion circuit | |
SU790236A1 (ru) | Селектор кадровых импульсов дл телевизионного приемника | |
SU1401573A1 (ru) | Триггер В.И.Турченкова с регулируемым гистерезисом | |
US3300654A (en) | Schmitt trigger with active collector to base coupling | |
SU391720A1 (ru) | Селектор импульсов по длительности | |
JPS6345096Y2 (ru) | ||
SU1737725A1 (ru) | Выключатель | |
SU777878A1 (ru) | Устройство выделени кадровых синхроимпульсов | |
EP0040275A1 (en) | Comparison circuit adaptable for utilization in a television receiver or the like |