SU924843A1 - Устройство выделени первого и последнего импульсов в пачке - Google Patents

Устройство выделени первого и последнего импульсов в пачке Download PDF

Info

Publication number
SU924843A1
SU924843A1 SU802989052A SU2989052A SU924843A1 SU 924843 A1 SU924843 A1 SU 924843A1 SU 802989052 A SU802989052 A SU 802989052A SU 2989052 A SU2989052 A SU 2989052A SU 924843 A1 SU924843 A1 SU 924843A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
inputs
pulses
Prior art date
Application number
SU802989052A
Other languages
English (en)
Inventor
Юрий Ростиславович Абрамов
Виктор Николаевич Шапкин
Original Assignee
Предприятие П/Я Г-4564
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4564 filed Critical Предприятие П/Я Г-4564
Priority to SU802989052A priority Critical patent/SU924843A1/ru
Application granted granted Critical
Publication of SU924843A1 publication Critical patent/SU924843A1/ru

Links

Landscapes

  • Pulse Circuits (AREA)

Description

(54) УСТРОЙСТВО ВЫДЕЛЕНИЯ ПЕРВОГО И ПОСЛЕДНЕГО ИМПУЛЬСОВ.В ПАЧКЕ
1
i Изобретение относитс  к импульСной технике, может использоватьс  в устройствах обработки информации .
Известно устройство выделени  первого и последнего импульсов в пачке, содержащее два триггера, два элемента И, счетчик импульсов, вход которого соединен с первым входом устройства, а выходы соединены с первыми входами схемы совпадени , и сметный триггер, вход которого соединен со вторым входом устройства , а один выход присоединен ко второму входу схемы совпадени , выход которой соединен со входом формировател  , ко второму входу которого присоединен первый вход устройства 1}
Однако это устройство не автономно , так как имеет дополнительный второй вход,
Наи1олее близким к предлагаемому  вл етс  устройство выделени  первого и последнего импульсов в
пачке, содержащее реверсивный счетчик импульсов, первую, вторую и третью схемы совпадени , первый второй триггеры с установочными входами, счетный триггер и выходной формирователь, причем.выходы счетного триггера подключены ко входам , управлени  пр мым и обратным счетом счетчика импульсов.
Первый вход устройства соеди10 нен со входом счетчика импульсов, одним из входов выходного формировател , первым входом первого элемента И, второй вход первой схемы И подключен к выходу счетного три1- гера, управл ющего обратным счетом счетчика импульсов, выход первого элемента И соединен с первым входом первого триггера, с первым „ входом второго элемента И и с третьим входом формировател , выход третьей схемы совпадени  соединен со вторыми входами первого и второго триггеров, выход первого из которых соединен со вторым входом второго элемента И, выход ко торого подключен к первому входу вт рого триггера, выход которого подключен к третьему входу первого элемента И, второй вход устройства соединен со входом счетного триггера Е21. Однако это- устройство также не обладает автономностью, так как содержит также второй управл ющий вход,.Кроме того, в устрбйстве нет возможности обнаружени  момента начала импульсной последовательности и момента конца ее дл  первой пачки, что сужает его применение. Цель изобретени - расширение функциональных возможностей устройства . Поставленна  цель достигаетс  тем , что в устройстве выделени  пе вого и последнего импульсов в .пачке , содержащем реверсивный счетчик, счетный триггер, первый и второй триггеры с установочными входами, первый , второй и третий элемент совпадени , первый выходной форми- , рователь, примем вход счетчика импу сов соединен со входом устройства, управл ющие пр мым и обратным счетом входы счетчика соединены с пр мым и инверсным выходами счетного триггера, выходы счетчика соединены со входами первого элемента совпаде ни  , разрешающий вход которого сое динен с инверсным выходом счетного триггера, выход первого элемента с падени  соединен с первыми установвочными входами первого и второго триггеров и с одним входом выходного формировател , второй вход которого соединен со входом устройства и с первым входом второго элемента совпадени ,второй вход которого сое динен с инверсным выходом счетного триггера,и выход его соединен со вто рым установочным входом первого три гера.третьим входом выходного форми ровател  и первым входом третьего элемента совпадени  , второй вход которого соединен с выходом первого триггера , а выход его - со вторым установочным входом второго триггера , выход которого соединен с третьим входом второго элемента совпадени , введен четвертнй и п тый элементы совпадени , элемент задержки, третий тр
гер с установочными входами, блок

Claims (2)

  1. элемента б совпадени . выделени  переднего фронта, инвертор и второй выходной формирователь, причем вход устройства соединен с первым входом четвертого элемента совпадени , с входом элемента задержки и с входом инвертора, выходы инвертора .и элемента задержки соединены с первым и вторым входами п того элемента совпадени , выход которого соединен с одним из входов второго выходного формировател  и с одним из установочных входов третьего триггера , инверсный выход которого соединен с вторым входом четвертого элемента совпадени , выход которого соединен со вторым входом второго выходного формировател , с входом блока выделени  переднего .фронта, последовательно соединенного с вторым установочным входом третьего триггера и с входом счетного триггера. На фиг. 1 представлена структурна  схема устройства; на фиг. 2 временные диаграммы работы. Устройство содержит реверсивный счетчик 1 импульсов, счетный триггер 2, первый и второй триггеры 3 и 4 с установочными входами, первый, второй и третий элементы 5,6 и 7 совпадени , выходной формирователь 8.. Вход счетчика 1 импульсов соединен со входам устройства. Управл ющие пр мым и обратным счетом входы счетчика 1 соединены с пр мым и инверсным выходами счетного триггера 2. Выход первого элемента 5 совпадени  соединен с первыми установочными входами первого и второго триггеров 3 и 4 и с одним из входов выходного формировател  8. Второй вход выходного формировател  8 соединен со входом устройства и с первым входом второго элемента 6 совпадени , второй вход которого соединен с, инверсным выходом счетного триггера 2. Выход второго элемента б совпадени  соединен со вторым установочным входом первого триггера 3, третьим входом выходного формировател  8 и первым входом третьего элемента 7 совпадени , второй . вход которого соединен с выходом первого триггера 3, а выход его со вторым установочным входом второго триггера k. Выход второго триггера соединен с третьим входом второго Вход устройства соединён с первым входом четвертого элемента 9 сов падени , с входом элемента 10 задерж ки на один период следовани  импульсов в пачке .и с входом инвертора 1 Выходы инвертора 11 и элемента 10 задержки соединены с первым и вторым входами п того элемента 12 совпадени выход которого соединен с . одним из входов второго выходного формировате л  13 и с одним из установочных вхо дов третьего триггера 14. Инверсный выход третьего триггера 1 соединен с вторым входом четвертого элемента 9 совпадени , выход которого соединен со входом.блока 15 выделени  переднего фронта, последовательно соединенного с вторым установочным входом третьего триггера и с вхо дом счетного триггера 2. Кроме того , выход четвертого элемента 9 совпадени  соединен со вторым входом второго выходного формировател  13. Устройство работает следующим образом. Пусть в исходном состо нии на пр  мых выходах счетчика 1 и триггеров 3, и 1 логический 0. Первый импуль тервой пачки (фиг. 2а) через элемент 9 совпадени  проходит на формирователь 13 и на блок 15 выделени  перед него фронта. Импульс (фиг. 2в), сфор мированный по переднему фронту перв го импульса na4Kkv перебрась1вает триггер 1t в состо ние (фиг. 2г), запрещающее прохождение входных иипульсов через элемент 9 совпадени , а счетный триггер 2 измен ет свое состо ние так, что на вход упраалени  пр мым .счетом счетчика 1 приложен разрешающий сигнал (фиг.2д). В счетчике 1 подсчитываетс  и запоми нар.тс  количество импульсов в пачке . Последний импульс в первой пачке через элемент 10 задержки, элемент 12 совпадени , на второй вход которого подаетс  инверсный входной сигнал через инвертор 11, посту пает на вход формировател  13 с задержкой (фиг. 26) , равной периоду следовани  импульсов в пачке , и из мен ет состо ние триггера 1 так, что он разрешает (фиг. 2г) прохождение импульса через элемент 9 совпадени . При поступлении первого импульса (фиг. 2а) второй пачки импульсов счетный триггер 2 устанавливаетс  в состо нии (фиг. 2е) , разрешающее обратный счет счетчика 1 и прохождение первого импульса через элемент 6 совпадени . Первый импульс (фиг. 2и) поступает на вход формировател  8 и измен ет состо  ние триггера -3 так, что с него на вход элемента 7 совпадени  подаетс  разрешающий сигнал (фиг. 2к) .нЗ прохождение этого импульса на вход триггера k, По окончании первого импульса триггер занимает состо ние, запрещающее дальнейшее прохождение импульсов через элемент 6 совпадени . Так,как к счетчику 1 приложен сигнал , разрешающий ему обратный счет, он работает на вычитание и при поступлении последнего импульса в пачке на выхрде элемента 5 совпадени  по вл етс  сигнал (фиг. 2ж) разрешение , который поступает на вход формировател  8 и переводит триггеры 3 и А в исходное состо ние. Работа формировател  8 стробируетс  входными импульсами. На выходе формировател  13 формируютс  первый и последний импульсы (фиг. 2м) каждой пачки, причем последний с задержкой, равной периоду следовани  импульсов в пачке, а на выходе формировател  8 - первый и последний импульсы четной пачки (фиг. 2л). Предлагаемое устройство обеспечивает полную автономность при-выделении первого и последнего импульса в пачке импульсов,так как не нужен дополнительный импульс лсигналJ,предшествующий началу и концу каждой пачки, что  вл етс  очень важным, если неизвестно когда придет пачка, сколько в ней импульсов (какой она длины ). Универсальность устройства заключаетс  в том, что в зависимос.ти от предъ вл емых требований к нему можно использовать два режима работы: выделение первого и последнего импульсов каждой пачки, но с задержкой последнего импульса на период следовани  импульсов в пачке , выделение первого и последнего импульсов каждой чет-ной пачки. Таким образом,в первом случае ы выигрываем в скорости получеи  первого и последнего импульса пачке, но проигрываем в томности, во втором - наоборот. Формула изобретени  Устройство выделени  первого и последнего импульсов в пачке,содержащее реверсивный счетчик импульсов , счетный триггер,, первый и второй триггеры с установочными входами, первый, второй и третий элементы совпадени , первый выходНОЙ формирователь, причем вход сче чика импульсов соединен с входом устройства, управл ющие пр мым и обратным счетом входы счетчика соединены с пр мым и инверсным выходами счетного триггера, выходы .счетчика соединены с входами первого элемента совпадени , разрешающий вход которого соединен с инверсным выходом счетного триггера, выход первого элемента совпадени  соединен с первыми установочными входами первого и второго триггеров и с одним входом выходного формировател , второй вход которого соединен с входом устройства и с первым входом второго элемента совпадени  , второй вход которого соеди нен с инверсным выходом счетного триггера, и выход его соединен с вторым установочным входом первого триггера, третьим входоМ выходного формировател  и первым входом третьего элемента совпадени , второй вход которого соединен с выходом первого триггера, а выход его - с вторым установочным входом второго 8 триггера выход которого соединен с третьим входом второго элемента Совпадени , отличающеес  тем, что, с целью расширени  функциональных возможностей, в него введены четвертый и п тый элементы совпадени  элемент задержки, третий триггер с установочными входами, блок выделени  переднего фронта , инвертор и второй выходной формирователь, причем вход устройства соединен с первым входом четвертого элемента совпадени , с входом элемента задержки и с входом инвертора, выходы инвертора и элемента задержки соединены с первым и вторым входами п того элемента совпадени , выход которого соединен с одним из входов второго выходного формировател  и с одним из установочных входЪв третьего триггера, инверсный выход которого соединен с вторым входом четвертого элемента совпадени , выход которого соединен с вторым входом второго выходного формировател , с входом блока выделени  переднего фронта, последовательно соединенного с вторым установочным входом третьего триггера и с входом счетного триггера. .Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № , кл. Н 03 К , 15.12.72.
  2. 2.Авторское свидетельство СССР № 531268, кл. Н 03 К 5/153, 28.02.75ffff MOa cvem
    -
    ffSfj. суегл
    .7 ПППППППП-- ПП
SU802989052A 1980-10-08 1980-10-08 Устройство выделени первого и последнего импульсов в пачке SU924843A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802989052A SU924843A1 (ru) 1980-10-08 1980-10-08 Устройство выделени первого и последнего импульсов в пачке

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802989052A SU924843A1 (ru) 1980-10-08 1980-10-08 Устройство выделени первого и последнего импульсов в пачке

Publications (1)

Publication Number Publication Date
SU924843A1 true SU924843A1 (ru) 1982-04-30

Family

ID=20920435

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802989052A SU924843A1 (ru) 1980-10-08 1980-10-08 Устройство выделени первого и последнего импульсов в пачке

Country Status (1)

Country Link
SU (1) SU924843A1 (ru)

Similar Documents

Publication Publication Date Title
SU924843A1 (ru) Устройство выделени первого и последнего импульсов в пачке
SU674219A1 (ru) Устройство дл разделени входных импульсов реверсивного счетчика
SU790270A2 (ru) Селектор импульсов по длительности
SU558273A1 (ru) Двухканальное устройство дл временного разделени импульсов
SU824465A1 (ru) Селектор пачек импульсов
SU424320A1 (ru) Двухканальное устройство разделения совпадающих во времени импульсов
SU1010719A1 (ru) Устройство дл выделени импульсов разностной частоты
SU1064450A1 (ru) Селектор сигналов по длительности
SU930637A1 (ru) Формирователь временного интервала,равного периоду входного сигнала
SU1265981A1 (ru) Устройство дл выделени импульсов
SU516186A1 (ru) Селектор широтно-импульсных сигналов
SU544115A1 (ru) Устройство тактовой синхронизации
SU790253A1 (ru) Селектор импульсов по длительности
SU538484A1 (ru) Селектор информационных импульсов
SU1129542A1 (ru) Способ измерени частоты импульсов и устройство дл его осуществлени
SU917117A1 (ru) Адаптивный цифровой частотомер
SU839035A1 (ru) Устройство выделени первого и пос-лЕдНЕгО иМпульСОВ B пАчКЕ
SU972652A1 (ru) Селектор импульсов по длительности
SU362447A1 (ru) Всесоюзная
SU855973A1 (ru) Формирователь одиночного импульса
SU875608A1 (ru) Устройство программируемой задержки импульсов
SU410394A1 (ru)
SU1076927A1 (ru) Устройство дл подсчета предметов,движущихс в двух противоположных направлени х
SU839034A1 (ru) Формирователь импульсов
SU951683A1 (ru) Преобразователь пачки импульсов в пр моугольный импульс