Claims (2)
20 через последовательно соединенные введенные схемы И-НЕ первого делител частоты и инвертора, причем один из входов И-НЕ соединен с выходом инвертора, а включающий управл ющий вход регулирующего элемента соединен с входом инвертора, при этом выход дополнительного мультивибратора соединен с введенной последовательно цепью, состо щей из второго делител частоты и схемы ИЛИ, выход которой соединен с входом сброса делител частоты сигналов основного мультивиб ратора . . На фиг.1 показа|; а принципиальна электрическа схема стабилизатора напр жени посто нного тока; на фиг.2 - временна диаграмма импульсов в некоторых точках схемы. Стабилизатор содержит выходной регулирующий каскад 1, нагрузку 2 (лампу накаливани ), основной муль тивибратор 3, выполненный на транзисторах k и 5 дополнительный мультивибратор 6, выполненный на транзисторах 7 и 8, цепь 9 опорного напр жени , диоды 10 и 11, параметрический стабилизатор 12, последовательную цепь 13, включающую Двухвходовую-схему И-НЕ 1, первый делитель частоты 15 и инвертор 16, последовательную цепь 17, включающую второй делитель частоты 18 и схему ИЛИ 19, клеммы 20 и 2t дл j oдю1ючeни источ ника посто нного тока. При работе стабилизатора выходной регулирующий каскад 1, коммутирующий цепь нагрузки 2 (лампы накаливани ) получает противофазные управл ющие импульсы дл его включени и выключени (если на включающем входе сигнал в виде логической 1, то н включающем входе в это врем присутс вует сигнал в виде логического О и наоборот). Длительность сигналов, управл ющих выходным регулирующим каскадом 1, измен етс в зависимости от величины напр жени источника питани нагрузки 2, которое контролиру етс цепью 9 опорного напр жени , содержащей соединенные последователь но резисторы и стабилитроны. Цепь опорного напр жени св зана через диоды 10 и 11с базами транзисторов k и S мультивибратора 3, который бла годар этому измен ет частоту генери рующих импульсов в функции контролиФУемого напр жени . Мультивибратор 6 Ни транзисторах 7 и 8 работает с посто нной частотой автоколебаний. Питание мультивибраторов 3 и 6 осущест вл етс через параметрический стабилизатор напр жени 12, подключенный к источнику посто нного тока (клемма 20 - положительный полюс и клемма 21 отрицательный полюс)Ф В случае раздельного питани ма чной лампы 2 {например, напр жением 110 В) и цепей управлени (например, напр жением 12 В) положительный полюс стабилизатора 12,не. соединен с клеммой 20. Цепи питани вход щих в последовательные цепи 13 и 1 логических элементов 1, 15, 16, 18 и 19 на схеме не показаны. С выхода мультивибратора 6 пр моугольные импульсы поступают на вход второго делител частоты 18,, выходы которого соединены со схемой ИЛИ 19, формирующей на выходе последовательной цепи 17, в точке 2Ц, длинный опорный импульс, независимый от изменени напр жени на нагрузке 2 и периодически перерывающийс на короткое врем , равное полуперио ру мультивибратора 6 (фиг.2). В таком режиме последовательна цепь 17 работает непрерывно и каждый опорный импульс ее.своим задним фронтом обеспечивает сброс делител частоты 15 последовательной цепи 13 в исходное состо ние. Последовательна цепь 13 имеет обратную св зь (вуход инвертора 16 соединен с одним из входов схемы И-НЕ И), обеспечивающую перевод ее из рабочего в ждущий режим. В рабочем режиме пр моугольные импульсы мультивибратора 3 проход т через схему И-НЕ (точка 22) на вход делител 15 частоты, выход которого одновременно соединен с выключающим входом (точка 25) выходного регулирующего каскада 1 и входом инвертора , 16, соединенного своим выходом (точка 23) с включающим входом выходного регулирующего каскада 1. Как только на выходе первого делител 15 частоты по витс импульс, выходной регулирующий каскад 1 выключаетс , а последовательна цепь 13 Переходит в ждущий режим и будет Находитьс в, этом режиме до тех пор, пока -не произойдет сброс делител 15 частоты в исходное состо ние . Промежуток времени между моментами по влени сигналй на выходе делител 15 частоты и сброса в исходное состо ние вл етс автоматически регулируемым параметром стабилизатора, обусловливающим стабилизацию среднего значени напр жени на нагрузке 2 (ма чной лампе 59 накаливани ) Когда момент сброса делител 15 частоты в исходное состо ние опережает по вление сигнала на его выходе, выходной регулирующий каскад 1, получа включающий сигнал (точка 23) посто нно открыт (участок 26 временной диаграммы на фиг.2) Этот режим стабилизатора соответствует напр жению питани , не превышающему номинала нагрузки ма чной лампы накаливани . Когда сигнал на выходе делител частоты 15 по вл етс раньше сигнала сброса, по вл етс выключающий импульс на входе выходного регулирующего каскада 1 . По .мере увеличени напр жени питани Длительность выключающего импульса увеличиваетс (участки 27 и 28 в;ременной диаграммы на фиг,2)| обеспечива поддержание среднего значени напр жени в пределах номинала нагрузки 2. Причем вли ние температуры окружающей среды на регулируемый параметр стабилизатора сведено к минимуму , так как изменени температуры вызывают идентичные изменени I частоты генерируемых ;мультивибраторами 3 и 6 пр моугольных импульсов (схемы мультивибраторов однотипны и симметричны). При этом одновременно измен ютс и длительность опорного импульса в последовательной цепи 17, и длительность, делени частоты в последовательной цепи 13, управл емой мультивибратором 3. В результате тем пературные отклонени регулируемого параметра стабилизатора возможны только за счет допустимого разброса температурных изменений параметров однотипных элементов.(конденсатора. резисторов, транзисторов)мультивибраторов 3 и 6. 5 Формула изобретени Стабилизатор напр ухени посто нного тока, содержащий включенный между входной и выходной клеммой ключевой регулирующий элемент с включающим и выключающим управл ющим входом, цепь опорного напр жени , подключенную к входным клеммам стабилизатора , и основной мультивибратор на транзисторах, отличающийс тем, что, с целью повышени стабильности напр жени на нагрузке при изменении температуры окружающей среды, базовые входы транзисторов основного мультивибратора соединены с цепью опорного напр жени через введенные диоды, а выход мультивибратора соединен с включающим управл ющим входом регулирующего элемента через последовательно со.единенныё введенные схемы И-НЕ первого делител частоты и инвертора, причем один из входов И-НЕ соединен с выходом инвертора, а включающий управл ющий вход регулирующего элемента соединен с входом инвертора, при этом выход дополнительного мультивибратора соединен с введенной последовательно цепью, состо щей из второго делител частоты и схемы ИЛИ, выход которой соединен с входом сброса делител частоты сигналов основного, мультивибратора. . Источники информации, прин тые во внимание при экспертизе 1. Патент США К , кл. .G 05 F 5/00, (323). 1973. 20 through serially connected input circuits AND-NOT of the first frequency divider and inverter, with one of the inputs IS-NOT connected to the output of the inverter, and the switching control input of the regulating element is connected to the input of the inverter, while the output of the additional multivibrator is connected to the input in series, consisting of a second frequency divider and an OR circuit whose output is connected to the reset input of the frequency divider of the signals of the main multivibrator. . Figure 1 shows |; A basic electrical circuit of a DC voltage regulator; figure 2 - the timing diagram of the pulses at some points of the scheme. The stabilizer contains an output regulating cascade 1, a load 2 (incandescent lamp), a main multi-vibrator 3, an additional multivibrator 6 made on transistors k and 5, made on transistors 7 and 8, a reference voltage circuit 9, diodes 10 and 11, a parametric stabilizer 12 , a serial circuit 13, including a two-input circuit AND-NOT 1, the first frequency divider 15 and the inverter 16, a serial circuit 17, including the second frequency divider 18 and the circuit OR 19, terminals 20 and 2t for j on the DC power source. When the stabilizer operates, the output regulating stage 1 switching the load circuit 2 (incandescent lamps) receives antiphase control pulses to turn it on and off (if the input input has a signal in the form of a logic 1, then the input input will have a signal in the form of a logic Oh and vice versa). The duration of the signals controlling the output regulating stage 1 varies depending on the voltage of the power source of the load 2, which is controlled by the circuit 9 of the reference voltage containing series-connected resistors and zener diodes. The reference voltage circuit is connected through diodes 10 and 11 with the bases of the transistors k and S of multivibrator 3, which, due to this, changes the frequency of the generating pulses as a function of the controlled voltage. Multivibrator 6 Neither transistors 7 and 8 operate at a constant frequency of self-oscillations. The power of multivibrators 3 and 6 is realized through a parametric voltage regulator 12 connected to a direct current source (terminal 20 is a positive pole and terminal 21 is a negative pole) F. In the case of separate power supply of a master lamp 2 {for example, a voltage of 110 V) and control circuits (e.g., a voltage of 12 V), the positive pole of the stabilizer 12, not. connected to terminal 20. The power circuits of logic elements 1, 15, 16, 18, and 19 that are included in the serial circuits 13 and 1 are not shown in the diagram. From the output of the multivibrator 6, rectangular pulses arrive at the input of the second frequency divider 18, whose outputs are connected to the OR 19 circuit, which forms a long reference pulse at the output of the serial circuit 17, at 2C, independent of the voltage variation on the load 2 and periodically interrupting for a short time equal to the half-half of the multivibrator 6 (figure 2). In this mode, the series circuit 17 operates continuously and each reference pulse of its e., With its falling edge, resets the frequency divider 15 of the series circuit 13 to the initial state. The serial circuit 13 has a feedback (the input input of the inverter 16 is connected to one of the inputs of the AND-NO circuit), which ensures its transfer from the operating mode to the standby mode. In the operating mode, the rectangular pulses of the multivibrator 3 pass through the NAND circuit (point 22) to the input of the frequency divider 15, the output of which is simultaneously connected to the switching off input (point 25) of the output regulating stage 1 and the input of the inverter 16 connected by its output ( point 23) with the on input of the output regulating stage 1. As soon as the output of the first frequency divider 15 turns on a pulse, the output regulating stage 1 turns off and the series 13 goes into standby mode and will be in this mode until -not eye will reset frequency divider 15 to the initial state. The time interval between the occurrence of the signal at the output of the frequency divider 15 and resetting to the initial state is automatically controlled by the stabilizer parameter, causing stabilization of the average voltage on the load 2 (incandescent lamp 59) when the frequency divider 15 resets to the initial state advance ahead of the signal at its output, the output regulating stage 1, receiving a triggering signal (point 23) is constantly open (section 26 of the timing diagram in FIG. 2) This mode of the stabilizer corresponds to tvuet voltage power not exceeding the nominal load ma ary incandescent lamp. When the signal at the output of frequency divider 15 appears before the reset signal, a switching pulse appears at the input of the output control stage 1. By increasing the supply voltage, the duration of the switching pulse is increased (sections 27 and 28 in; the belt diagram in FIG. 2) | ensuring that the average voltage is maintained within the load 2 rating. Moreover, the influence of the ambient temperature on the adjustable stabilizer parameter is minimized, since temperature changes cause identical changes in frequency I generated by rectangular pulses with multivibrators 3 and 6 (multivibrator circuits are of the same type and symmetrical ). At the same time, the duration of the reference pulse in the serial circuit 17 and the frequency dividing frequency in the serial circuit 13 controlled by the multivibrator 3 are simultaneously changed. As a result, temperature deviations of the adjustable stabilizer parameter are possible only due to a permissible variation in the temperature variations of the parameters of the same type elements. capacitor. resistors, transistors) multivibrators 3 and 6. 5 Invention formula A direct current stabilizer comprising connected between the input and output terminal, a key regulating element with on and off control input, a reference voltage circuit connected to the input terminals of the stabilizer, and a main multivibrator on transistors, characterized in that, in order to increase the stability of the voltage on the load when the ambient temperature changes, the basic the inputs of the transistors of the main multivibrator are connected to the reference voltage through the diodes introduced, and the output of the multivibrator is connected to the switching-on control input of the regulating element through Consequently, the connected input circuits are AND-NOT of the first frequency divider and inverter, with one of the inputs AND-NOT connected to the output of the inverter, and the switching control input of the regulating element is connected to the input of the inverter, while the output of the additional multivibrator is connected to a series-connected circuit, consisting of the second frequency divider and the OR circuit, the output of which is connected to the reset input of the frequency divider of the main, multivibrator signals. . Sources of information taken into account in the examination 1. US patent K, cl. .G 05 F 5/00, (323). 1973.
2. Авторское свидетельство СССР № , кл. G 05 F 5/00, 1970.2. USSR author's certificate №, cl. G 05 F 5/00, 1970.