SU921107A1 - Device for group clock synchronization - Google Patents

Device for group clock synchronization Download PDF

Info

Publication number
SU921107A1
SU921107A1 SU802927343A SU2927343A SU921107A1 SU 921107 A1 SU921107 A1 SU 921107A1 SU 802927343 A SU802927343 A SU 802927343A SU 2927343 A SU2927343 A SU 2927343A SU 921107 A1 SU921107 A1 SU 921107A1
Authority
SU
USSR - Soviet Union
Prior art keywords
switch
input
output
pulses
inputs
Prior art date
Application number
SU802927343A
Other languages
Russian (ru)
Inventor
Наталья Алексеевна Макарская
Валерий Михайлович Турбин
Original Assignee
Предприятие П/Я В-8025
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8025 filed Critical Предприятие П/Я В-8025
Priority to SU802927343A priority Critical patent/SU921107A1/en
Application granted granted Critical
Publication of SU921107A1 publication Critical patent/SU921107A1/en

Links

Description

(54) УСТРОЙСТВО ГРУППОВОЙ ТАКТОВОЙ СИНХРОНИЗАЦИИ(54) GROUP TACT SYNCHRONIZATION DEVICE

1one

Изобретение относитс  к дискретным системам св зи и может использоватьс  дл  тактовой синхронизации групповой аппаратуры преобразовани  сигналов, примен емой в технике передачи дискретных сигналов.The invention relates to discrete communication systems and can be used for clock synchronization of a group of signal conversion equipment used in the technique of transmitting discrete signals.

Известно устройство групповой тактовой синхронизации, содержаш.ее п канальных делителей, к одним-объединенным входам которых подключен выход опорного генератора , к другим входам подключены выходы коммутатора импульсов коррекции, а выхо- ды п канальных делителей подключены ко входам коммутатора тактовых импульсов, выход которого подключен к одному из входов фазового дискриминатора, к двум другим входам которого подключен выход коммутатора сигналов непосредственно и через обнаружитель перерывов св зи, а выход фазового дискриминатора подключен ко входу коммутатора импульсов коррекции, управл ющий вход которого объединен с соответствующими входами коммутатора сигналов и коммутатора тактовых импульсов 1.It is known a group clock synchronization device, containing its channel dividers, to one-combined inputs of which the output of the reference generator is connected, to the other inputs to the outputs of the correction pulse switch, and the outputs of the channel dividers connected to the inputs of the clock switch, the output of which is connected to one of the inputs of the phase discriminator, to the two other inputs of which the output of the signal switch is connected directly and through the interruption detector, and the output of the phase discriminator connected to the input of the switch pulse correction, the control input of which is combined with the corresponding inputs of the switch signals and the switch clock pulses 1.

Однако это устройство требует больщого времени дл  вхождени  в синхронизм.However, this device requires a lot of time to synchronize.

Цель изобретени  - сокращение времени вхождени  в синхронизм.The purpose of the invention is to reduce the time taken to synchronize.

Claims (1)

Цель достигаетс  тем, что в устройство групповой тактовой синхронизации, содержащее п канальных делителей, к одним объединенным входам которых подключен выход опорного генератора, к другим входам подключены выходы коммутатора импульсов коррекции, а выходы п канальных делителей подключены ко входам коммутатора тактовых импульсов, выход которого подключен к одному из входов фазового дискриминатора , к двум другим входам которого подключен выход коммутатора сигналов непосредственно и через обнаружитель перерывов св зи, а выход фазового дискриминатора подключен ко входу коммутатора импульсов коррекции, управл ющий вход которого объединен с соответствующими входами коммутатора сигналов и коммутатора тактовых импульсов, введены последовательно соединенные дифференцирующий блок, счетчик переходов и формирователь импульсов коммутации, при этом выход коммутатора сигналов подключен ко входу дифференцирующего блока, к другому входу формировател  импульсов коммутации подключен дополнительный обнаружител  перерывов св зи, а вь1ход формировател  импульсов коммутации подключен к другому входу счетчика переходов и к управл ющему входу коммутатора импульсов коррекции. На чертеже представлена структурна  схема предложенного устройства. Устройство содержит канальные делители 1, опорный генератор 2, фазовый дискриминатор 3, обнаружитель 4 перерывов св зи, коммутатор 5 сигналов, коммутатор б тактовых импульсов, коммутатор 7 импульсов коррекции, дифференцирующий блок 8, счетчик 9 переходов и формирователь 10 импульсов коммутации. Устройство групповой тактовой синхронизации работает следующим образом. На один из входов фазового дискриминатора 3 через коммутатор 5 сигналов подаетс  входной дискретный сигнал. На другой вход фазового дискриминатора 3 через коммутатор 6 тактовых импульсов поступают тактовые импульсы с зыхода канального делител  1 того же канала, входной сигнал которого в этот момент времени поступает на первый вход-фазового дискриминатора 3. Импульсы коррекции фазы («добавлени  или «исключени ) с выхода фазового дискриминатора 3 через коммутатор 7 импульсов коррекции поступают, на вход канального делител  1 этого же канала. Одновременно входной дискретный сигнал с выхода коммутатора 5 сигналов поступает на вход дифференцирующего блока 8, на выходе которого формируютс  короткие импульСы, совпадающие по времени с моментом перехода одного значащего момента сигнала к другому. Эти короткие импульсы поступают на вход счетчика 9 переходов, емкость которого выбираетс  из услови  проведени  необходимого дл.  вхождени  в синхронизм числа коррекций по каждому каналу. При переполнении счетчика 9 переходов сигнал с его выхода поступает на вход формировател  10 импульсов коммутации и разрещает формирование импульса коммутации дл  переключени  системы синхронизации на следующий канал. При длительном .отсутствии переходов во входном дискретном сигнале на втором выходе обнаружител  4 перерывов св зи формируетс  сигнал, поступающий на другой вход формировател  10 импульсов коммутации. При этом на выходе формировател  10 импульсов коммутации также по вл етс  импульс коммутации . С помощью импульсов коммутации, поступающих С выхода формировател  10 . импульсов коммутации на коммутатор 5 сигналов , коммутатор б тактовых импульсов и коммутатор 7 импульсов коррекции, осуществл етс  синхронна  коммутаци  сигнала и тактовых импульсов следующего канала .на соответствующие входы фазового дискриминатора 3, а также сигналов коррекции с выхода фазового дискриминатора 3 на вход канального делител  1 следующего канала. Одновременно импульс коммутации поступает с выхода формировател  10 импульсов коммутации на вход «установка О счетчика 9 переходов в качестве импульса сброса этого счетчика, подготавлива  его к подсчету числа переходов во входном дискретном сигнале следующего канала. Использование новых элементов - дифференцирующего блока 8, счетчика 9 переходов и формировател  10 импульсов коммутации выгодно отличает предлагаемое устройство групповой тактовой синхронизации от известного, так как значительно уменьщаетс  врем  вхождени  в синхронизм. Формула изобретени  Устройство групповой тактовой синхронизации , содержащее п канальных делителей , к одним объединенным входам которых подключён выход опорного генератора, к другим входам подключены выходы коммутатора импульсов коррекции, а выходы п канальных делителей подключены ко входам коммутатора тактовых импульсов, выход которого подключен к одному из Входов фазового дискриминатора, к двум другим входам которого подключен выход коммутатора сигналов непосредственно и через обнаружитель , перерывов св зи, а выход фазового дискриминатора подключен ко входу коммутатора импульсов коррекции, управл ющий вход которого объединен с соответствующими входами коммутатора сигналов и коммутатора тактовых импульсов, отличающеес  тем, что, с целью сокращени  времени вхождени  в синхронизм, введены последовательно соединенные дифференцирующий блок, счетчик переходов и формирователь импульсов коммутации, при этом выход коммутатора сигналов подключен ко входу дифференцирующего блока, к другому входу формировател  импульсов коммутации подключен дополнительный выход обнаружител  перерывов св зи, а выход формировател  импульсов коммутации подключен к другому входу счетчика переходов и к управл ющему входу коммутатора импульсов коррекции . Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 646453, кл. Н 04 L 7/02, 1977 (прототип ).The goal is achieved by the fact that a group clock synchronization device containing p channel divisors, to one combined inputs of which the output of the reference oscillator is connected, to other inputs is connected to the outputs of the correction pulse switch, and the outputs of the p channel dividers connected to the inputs of the clock switch, the output of which is connected to one of the inputs of the phase discriminator, to the two other inputs of which the output of the signal switch is connected directly and through the interruption detector, and the output of the phases The discriminator is connected to the input of the correction pulse switch, the control input of which is combined with the corresponding inputs of the signal switch and the clock switch, the serially connected differentiating unit, the transition counter and the switching pulse generator connected to the input of the differentiating unit are entered to another an additional interruption detector was connected to the input of the switching pulse generator, and a switching pulse generator switch This connection is connected to another input of the conversion counter and to the control input of the switch of correction pulses. The drawing shows a block diagram of the proposed device. The device contains channel dividers 1, reference generator 2, phase discriminator 3, detector 4 communication interruptions, switch 5 signals, switch b clock pulses, switch 7 correction pulses, differentiating unit 8, counter 9 transitions and shaper 10 pulse switching. The device group clock synchronization works as follows. A discrete input signal is supplied to one of the inputs of the phase discriminator 3 via the signal switch 5. The other input of the phase discriminator 3 through the switch 6 clock pulses receives clock pulses from the output of the channel divider 1 of the same channel, the input signal of which at this moment of time arrives at the first input-phase discriminator 3. Pulses of phase correction ("add or exclude") the output of the phase discriminator 3 through the switch 7 correction pulses arrive at the input of the channel divider 1 of the same channel. At the same time, the input discrete signal from the output of the switch 5 signals is fed to the input of differentiating unit 8, at the output of which short pulses are formed, which coincide in time with the moment of transition of one significant signal moment to another. These short pulses are fed to the input of the transition counter 9, the capacity of which is selected from the condition required for. entering into synchronism of the number of corrections for each channel. When counter 9 of the transitions overflows, the signal from its output enters the input of the switching driver 10 and allows the formation of a switching pulse to switch the synchronization system to the next channel. With a prolonged absence of transitions in the input discrete signal at the second output of the detector 4 communication interruptions, a signal is generated that arrives at the other input of the driver 10 switching pulses. In this case, a switching pulse also appears at the output of the switching pulse generator 10. With the help of switching pulses coming from the output of the imaging device 10. switching pulses to the switch 5 signals, switch b clock pulses and switch 7 correction pulses, the signal and clock pulses of the next channel are synchronized to the corresponding inputs of phase discriminator 3, as well as correction signals from the output of phase discriminator 3 to the input of channel divider 1 of the next channel. At the same time, the switching pulse comes from the output of the switching driver 10 switching pulses to the input “setting About the counter 9 transitions as a reset pulse for this counter, preparing it to count the number of transitions in the input discrete signal of the next channel. The use of new elements - differentiating unit 8, counter 9 transitions and the driver 10 switching pulses favorably distinguishes the proposed group clock synchronization device from the known one, since the time taken to synchronize significantly decreases. Formula of the group synchronization device, containing p channel dividers, to one combined inputs of which the output of the reference generator is connected, to the other inputs connected outputs of the correction pulse switch, and outputs of the channel dividers connected to the inputs of the clock switch, the output of which is connected to one of the Inputs phase discriminator, to the other two inputs of which the output of the signal switch is connected directly and through the detector, communication interruptions, and the output of the phase switch A crimper is connected to the input of the correction pulse switch, the control input of which is combined with the corresponding inputs of the signal switch and the clock pulse switch, characterized in that, in order to reduce the synchronization time, a series-connected differentiating unit, a conversion counter and a pulse shaper are inserted, In this case, the output of the signal switch is connected to the input of the differentiating unit, to the other input of the switching pulse generator an additional one is connected The output of the interruption detector is found, and the output of the switching pulse generator is connected to another input of the conversion counter and to the control input of the correction pulse switch. Sources of information taken into account during the examination 1. USSR author's certificate No. 646453, cl. H 04 L 7/02, 1977 (prototype).
SU802927343A 1980-05-20 1980-05-20 Device for group clock synchronization SU921107A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802927343A SU921107A1 (en) 1980-05-20 1980-05-20 Device for group clock synchronization

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802927343A SU921107A1 (en) 1980-05-20 1980-05-20 Device for group clock synchronization

Publications (1)

Publication Number Publication Date
SU921107A1 true SU921107A1 (en) 1982-04-15

Family

ID=20896816

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802927343A SU921107A1 (en) 1980-05-20 1980-05-20 Device for group clock synchronization

Country Status (1)

Country Link
SU (1) SU921107A1 (en)

Similar Documents

Publication Publication Date Title
JP2872012B2 (en) Channel selection method and data receiving device
US4390985A (en) Device for the synchronization of digital data transmitted in packets
SU921107A1 (en) Device for group clock synchronization
NO165050B (en) SYNC SYSTEM.
US5228035A (en) Synchronizing system in digital communication line
US5062107A (en) Synchronizing circuit for reducing waiting-time jitter in a demultiplexer
SU646453A1 (en) Group clock synchronization apparatus
GB1224750A (en) Improvements in or relating to communication systems
SU786057A1 (en) Sync generator
SU896780A2 (en) Device for phasing discrete signals
SU562935A1 (en) Discrete control sync device
SU459795A1 (en) Frame sync device
SU628628A1 (en) Cycle synchronization arrangement
SU1205165A1 (en) Device for transmission of standard time signals
SU1066435A1 (en) System for synchronizing time scales by tv channels
SU598238A1 (en) Switching apparatus
SU758547A2 (en) Device for synchronizing with dicrete control
SU803114A1 (en) Synchronizing device
SU970717A1 (en) Clock synchronization device
SU748904A1 (en) Method of synchronizing tv signal sources
SU985960A1 (en) Device for synchronization of telegraphy signal receiver
SU866771A1 (en) Device for discrete phase locking
SU955417A1 (en) Multi-channel digital phase-shifting device
SU1020848A1 (en) Device for transmitting unit-counting coded telemetry
SU600508A1 (en) Digital master clock