SU921105A1 - Device for time-division of communication channels - Google Patents

Device for time-division of communication channels Download PDF

Info

Publication number
SU921105A1
SU921105A1 SU802923242A SU2923242A SU921105A1 SU 921105 A1 SU921105 A1 SU 921105A1 SU 802923242 A SU802923242 A SU 802923242A SU 2923242 A SU2923242 A SU 2923242A SU 921105 A1 SU921105 A1 SU 921105A1
Authority
SU
USSR - Soviet Union
Prior art keywords
outputs
inputs
code combinations
control unit
bits
Prior art date
Application number
SU802923242A
Other languages
Russian (ru)
Inventor
Валентин Павлович Кокошкин
Original Assignee
Предприятие П/Я А-7306
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7306 filed Critical Предприятие П/Я А-7306
Priority to SU802923242A priority Critical patent/SU921105A1/en
Application granted granted Critical
Publication of SU921105A1 publication Critical patent/SU921105A1/en

Links

Description

(54) УСТРОЙСТВО ДЛЯ ВРЕМЕННОГО УПЛОТНЕНИЯ КАНАЛОВ СВЯЗИ(54) DEVICE FOR TEMPORARY SEALING OF COMMUNICATION CHANNELS

Claims (1)

Изобретение относитс  к технике св зи. Известно устройство дл  временного уп лотнени  каналов св зи, содержащее сумматор и блоки пам ти, выходы которых подключены к информационным входам соответствующих ключей, управл ющие входы которых соединены с одними выходами блока управлени  1. Однако в данном устройстве недостаточное число уплотн емых каналов св зи. Цель изобретени  - увеличение числа уплотн емых каналов св зи. Цель достигаетс  тем, что вустройство дл  временного уплотнени  каналов св зи, содержащие сумматор и блоки пам ти, выходы которых подключены к информациейным входам соответствующих ключей, управл ющие входы которых соединены с одними выходами блока управлени , введены блоки сравнени  и регистры, выходы которых подключены к одним входам сумматора, другой вход которого соединен с другим выходом блока управлени , входы которого соединены с первыми выходами блоков сравнени , вторые выходы которых соединены со входами соответствующих блоков пам ти. причем выходы ключей соединены со входами регистров. На чертеже изображена структурна  схема устройства. Устройство содержит блоки сравнени  1, 2 и 3, блоки пам ти 4-6, блок управлени  7, ключи 8-10, регистры И -13, сумматар 14. Устройство работает следующим образом . Цифровые сигналы импуЛьсно-кодовой модул ции трех каналов параллельно поступают на входы блоков сравнени  1, 2 и 3. Блок сравнени  1 производ т последовательное сравнение п кодовых комбинаций первого канала. Перва  кодова  комбинаци  сравниваетс  со второй кодовой комбинацией и выбираетс  та кодова  комбинаци , котора  содержит значащий импульс более старщего разр да. После этого кодова  комбинаци , выбранна  из первых кодовых комбинаций , сравниваетс  с третьей кодовой комбинацией и т.д. Другими словами, из п кодовых комбинаций выбираетс  одна кодова  комбинаци , содержаща  значащий импульс самого старщего разр да, присутствующего в этих кодовых комбинаци х. Выбранна  кодова  комбинаци  соответствует максимальному отсчету ана 1огового сигнала из п сравниваемых отсчетов. Блоки сравнени  2 и 3 работают аналогично блоку сравнени  1 только в цеп х второго и третьего, сигналов. Сигналы с выходов блоков сравнени  1-3 поступают на входы блоков пам ти 4, 5 и 6. Со вторых выходов блоков сравнени  выбранные максимальные кодовые комбинации поступают на входы блока управлени  7. Блоки пам ти 4, 5 и 6 задерживают сигнал на врем  Т nt, где п - число кодовых комбинаций, сравниваемых в блоке сравнени ; Т-длительность одной кодовой комбинации . С выходов блоков пам ти 4, 5 и 6 задержанный сигнал поступает на входы ключей 8, 9 и 10. Сигналы управлени  на управл емые ключи 8, 9 и 10 поступают от блока управлени  7. На блок управлени  7 поступают три максимальные кодовые комбинации с блоков сравнени  1, 2 и 3. Кажда  из этих кодовых комбинаций содержит максимальный значащий разр д из п кодовых комбинаций данного канала. Таким образом, если в максимальной кодовой комбинации отсутствует старший по весу разр д то этот разр д отсутствует и во всех п кодовых комбинаци х данного канала. Если в максимальной кодовой комбинации отсутствуют ,ie,i старших по весу разр да, то эти разр ды отсутствуют и во всех кодовых комбинаци х данного канала. Число выбираетс  неход  из условий оптимального построени  системы синхронизации и синхрогенератора, а также с учетом распределени  мгновенных значений передаваемого информационного сигнала. Блок управлени  7 анализирует три максимальные кодовые комбинации из п кодоliux комбинаций и определ ет общее количество значащих разр дов в этих трех ко .loiii.ix K(J,v бинaци x, так как эти три кодовые комбинации максимальные, то во всех Kc.i.DBhix комбинаци х число значащих разр дов не превыщает числа значащих разр дов в этих кодовых, комбинаци х. Если во всех трех максимальных кодовых комбинаци х все разр ды  вл ютс  значащими, то блок управлени  7 вырабатывает команду о передаче п ти старщих (по весу) разр дов во всех кодовых комбинаци х. Если в первой максимальной кодовой комбинации отсутствуют п ть старших разр дов, а в остальных двух максимальных кодовых комбинаци х все разр ды  вл ютс  значащими , то блок управлени  7 вырабатывает команду о передаче трех значащих разр дов во всех кодовых комбинаци х сигнала первого канала в месте старщих (по весу) разр дов во всех кодовых комбинаци х сигналов второго и третьего каналов. Таким образом, блок управлени  7 в зависимости от числа значащих разр дов в максимальных кодовых комбинаци х производ т перераспределение числа разр дов между трем  каналами. Так как веро тность по влени  сигнала максимального уровн  одновременно во всех уплотн емых каналах сравнительно мала, что все- сигналы передаютс  практически без ухудшени  качества . При этом необходимо отметить, что чем больше уплотн емых каналов, тем эффективнее действует предлагаемое устройство. Блок управлени  7 воздействует на (управл емые ) ключи 8-10 и передает дополнительную информацию о числе передаваемых разр дов в каждом из трех сигналов сумматору 14. Управл емые ключи 8, 9 и 10 пропускают только то количество разр дов кодовых комбинаций, которое определено блоком управлени  7 дл  данного канала. С выходов управл емых ключей 8, 9 и 10 кодовые комбинации подаютс  на регистры 11, 12 и 13 и объедин ютс  в единый цифровой поток совместно с дополнительной информацией при помощи сумматора 14. Формула изобретени  Устройство дл  временного уплотнени  каналов св зи, содержащее сумматор и блоки пам ти, выходы которых подключены к информационным входам соответствующих ключей, управл ющие входы которых соединены с одними выходами блока управлени , отличающеес  тем, что, с целью увеличени  числа уплотн емых каналов св зи, введены блоки сравнени  и регистры, выходы которых подключены к одним входам сумматора , другой вход которого соединен с другим выходом блока управлени , входы которого соединены с первыми выходами блоков сравнени , вторые выходы которых соединены со входами соответствующих блоков пам ти, причем выходы ключей соединены со входами регистров. Источники информации, прин тые во внимание при экспертизе 1. Левин Л. С. и др. Основы построени  цифровых систем передачи. М., «Св зь, 1975, с. 32 (прототип).The invention relates to communication technology. A device is known for temporarily sealing communication channels containing an adder and memory blocks whose outputs are connected to the information inputs of the corresponding keys, the control inputs of which are connected to one of the outputs of the control unit 1. However, there are not enough compact communication channels in this device. The purpose of the invention is to increase the number of compressed communication channels. The goal is achieved by the fact that the device for temporary compaction of communication channels containing the adder and memory blocks, the outputs of which are connected to the information inputs of the corresponding keys, the control inputs of which are connected to the same outputs of the control unit, has been entered into comparison blocks and registers whose outputs are connected to one input of the adder, the other input of which is connected to another output of the control unit whose inputs are connected to the first outputs of the comparison units, the second outputs of which are connected to the inputs of the corresponding locks the memory. moreover, the outputs of the keys are connected to the inputs of the registers. The drawing shows a block diagram of the device. The device contains comparison units 1, 2 and 3, memory blocks 4-6, control unit 7, keys 8-10, registers I-13, summatar 14. The device operates as follows. Digital signals of the pulse-code modulation of the three channels in parallel arrive at the inputs of the comparison blocks 1, 2 and 3. The comparison block 1 performs a successive comparison of the n code combinations of the first channel. The first code combination is compared with the second code combination and that code combination is selected that contains a significant higher order bit. Thereafter, the codeword selected from the first codewords is compared with the third codeword, and so on. In other words, from the n code combinations, one code combination is selected that contains the most significant bit of the most significant pulse present in these code combinations. The selected code combination corresponds to the maximum sample of the analog signal from n compared samples. Comparison blocks 2 and 3 operate similarly to the compare block 1 only in the chains of the second and third signals. The signals from the outputs of the comparison blocks 1-3 are fed to the inputs of the memory blocks 4, 5 and 6. From the second outputs of the comparison blocks, the selected maximum code combinations go to the inputs of the control unit 7. The memory blocks 4, 5 and 6 delay the signal by the time T nt , where n is the number of code combinations compared in the comparison block; T-duration of one code combination. From the outputs of the memory blocks 4, 5 and 6, the delayed signal is fed to the inputs of the keys 8, 9 and 10. The control signals to the controlled keys 8, 9 and 10 are received from the control unit 7. The control unit 7 receives three maximum code combinations from the blocks comparisons 1, 2 and 3. Each of these code combinations contains the maximum significant bit of the n code combinations of a given channel. Thus, if in the maximum code combination there is no older bit, then this bit is also absent in all n code combinations of the given channel. If there are no maximum code combinations, i.e., i, the highest-order bits, then these bits are also absent in all code combinations of the given channel. The number is chosen according to the conditions of optimal construction of the synchronization system and the synchronous generator, as well as taking into account the distribution of the instantaneous values of the transmitted information signal. The control unit 7 analyzes the three maximum code combinations of the n codecoolux combinations and determines the total number of significant bits in these three codes .loiii.ix K (J, v bination x, since these three code combinations are maximum, then in all Kc.i .DBhix combinations of the number of significant bits do not exceed the number of significant bits in these code combinations. If in all three maximum code combinations all bits are significant, then the control unit 7 generates a command to transmit five high-ranking (by weight ) bits in all code combinations. If in the first maximum code combination there are no five higher bits, and in the other two maximum code combinations all bits are significant, then the control unit 7 generates a command to transfer three significant bits to all code combinations of the first channel signal in the place of the high (by weight) bits in all code combinations of the signals of the second and third channels. Thus, the control unit 7, depending on the number of significant bits in the maximum code combinations, redistributes the number of bits dov between three channels. Since the probability of occurrence of a maximum level signal at the same time in all sealed channels is relatively small, all signals are transmitted with virtually no deterioration in quality. It should be noted that the more channels that are sealed, the more effective the proposed device is. The control unit 7 operates on (controlled) keys 8-10 and transmits additional information about the number of transmitted bits in each of the three signals to the adder 14. The controlled keys 8, 9 and 10 only pass the number of bits of code combinations that are determined by the block control 7 for a given channel. From the outputs of the controlled keys 8, 9 and 10, the code combinations are fed to registers 11, 12 and 13 and are combined into a single digital stream together with additional information using an adder 14. Invention Apparatus for temporarily compacting communication channels containing an adder and blocks the memory, the outputs of which are connected to the information inputs of the corresponding keys, the control inputs of which are connected to one of the outputs of the control unit, characterized in that, in order to increase the number of sealed communication channels, comparison blocks are introduced and registers, the outputs of which are connected to one inputs of the adder, another input of which is connected to another output of the control unit, the inputs of which are connected to the first outputs of comparison units, the second outputs of which are connected to the inputs of the corresponding memory blocks, and the outputs of the keys are connected to the inputs of registers. Sources of information taken into account in the examination 1. Levin, LS and others. Fundamentals of building digital transmission systems. M., “Holy, 1975, p. 32 (prototype).
SU802923242A 1980-05-13 1980-05-13 Device for time-division of communication channels SU921105A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802923242A SU921105A1 (en) 1980-05-13 1980-05-13 Device for time-division of communication channels

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802923242A SU921105A1 (en) 1980-05-13 1980-05-13 Device for time-division of communication channels

Publications (1)

Publication Number Publication Date
SU921105A1 true SU921105A1 (en) 1982-04-15

Family

ID=20895190

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802923242A SU921105A1 (en) 1980-05-13 1980-05-13 Device for time-division of communication channels

Country Status (1)

Country Link
SU (1) SU921105A1 (en)

Similar Documents

Publication Publication Date Title
JPS5523603A (en) Method and apparatus for coding and decoding of telephone signal
KR840000125A (en) Continuous Frame Digital Multiplexer Increases Channel Capacity
EP0214261B1 (en) Signal generation
JPS58200654A (en) Communication device
SU921105A1 (en) Device for time-division of communication channels
GB1524797A (en) Time division digital transmission system
US3842401A (en) Ternary code error detector for a time-division multiplex, pulse-code modulation system
GB2229610B (en) Pcm communication system
US3447147A (en) Encoder
US3435148A (en) Time division multiplex pulse code modulation communication system by pulse distribution transmission
US3569834A (en) Delta-modulated transmission system with prediction of voice development and transmission of only coordination and error signals
AU552686B2 (en) D p c m transmission system
SU1233291A1 (en) System for transmission and reception of telemetric information
SU572938A1 (en) Time-dividing channeling apparatus
JPH0734559B2 (en) Digital transmission system
JPS5713836A (en) Channel synchronization system
JPS60167550A (en) Code converter
SU805381A1 (en) Telemetering system
GB1418527A (en) Intelligible crosstalk protective system for time division switching centres
SU1072281A1 (en) Transmitting device for statistical multiplexing communication system
SU1163476A1 (en) Communication system with delta modulation
SU1003125A1 (en) Binary signal transmitting and receiving device
JPS5510237A (en) Method and device for signal processing on time- compression multiplex system
SU907871A1 (en) Address call system with positional coding
SU896776A1 (en) Method of transmitting and receiving signals