SU921076A1 - Combined analogue-digital parallel converter - Google Patents

Combined analogue-digital parallel converter Download PDF

Info

Publication number
SU921076A1
SU921076A1 SU802963982A SU2963982A SU921076A1 SU 921076 A1 SU921076 A1 SU 921076A1 SU 802963982 A SU802963982 A SU 802963982A SU 2963982 A SU2963982 A SU 2963982A SU 921076 A1 SU921076 A1 SU 921076A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
bus
inputs
outputs
Prior art date
Application number
SU802963982A
Other languages
Russian (ru)
Inventor
Геннадий Николаевич Абрамов
Original Assignee
Ульяновский политехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ульяновский политехнический институт filed Critical Ульяновский политехнический институт
Priority to SU802963982A priority Critical patent/SU921076A1/en
Application granted granted Critical
Publication of SU921076A1 publication Critical patent/SU921076A1/en

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

(54) КОМБИНИРрВАННЫЙ АНАЛОГОи.Ш1ФРОВОЙ(54) COMBINED ANALOGUE. SH1FROVA

ПРЕОБРАЗОВАТЕЛЬ ПАРАЛЛЕЛЬНОГО ТИПАPARALLEL TYPE CONVERTER

Claims (1)

., Изобрегение относигс  к электричео |Ким измерени м и может быть использо вано дл  измерени  амплитуаы импульсов Известен к омбинированый аиалого-цифровой гфеобразователь, использунхиий л«ё тод непосредственного сн ти  .отсчета, со держаший в каждом группу 9ле«ментов сравнени , первые входы ксуторых пофслючены к выходам источника этало ньк напр жений, выхоаы через послеаовательно соеанненные шифратор и кифро-«налоговый преобразователь - к одному из входсю разностного усшштел ,  ругой вход которого подключен к входной, шине и вторым входам элементов нени  первого разр да, выход разностного усилител   вл етс  входом следующего разр да феобразовател  Cll, Недостатком известного устройства  вл етс  низкое бьютродействие. Известен преобразователь, сраержа- пюй в Кйждом разр де элементы срав- йени  на пгюлкаовптельно соединенньос вычитающем устройстве, вход которого пошслючен к вхоаной шине , второй - к соответствующему выходу источника эталонных напр жений , ВЫХОД - к сип{а пы1ому входу соот: ветствующего к оча выходом соединен ;ного с выходной йотой разр аа,и поро , говом элементе, выход когорого через соответст псиций триггер соединён с одним из входов шфратора выходом попключенного К выходной шине, и узел управлени , выходы Которого ПОДКЛЮЧЕ НЫ к управл ющим входам ключей С2, Недостатс этого устройотва состоит в низком быстродействии, Цель изобретени  - повышение быстродействн « Цель достигаехс  тем, что в комбинированный аналого-оифровой преобразователь-параллельного типа,содержащий в каждом разрйде элементы сравнени  на последовательно соепиненйых вычитак щем устройстве, первый вход кото(юго подключен к входной tinme разр да, RTOрой - к соответствующему выходу источ ника эталонных напр жений, выход - к сигаальному входу соогвегствующего ключа, выходом соединенного с выходной шиной разр да, и пороговом элементе , выход которого через соотвегствутоший триггер соединен с одним из входов шифратора, выходом подключенного к вы . ходной шине, и узел управлени , выходы котфого подключены к управл ющим входам ключей, узел управлени  вьтолнен на компараторах, первые входы которых подключены к Каждой шине разр да , вторые - к соответствуюшим В№ходам источника эталонных напр жений, начина  со второго,а выходы  вл ютс  . выходами узла управлени , На чертеже приведена функциональна  схема комбинированного аналогоИИфровргх ) преобразовател  параллельн. го типа, В каждом разр де преобразователь содержит элементы 1 сравш ни , каждый из которых выполнен на последовательно соединенных вычитакицем устройстве 2 и пороговом элементе 3, Ключи 4, триггеры 5, шифратор 6, источник 7 эталонных напр жений и компараторы 8 узла управлеви . Первые входы элементов срйвнени  и компараторов подклю чены к входной шине 9 разр да, выходы элементов 1 через триггеры 5 (цепи ус кановки в ноль которьк на чертеже не показаны) соединены с шифратором 6 выход которого подключен к вбиодной шине lOv Управл ющий вход каждого клю ча 4 соединен с выходом компаратгора, второй вход которого подключен к выходу источника 7, напр жение на котором в два раза больше напр жени , подклю«даиного к второму выходу вычитающего устройства 2, подключенного к сигнальному входу Ключа, Выходы ключей 4 сс единены с выходной шиной 11 разр да. Работает устройство следующим обра зом. Преобразуемый импульсный сигнал поступает на од н из входов вычитаюшего устройства 2, на вход которого подано эталонное напр жение иэгг.1 с первого выхода источника 7 эталонных напр жекий; На выходе вычитакицего устройства 2 вьфабатываетс  сигнал, амплитуда которого равна разности амплитуды измер емого и эталонного напр жений ftU «Ux -иэг.Эта разность поступает на входы порогового элемента 3 и Сигнальный вход ключа 4, Пороговое устройстео вырабатывает импульс стандартной амплитуды и длительности, при который через триггер 5 поступает на шифратф 6. Шифратор преобразует параллельный единичный Код в позицинный двоичный код,  вл вшийс  цифровым результатом измерени . В компараторе 8 гфоисходиг сравнение величин напр жений и и Ugqii, где иэт.1м UgT. 1 При и i иэтл,4-д компар атор вырабатыает управл кидий сигнал, который переBpjiHT ключ 4 в провод щее состо ние, т,ё, импульс с сигнального входа ключа роходит на выходную шину 11, За счет исключени  по сравнению с звестным устройством из цепи распространени  ригнала л Ux порогового элемента и устройства управлени  повышено быстродействие данногоустройства. Формула изобретени  Комбинированный аналого-цифровой преобразователь параллельного типа, содержащий в каждом разр де элементы ера внени  на последовательно соединенных вычитакицем устройстве, первый вход ко торого подключен к входной шине разр да , второй - к соответствующему выхо-; ду источника эталонных напр жений, выход - к сигнальному входу соответствующего ключа, выходом соединенного с вь ходной шиной разр да, и пороговом элементе , выход которого через соответствующий триггер соединен с одним из входов шифратора, вькодом подключенного; к выходной шине, и узел управлени , -вьь оды которого подключены к управл кнцим входам Ключей, отличающийс  тем,-что, с целью повышени  быстродействи , узел управлени  вьтолнен на компараторах , первые входь которых подключены к выходной шине,раф да, вторыек соответствующим, выходам источника эталшных напр жений, начина  с второго, а выходы  вл ютс  выходами узла управлени .. : Источники йпнформации, прин тые во внимание при экспертизе I, По11упроводниковые кодирующие и декодирующие преобразователи. Под ред. Смолова В.Б;и др,. Л,, 1967, с. 147, рис.2,43, 2, Авторское свидетельство СССР № 71891 7, кл,Н 03 К 13/175, 12,04.80 (прототип),. The isobregnation is relative to electrical | Kim measurements and can be used to measure the amplitude of pulses Known for combining aerial-digital keyboard using a direct sampling method, containing in each group 9L of comparison, the first inputs Each of them is connected to the outputs of the source of the reference voltage, output via a sequentially connected encoder and a cipher-tax converter to one of the differential inputs, the other input of which is connected to the input, bus, and second. Open the input elements of the first bit, the output of the difference amplifier is the input of the next bit of the Cll transformer. A disadvantage of the known device is the low beat action. A converter is known, which is employed in the Kjdjd discharge, the elements of comparison are connected to a subcontractor, the input of which is connected to the bus, the second to the corresponding output of the source of the reference voltages, the OUTPUT to the voltage input of the corresponding voltage source the output is connected to the output yota of the discharge aa and the threshold element, the output is coherently through the corresponding psychosis, the trigger is connected to one of the inputs of the shfrarator, the output connected to the output bus, and the control unit whose outputs are CONNECTED The inputs of the C2 keys. The disadvantage of this device is low speed. The purpose of the invention is to increase the speed. "The goal is achieved by combining an analog-to-optical converter-parallel type containing in each bit the comparison elements on successively readable devices, the first input of which is (the south is connected to the input tinme of discharge, the radio is connected to the corresponding output of the reference voltage source, the output is connected to the sigal input of the co-ignition key, which is connected to the output bus discharge, and the threshold element whose output is connected through sootvegstvutoshy trigger to one input of the encoder, the output connected to you. the control bus, and the control node, the outputs of which are connected to the control inputs of the keys, the control node is fulfilled on the comparators, the first inputs of which are connected to each discharge bus, the second - to the corresponding source voltage references, starting from the second, and the outputs are. the outputs of the control unit. The drawing shows the functional diagram of the combined analogue (AFI) converter in parallel. type, In each bit, the converter contains elements 1, each of which is performed on the device 2 and the threshold element 3, keys 4, triggers 5, encoder 6, source 7 of the reference voltages and comparators 8 of the control unit, each connected in series by the reader. The first inputs of the matching elements and comparators are connected to the input bus 9 bits, the outputs of the elements 1 through triggers 5 (the zero-setting circuits in the drawing are not shown) are connected to the encoder 6 whose output is connected to the input bus lOv Control input of each key 4 is connected to the comparator output, the second input of which is connected to the output of source 7, the voltage at which is twice the voltage, connected to the second output of the subtractor 2 connected to the Key signal input. The outputs of the keys 4 cc are connected to Khodnev bus 11 discharge. The device works as follows. The converted pulse signal is fed to one of the inputs of the subtractor device 2, to the input of which the reference voltage Iegg 1 is applied from the first output of the source 7 reference voltage; At the output of the readout device 2, a signal is amplified, whose amplitude is equal to the difference of the amplitude of the measured and reference voltages ftU "Ux signal. This difference goes to the inputs of the threshold element 3 and the signal input of the key 4, the threshold device produces a standard amplitude pulse and a duration at which through the trigger 5 it enters the ciphertext 6. The encoder converts the parallel unit code into a positional binary code, which is the digital measurement result. In the comparator 8, there is a comparison of the values of stresses and and Ugqii, where it is 1.m UgT. 1 When i and i, the 4-d compiler produces a control signal that transmits the key 4 to the conducting state, t, e, a pulse from the signal input of the key rotates to the output bus 11, due to the exclusion of The distribution circuit of the signal and the control unit has increased the speed of this device. Claims of the invention A parallel-type combined analog-to-digital converter containing, in each bit, elements of an input on a device connected in series with the first input of which is connected to the input input bus, the second to the corresponding output; the source of the reference voltage, the output to the signal input of the corresponding key, the output connected to the input bit bus, and the threshold element, the output of which through the corresponding trigger is connected to one of the encoder's inputs, and the code; to the output bus, and the control node, whose hands are connected to the control inputs of the Keys, characterized in that, in order to improve speed, the control node is complete on the comparators, the first inputs of which are connected to the output bus, raf yes, the second ones corresponding, the outputs of the reference voltage source, starting with the second, and the outputs are the outputs of the control node ..: Sources of information taken into account in examination I, Po11 conductor encoding and decoding converters. Ed. Smolov VB; et al. L ,, 1967, p. 147, ris.2,43, 2, USSR Copyright Certificate № 71891 7, cells, H 03 K 13/175, 12,04.80 (prototype), , .A.A mm 77 :: «" «c“C NN
SU802963982A 1980-07-21 1980-07-21 Combined analogue-digital parallel converter SU921076A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802963982A SU921076A1 (en) 1980-07-21 1980-07-21 Combined analogue-digital parallel converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802963982A SU921076A1 (en) 1980-07-21 1980-07-21 Combined analogue-digital parallel converter

Publications (1)

Publication Number Publication Date
SU921076A1 true SU921076A1 (en) 1982-04-15

Family

ID=20911099

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802963982A SU921076A1 (en) 1980-07-21 1980-07-21 Combined analogue-digital parallel converter

Country Status (1)

Country Link
SU (1) SU921076A1 (en)

Similar Documents

Publication Publication Date Title
SU921076A1 (en) Combined analogue-digital parallel converter
RU58825U1 (en) ANALOG-DIGITAL CONVERTER
SU706925A1 (en) Analogue-digital converter
SU991602A1 (en) Follow-up analogue-digital device
JPS57181226A (en) Analog-to-digital converter
SU972658A1 (en) Series-parallel analogue-digital converter
SU480025A1 (en) Converter of the ratio of two voltages to the time interval
SU718914A1 (en) Bipolar analogue-digital converter
SU599353A1 (en) Analogue-digital converter
SU470842A1 (en) Device for converting telemetry information
SU1008901A1 (en) Analogue-digital converter
SU817999A1 (en) Device for measuring digital-analogue converter error
SU632078A1 (en) Method and apparatus for analogue-digital conversion
SU809563A1 (en) Active power-to-digital code converter
CN115580301A (en) Six-bit half analog-to-digital converter
SU1019356A1 (en) Digital phase meter
SU1550455A1 (en) Electric prospecting station
SU688986A1 (en) Method of analogue-digital conversion
SU1120351A1 (en) Device for measuring average power of random signals
SU869022A1 (en) Voltage-to-parallel type code converter
SU1564726A1 (en) Displacement-to-code converter
SU783979A1 (en) Analogue-digital converter
SU594582A1 (en) Analogue-digital function converter
SU540367A1 (en) Analog-to-digital converter
SU1264204A2 (en) Device for determining average power of random signals