SU920554A1 - Измеритель скорости изменени частоты частотно-модулированного сигнала - Google Patents

Измеритель скорости изменени частоты частотно-модулированного сигнала Download PDF

Info

Publication number
SU920554A1
SU920554A1 SU802957150A SU2957150A SU920554A1 SU 920554 A1 SU920554 A1 SU 920554A1 SU 802957150 A SU802957150 A SU 802957150A SU 2957150 A SU2957150 A SU 2957150A SU 920554 A1 SU920554 A1 SU 920554A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
frequency
divider
key
Prior art date
Application number
SU802957150A
Other languages
English (en)
Inventor
Виктор Иванович Дикарев
Сергей Валентинович Жук
Александр Виулович Пожидаев
Original Assignee
Военный Инженерный Краснознаменный Институт Им.А.Ф.Можайского
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Военный Инженерный Краснознаменный Институт Им.А.Ф.Можайского filed Critical Военный Инженерный Краснознаменный Институт Им.А.Ф.Можайского
Priority to SU802957150A priority Critical patent/SU920554A1/ru
Application granted granted Critical
Publication of SU920554A1 publication Critical patent/SU920554A1/ru

Links

Landscapes

  • Radar Systems Or Details Thereof (AREA)

Description

I
Изобретение относитс  к радиоизмерени м .
Известно устройство дл  измерени  скорости изменени  частоты, содержащее входное стабилизирующее устройство , фазовращатель, генератор импульсов , демодул тор отсчетов, выходной усилитель, схему запомина- . ни  lj ,
Однако данное устройство не обеспечивает достаточной точности.
Наиболее близким по технической сущности к предлагаемому  вл етс  устройство, содержащее два формировател , каждый из которых состоит , из полосового фильтра и амплитудного детектора, один из которых через триггер соединен с входом ключа, второй вход которого соединён со вторым входом второго ключа и выходом генератора импульсов, а выходы ключей через делитель частоты и непосредственно соединены с регистратором 2.
Данное устройство не обеспечивает достаточной точности при различных законах частотной модул ции.
Цель изобретени  - повышение точности измерений при различных законах частотной модул ции.
Поставленна  цель достигаетс  тем, что в измеритель скорости изменени  частоты частотно-модулированных сигналов, содержащий два фор10 мировател , каждый из которых состоит из последовательно включенных полосового фильтра и амплитудного детектора , генератор импульсов, выход которого соединен с входами управ«5 лени  первого и второго ключей, триггер, вход которого соединен с первым входом первого управл емого делител  частоты, выход триггера соединен с информационным входом

Claims (2)

  1. 20 первого ключа, выход которого подключен к второму входу первого управл емого делител  частоты, и регистратор, введены арифметический вычислитель, второй управл емый делитель частоты, третий ключ, второй и третий триггеры и делитель час тоты, вход которого соединен с выходом второго формировател , а выход соединен со входами всех триггеров и первым входом второго управл емого делител  частоты, второй вход которого соединен с выходом второго ключа, а выход подключен к первому входу арифметического вычислител , второй вход.которого соединен с выходом первого управл емого делител  частоты, третий вход которого через третий ключ соединен с выходом третьего триггера, причем второй вход третьего ключа соединен с выходом генератора импульсов, выход первого формировател  соединен с вторым входом второго триггера, выход которого соединен с информационным .входом второго ключа, а выход арифметического вычислител  соединен с входом регистратора. На чертеже приведена структурна  электрическа  схема измерител . Измepиteль содержит формирователи 1 и 2, состо щие из полосовых фильтров 3 и t и амплитудных детекторов 5 и 6, делитель 7 частоты, триггеры 8-10, генератор 11 импульсов , ключи IZ-I, управл емые делители 15 и 16 частоты, арифметический вычислитель 17, регистратор 18. Входной сигнал подан на входную шину 19. Устройство работает следующим об разом. Сигнал с линейным V-образным зак ном частотной модул ции поступает на входы формирователей 1 и 2 импул сов, каждый из которых состоит из последовательно соединенных полосов го фильтра 3 С) и амплитудного детектора 5 (6). Причем полосовые фильтры 3 и А настроены на разные частоты. Полоса пропускани  фильтра 3 А fa . а фильтра k -Дf. Указанные полосы пропускани  фильтров выбираютс  значительно меньше возможной ширины спектра (девиации чacтoтылfй исследуемого сигнала. Формирователи 1 и 2 преобразуют принимаемый сиг . нал в последовательность видеоимпульсов . Радиоимпульсы с выходов полосовы фильтров 3 и А поступают соответственно на входы детекторов 5 и 6, гд 9 4 выдел ютс  их огибающие. Видеоимпульсы с выхода амплитудного детектора 6 поступают на делитель 7 с коэффициентом делени  2. На выходе делител  7 по вл етс  каждый второй видеоимпульс . Указанные импульсы поступают на входы триггеров. Триггер 9 этими импульсами перебрасываютс  в другое устойчивое состо ние. В исходное состо ние триггер 9 возвращаетс  первым импульсом с выхода амплитудного детектора 5. когда частота входного сигнала попадает в полосу пропускани  д f2. полосового фильтра 3. Длительность импульсов на выходе триггера 9 пропорциональна скорости изменени  частоты принимаемого сигнала . Указанные импульсы поступают на первый вход ключа 12, на второй вход которого подеютс  импульсы высокой частоты с выхода генератора 11. Импульсы высокой частоты с выхода ключа 12, соответствующие длительности t , i-ro импульса триггера 9 поступают на первый вход делител  1б, на второй вход которого подаютс  видеоимпульсы с выхода делител  7. В делителе 16 происходит последовательное сложение в цифровом коде значений Т, (i 1;2, ...,п) и деление получившейс  суммы на крличество измерений п (объем выборки), которое , определ етс  делителем 7- При этом в делителе 16 после каждого измерени  фиксируетс  в цифровом коде значение , , пропорциональное искомой скорости изменени  частоты принимаемого сигна-. ла f.p (ТсрJfср) Видеоимпульсы с выхода делител  7 поступают также на входы триггеров 8 и 10. При этом каждый поступивший импульс перебрасывает указанные триггеры в противоположные состо ни . Пр моугольные импульсы, длительность которых равна периоду модул ции Т принимаемого сигнала, поступают поочередно соответственно на входы ключей 13 и Н, на другие входы которых подаютс  импульсы высокой частоты от генератора 11. Импульсы высокой частоты с выходов ключей 13 и k поступают на входы делител  15, на вход управлени  которого подаютс  импульсы с выхода делител  J. в делителе IS происходит последова тельное сложение в цифровом коде значений Tj (i 1,2,. ..,n) и деле ние получившейс  суммы на количест измерений,п. При этом в делителе 15 после каждого измерени  фиксиру . етс  в цифровом коде значение Тер .S /П| равное 1 скомому периоду моДул ции принимаемого сигнала. Измеренные значени  fcp и Тер с выходов делителей 15 и 16 поступаю в арифметический вычислитель 17, где определ етс  среднее значение искомой девиации частоты принимаем го сигнала --уЗначени  измеренных параметров Уср Тер и А, frtct)фиксируютс  в регистраторе 18. Таким образом, предлагаемое уст ройство позвол ет автоматически оц нить не только скорость изменени  частоты IT, но и период модул ции Т и девиацию частоты ь feu принимаем го сигнала с линейным V-образным з модул ции. ИсПоль ,коном частотной зование при этом элементов и узлов вычислительной техники и усреднение результатов измерений обеспечивает повышение точности оценки указанных параметров по сравнению с известными устройствами аналогичного назначени . Формула изобретени  Измеритель скорости изменени  частоты частотно-модулированного сигнала, содержащий два формировате л , каждый из которых состоит из пйследовательно включенных полосо5 6 вого фильтра и амплитудного детектора , генератор импульсов, выход которого соединен с входами управлени  первого и второго ключей, триггер, вход которого соединен с первым входом первого управл емого делител  частоты, выход триггера соединен с информационным входом первого ключа, выход которого подключен к второму входу первого управл емого делител  частоты, и регистратор, о т л и чающийс  тем, что, с целью повышени  точности измерений при различных законах частотной модул ции , в него введены арифметический вычислитель, второй управл емый делитель частоты, третий ключ, второй и третий триггеры и делитель частоты, вход которого соединен с выходом второго формировател , а выход соединен с входами всех триггеров и первым входом второго управл емого делител  частоты, второй вход которого соединен с выходом второго ключа, а выход подключен к первому входу арифметического вычислител , второй вход которого соединен с выходом первого управл емого делител  частоты, третий вход которого через третий ключ соединен с выходом третьего триггера, причем второй вход третьего ключа соединен с выходом генератора импульсов, выход первого формировател  соединен с вторым входом второго триггера, выход которого соединен с информационным входом второго ключа, а выход арифметического вычислител  соединен с входом регистратора . Источники информации, прин тые во внимание при экспертизе 1.Патент США № 375573, кл. 32 1-787, 28.08.73.
  2. 2.Авторское свидетельство СССР по за вке N 2739 78/18-09, кл. G 01 R 23/00, 20.03.79.
    У
    «Ni
    1
    :
    /гг
    t
SU802957150A 1980-07-22 1980-07-22 Измеритель скорости изменени частоты частотно-модулированного сигнала SU920554A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802957150A SU920554A1 (ru) 1980-07-22 1980-07-22 Измеритель скорости изменени частоты частотно-модулированного сигнала

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802957150A SU920554A1 (ru) 1980-07-22 1980-07-22 Измеритель скорости изменени частоты частотно-модулированного сигнала

Publications (1)

Publication Number Publication Date
SU920554A1 true SU920554A1 (ru) 1982-04-15

Family

ID=20908545

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802957150A SU920554A1 (ru) 1980-07-22 1980-07-22 Измеритель скорости изменени частоты частотно-модулированного сигнала

Country Status (1)

Country Link
SU (1) SU920554A1 (ru)

Similar Documents

Publication Publication Date Title
CA1188735A (en) Fast frequency measuring system
SU920554A1 (ru) Измеритель скорости изменени частоты частотно-модулированного сигнала
US3562646A (en) Phase-measuring system using zero cross-overs between identical frequency waves
SU859942A1 (ru) Устройство дл измерени девиации частоты
SU809661A1 (ru) Устройство дл измерени дифференциальнойфАзы
SU892330A1 (ru) Измеритель девиации частоты
SU741201A1 (ru) Устройство дл измерени малых отношений сигнал-шум
SU892337A1 (ru) Аналого-цифровой дисперсионный анализатор спектра
SU813800A1 (ru) Анализатор спектра частотно-модули-РОВАННыХ СигНАлОВ
SU896771A1 (ru) Устройство дл измерени скорости манипул ции фазы сигнала
SU800896A1 (ru) Устройство дл измерени частотыРАдиОСигНАлОВ
SU836603A1 (ru) Измеритель фазочастотных характери-СТиК чЕТыРЕХпОлюСНиКОВ СВч
EP0943927B1 (en) Fast, highly accurate frequency measurement technique
SU552568A1 (ru) Анализатор спектра
SU661492A1 (ru) Измеритель группового времени запаздывани
SU773520A1 (ru) Цифровой фазометр
SU1104436A1 (ru) Измеритель дифференциальной фазы
SU970257A1 (ru) Способ измерени фазовых флуктуаций сигналов
SU1615640A1 (ru) Устройство дл измерени полосы пропускани четырехполюсников
SU864238A1 (ru) Способ измерени фазового времени задержки сигналов
SU883774A1 (ru) Панорамный частотомер
SU1698822A1 (ru) Устройство дл измерени величины запаса "Окна синхронизации" при фазоманипулированных сигналах
SU947781A1 (ru) Фазометр
SU883790A1 (ru) Цифровой фазометр
SU935821A1 (ru) Цифровой фазометр