SU898597A1 - Flip-flop - Google Patents

Flip-flop Download PDF

Info

Publication number
SU898597A1
SU898597A1 SU802885969A SU2885969A SU898597A1 SU 898597 A1 SU898597 A1 SU 898597A1 SU 802885969 A SU802885969 A SU 802885969A SU 2885969 A SU2885969 A SU 2885969A SU 898597 A1 SU898597 A1 SU 898597A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistor
resistor
source
output
emitter
Prior art date
Application number
SU802885969A
Other languages
Russian (ru)
Inventor
Владимир Ильич Турченков
Original Assignee
Государственный Всесоюзный Центральный Ордена Трудового Красного Знамени Научно-Исследовательский Институт Комплексной Автоматизации
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Государственный Всесоюзный Центральный Ордена Трудового Красного Знамени Научно-Исследовательский Институт Комплексной Автоматизации filed Critical Государственный Всесоюзный Центральный Ордена Трудового Красного Знамени Научно-Исследовательский Институт Комплексной Автоматизации
Priority to SU802885969A priority Critical patent/SU898597A1/en
Application granted granted Critical
Publication of SU898597A1 publication Critical patent/SU898597A1/en

Links

Landscapes

  • Electronic Switches (AREA)

Description

(54) ТРИГГЕР(54) TRIGGER

1one

Изобретение относитс  к схемам, обеспечивающим скачкообразное изменение входного сигнала при достижении входным током заданного порога срабатывани , используемым в устройствах автоматики.The invention relates to circuits that provide a jump-like change in the input signal when the input current reaches a predetermined trigger threshold used in automation devices.

Известен триггер, содержащий входной транзистор, включенный по схеме с общей базой, промежуточный транзистор, база которого соединена через сопротивление с базой выходного транзистора, эмиттер которого через диод подсоединен к шине источника питани р.A trigger is known that contains an input transistor connected in a common base circuit, an intermediate transistor whose base is connected through a resistance to the base of an output transistor whose emitter is connected via a diode to the power supply bus p.

Недостатком этого устройства  вл етс  невозможность получени  двух-, пол рного выходного сигнала при подключении источника входного тока относительно общего провода.A disadvantage of this device is the impossibility of obtaining a bi-polar output signal when a source of input current is connected with respect to the common wire.

Известен триггер, содержащий выходной транзистор, база которого соединена через резистор с источником питани  и коллектором входного транзистора , в котором эмиттер выходногоKnown trigger containing the output transistor, the base of which is connected through a resistor to the power source and collector of the input transistor, in which the emitter of the output

транзистора через резистор соединен с эмиттером промежуточного транэистора , коллектор которого соединен с эмиттером входного транзистора и с источником входного .transistor through a resistor connected to the emitter of the intermediate transistor, the collector of which is connected to the emitter of the input transistor and the input source.

Недостатком этого триггера  вл ютс  узкие функциональные возможности , т.е. невозможность получени  двухпол рного выходного сигнала при подключении источника входного тока относительно общего провода источников питани .The disadvantage of this trigger is narrow functionality, i.e. the impossibility of obtaining a two-pole output signal when the input current source is connected to the common wire of the power sources.

Цель изобретени  - расширение функциональных возможностей триггера .The purpose of the invention is to expand the functionality of the trigger.

Claims (2)

Указанна  цель достигаетс  тем, что в триггер, содержащий входной транзистор, выходной транзистор и промежуточный транзистор, включенный по схеме с общей базой, коллектор которого, соединен с базой выходного транзистора, а эмиттер с коллектором входного транзистора, резистор , основной источник питани  3 и наррузонный резистор, введен дополнительный источник питани  и резистор , .включенньй между шиной пита ни  дополнительного источника и эми тером промежуточного Транзистора, эмиттер выходного транзистора, имею щего противоположную проводимость по отношению к промежуточному транзистору , подключен к шине основного источника питани , коллектор выходного транзистора через нагрузочный резистор, например делитель на резисторах , соединен с шиной дополнительного источника питани , база входного транзистора соединена с ис точником входного тока и через резистор с нагрузочным резистором, а эмиттер - с общей шиной. На чертеже представлена принципиальна  схема устройства. Устройство содержит источник -нап р хсени  основной 1 и дополнительной 2 пол рности входной 3, промежуточ ный 4 и выходной 5 транзисторы, ист чник 6 входного тока, шунтирующий элемент 7, например диод, резисто- ры 8- 10. Устройство работает следующим образом. При отсутствии тока от источника 6 входного тока или при его величине ,- меньшей порога срабатывани , транзистор 3 насьш;ен током резисторов 9 и 8 от источника I напр жени  а транзисторы 4 и 5 тока не провод т , и выходное напр жение приблизительно равно напр жению источника 1 напр жени . Если величина тока положительной пол рности от источника 6 входного тока превьш1ает некоторое пороговое значение, определ емое в основном величинами резисторов 8 и 9 и велич ной напр жени  источника 1. транзистор 3 начинает выходить из режима насьш1ени  в активный режим, при этом его выходное сопротивление воз растает и часть тока резистора 10 начинает протекать через эмиттер, коллектор транзистора 4 и базо-эмит терный переход транзистора 5. Вслед ствие протекани  тока коллектора транзистора 5 на резисторе 9 происходит падение напр жени , т.е. уменьшение напр жени  отрицательной пол рности . уменьшение тока через резистор 8 и еще большего подзакрыти  транзистора 3, отпирани  транзисторов 4 и 5 и т.д., т.е. развиваетс  релаксационный процесс, при завершении которого транзистор 3 окажетс  запертым, транзистор 4 в активном режиме, или если включить в цепь его коллектора резистор (на чертеже не показано)в режиме насыщени , транзистор 5 будет в режиме насьпцени  и на выходе будет напр жение положительной пол рности с величиной, близкой к величине источника 2 напр жени . На чертеже резистор 9 показан составным. В частном случае часть резистора 9, обозначенна  как 9, может равн тьс  нулю , и тогда возврат триггера в исходное состо ние возможен только при смене пол рности источника б и достижени  с его выхода тока отрицательной пол рности, превьш1ающего ток резистора 8 положительной пол рности . Б общем случае 9 не равно нулю и составной резистор образует делитель напр жени , выход которого соединен с резистором 8. При малом значении делени  напр жени  источника напр жени  триггер срабатывает и отпускает при одной и той же пол рности источника 6 входного тока, как указано на чертеже, при этом гистерезис триггера можно регулировать при помощи изменени  коэффициента делени  составным резистором 9. При значении 9 небольшом и равным нулю, триггером можно управл ть импульсно , т.е. при формировании от источника входного тока 6 импульса положительной пол рности триггер переходит во второе исходное состо ние и находитс  в нем до тех пор, пока от источника 6 входного тока не придет импульс отрицательной пол рности. Триггер можно управл ть от импульсов одной пол рности, если их подавать через диоды, не показанные на чертеже, как на базу транзистора 3, так и на коллектор транзистора 4, включив последовательно с базой транзистора 5 дополнительный резистор . Формула изобретени  Триггер, содержащий входной транзистор , выходной транзистор и промежуточный транзистор, включенный по схеме с общей базой, коллектор которого соединен с базой выходногоThis goal is achieved by the fact that a trigger containing an input transistor, an output transistor and an intermediate transistor connected in a common base circuit, whose collector is connected to the output transistor base, and an emitter with an input transistor collector, resistor, main power supply 3 and narruzon a resistor, an additional power supply and a resistor connected between the power supply bus of the additional source and the emitter of the intermediate transistor, the emitter of the output transistor having the opposite conductivity with respect to the intermediate transistor, connected to the main power supply bus, the output transistor collector through a load resistor, such as a divider on resistors, connected to the additional power supply bus, the input transistor base is connected to the input current source and through the resistor to the load resistor, and emitter - with a common bus. The drawing shows a schematic diagram of the device. The device contains a source — a power supply base 1 and an additional 2 polarity input 3, intermediate 4 and output 5 transistors, input current source 6, shunt element 7, for example, a diode, resistors 8–10. The device operates as follows. If there is no current from the input current source 6 or at its magnitude less than the trigger threshold, transistor 3 is fast; it is current from resistors 9 and 8 from voltage source I, and current transistors 4 and 5 do not conduct, and the output voltage is approximately equal to source 1 voltage. If the value of the current of positive polarity from the input current source 6 exceeds a certain threshold value determined mainly by the values of resistors 8 and 9 and the high voltage of source 1. Transistor 3 begins to exit from the end state to active mode, while its output resistance the current of the resistor 10 begins to flow through the emitter, the collector of transistor 4 and the base-emitter junction of transistor 5. As a result of the collector current flow of transistor 5 on the resistor 9, the voltage drops, t . reduction of negative polarity voltage. reducing the current through the resistor 8 and even further closing the transistor 3, unlocking the transistors 4 and 5, etc., i.e. a relaxation process develops, at the completion of which the transistor 3 turns out to be locked, transistor 4 is in active mode, or if a resistor (not shown in the drawing) is connected to the collector circuit in the saturation mode, transistor 5 will be in the NX mode and the output will be a positive field voltage with a value close to the magnitude of the source 2 voltage. In the drawing, resistor 9 is shown composite. In the particular case, the part of the resistor 9, denoted as 9, can be zero, and then the trigger can be returned to the initial state only if the polarity of source b is changed and its current reaches negative polarity, which exceeds the current of resistor 8 of positive polarity. In general, 9 is not zero and the composite resistor forms a voltage divider, the output of which is connected to resistor 8. With a small value of the voltage source voltage division, the trigger is triggered and released at the same polarity of the input current source 6, as indicated by in this case, the trigger hysteresis can be adjusted by changing the division factor of the composite resistor 9. With a value of 9 small and equal to zero, the trigger can be pulsed, i.e. when a positive polarity pulse is formed from the input current source 6, the trigger goes into the second initial state and remains there until a negative polarity pulse arrives from the input current source 6. The trigger can be controlled from pulses of the same polarity if they are fed through diodes not shown in the drawing both to the base of transistor 3 and to the collector of transistor 4 by connecting an additional resistor in series with the base of transistor 5. The invention includes a trigger trigger, an input transistor, an output transistor, and an intermediate transistor connected in a common base circuit, whose collector is connected to the output base. транзистора, а эмиттер с коллектором входного транзистора, резистрр, основной источник питани  и нагрузочный резистор, отличающийс   тем, что, с целью расширени  функциональных возможностей, в него введен дополнительный источник питани  и резистор, включенный между шиной питани  дополнительного источника и эмиттером промежуточного транзистора , эмиттер выходного транзистора , имеющего противоположную проводимость,по отношению к промежуточному транзистору, подключен к пшне основного источника питани , .a transistor, and an emitter with an input transistor collector, a resistor, a main power source and a load resistor, characterized in that, in order to expand its functionality, an additional power source and a resistor connected between the power line of the additional source and the emitter of the intermediate transistor are introduced, the emitter an output transistor having opposite conductivity, with respect to the intermediate transistor, is connected to the pshn of the main power source,. коллектор выходного транзистора через нагрузочный резистор, например делитель на резисторах, соединен с шиной дополнительного источника питани , база входного транзистора соединена с источником входного тока и через резистор с нагрузочным резистором , а эмиттер .- с общей шиной.the collector of the output transistor is connected via a load resistor, for example, a divider on resistors, to the bus of an additional power source, the base of the input transistor is connected to the input current source and through a resistor to the load resistor, and the emitter is connected to a common bus. Источники информации, прин тые во внимание при экспертизеSources of information taken into account in the examination 1,Авторское свидетельство СССР № 350142, кл. Н 03 К 3/28, 1970.1, USSR Author's Certificate No. 350142, cl. H 03 K 3/28, 1970. 2.Авторское свидетельство СССР № 351322, кл. Н 03 К 19/00, 1Э70 (прототип).2. USSR author's certificate number 351322, cl. H 03 K 19/00, 1E70 (prototype).
SU802885969A 1980-02-27 1980-02-27 Flip-flop SU898597A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802885969A SU898597A1 (en) 1980-02-27 1980-02-27 Flip-flop

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802885969A SU898597A1 (en) 1980-02-27 1980-02-27 Flip-flop

Publications (1)

Publication Number Publication Date
SU898597A1 true SU898597A1 (en) 1982-01-15

Family

ID=20879244

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802885969A SU898597A1 (en) 1980-02-27 1980-02-27 Flip-flop

Country Status (1)

Country Link
SU (1) SU898597A1 (en)

Similar Documents

Publication Publication Date Title
US3484624A (en) One-shot pulse generator circuit for generating a variable pulse width
US4104546A (en) Integrated circuit for use with variable voltages
SU898597A1 (en) Flip-flop
US3407313A (en) Monostable multivibrator with an auxiliary transistor in the timing circuit for broadening the output pulses
SU1173545A1 (en) Transistorized switch
SU1081761A1 (en) Pulse power source
SU1248036A1 (en) Flip-flop
SU1358077A1 (en) Single pulse shaper
US3218477A (en) Triggering arrangement for multivibrators
SU970691A1 (en) Transistorized pulse switch
SU911455A1 (en) Two-threshold device
SU529443A1 (en) Multichannel device control
SU681545A2 (en) Trigger arrangement
GB1259458A (en)
SU714291A1 (en) Comparator
SU892724A1 (en) Electronic switch
SU367479A1 (en) ELECTRONIC RELAY
SU1485308A1 (en) Pulsed current shaper for control elements of cylindrical magnetic domain storage
SU651481A1 (en) Switch
SU995329A1 (en) Pulse relay
SU892428A1 (en) Pulsed voltage stabilizer
SU864273A1 (en) Dc voltage stabilizer
US3517221A (en) Flipelop interrogator and bi-polar current driver
SU818434A1 (en) Blocking generator
SU1096625A1 (en) Bipolar stabilized d.c. voltage source