SU868838A1 - Analogue storage device - Google Patents

Analogue storage device Download PDF

Info

Publication number
SU868838A1
SU868838A1 SU802865383A SU2865383A SU868838A1 SU 868838 A1 SU868838 A1 SU 868838A1 SU 802865383 A SU802865383 A SU 802865383A SU 2865383 A SU2865383 A SU 2865383A SU 868838 A1 SU868838 A1 SU 868838A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
generator
voltage
trigger
Prior art date
Application number
SU802865383A
Other languages
Russian (ru)
Inventor
Юрий Федорович Бондаренко
Original Assignee
Предприятие П/Я А-3646
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3646 filed Critical Предприятие П/Я А-3646
Priority to SU802865383A priority Critical patent/SU868838A1/en
Application granted granted Critical
Publication of SU868838A1 publication Critical patent/SU868838A1/en

Links

Landscapes

  • Measurement Of Current Or Voltage (AREA)

Description

Изобретение относитс  к устройствам импульсной или вычислительной техники и может быть использовано дл  запоминани  или задержки пр моугольных импульсов. Известно устройство дл  запомина ни  длительности пр моугольных импульсов , содержащее три генератора линейно нарастающего напр жени , дв из которых подключены к входам устройства разности,соединенного с одним из входов компаратора, другим входом подключенного к выходу треть го генератора линейно нарастанлдего напр жени , при этом выход компаратора подключен к установочному вход RS-триггера, другой вход которого соединен с источником задержанных импульсов 1. Однако такое устройство не позво ет точно восстанавливать длительнос выходного импульса из-за различи  основных технических характеристик используемых генераторов и в нормал ных услови х и, в осрбенности, в диапазоне воздействи  дестабилизирующих факторов. Известно также устройство дл  запоминани  и задержки длительностей пр моугольных импульсов, содержащее накопитель, генератор, распределитель и узлы коррекции. Однако такое устройство отличаетс  сложностью, относительно невысокой точностью и трудностью реализации его в микрозлектронном исполнении 2j. Наиболее близким к предлагаемому  вл етс  устройство, содержащее входную шину, объединенную с S-входом RS-триггера и входом первого ждущего генератора линейно нарастающего напр жени , выход которого подключен к одному из входов компаратора, другим входом подсоединенного через второй ждущий генератор линейно нарастающего напр жени  к единичному выходу упом нутрго RS-триггера, R-вход которого объединен со входом формировател , второй вход которого подключен к выходу компаратора З. Однако точность запоминани  таког устройства неоправданно занижена за счет использовани  двух генераторов линейно нарастающего напр жени ,основнь1 ,е электрические характеристики которых могут существенно различатьс  особенно в диапазоне воздействи  дестабилизирующих факторов. Кроме тогЬ, необходимо отметить, что на точность запоминани  длительности пр моугольных импульсов оказывает существенное вли ние тот факт, что напр жение на выходе генератора линейно нарастак цего напр жени  в течение времени задержки не остаетс  неизменным, а уменьшаетс  со скоростью Т с- /С (в/с) , где Тг ток утечки, а С - емкост интегрирующего конденсатора. Цель изобретени  - повьшение точности устройства. Поставленна  цель достигаетс  тем . что в аналоговое запоминающее устрой ство, содержащее компаратор, выход которого соединен с одним из входов триггера, другой вход которого подключен к шине установки 1, первый выход первого триггера подключен к выходу устройства, генератор линейно нарастающего напр жени  и второй триггер, введены ключ, одновибраторы , злемент ИЛИ, блок пам ти элемент И-НЕ, выход которого соедине с выходом устройства, с первым входом ключа и с первым входом элемент ИЛИ, второй вход элемента ИЛИ подкл чен ко входу устройства, ко входу первого одновибратора и к первому входу блока пам ти, второй вход кот рого соединен со вторым входом ключ и с выходом генератора, линейно нара тающего напр жени , третий вход бло пам ти соединен с первым выходом пе вого одновибратора, второй выход которого подключен ,к первому входу второго одновибратора, второй вхОд которого соединен со вторым выходом первого триггера, первый выход второго одновибратора соединен с первым входом генератора линейно нарастающего напр жени , второй вход которого соединен с выходом элемента ИЛИ и с первым входом второго триггера, второй вход второго триггера соединен со вторьм выходом вто рого одновибратора, выход блока па м ти подключен к op ot-ty из входов компаратора, другой вход которого соединен с выходом ключа, выход второго триггера соединен со входом элемента И-НЕ. На фиг. .1 изображена функдиональна  схема устройства; на фиг.2 - временна  диаграмма его работы. Оно содержит блок 1 пам ти, элемент ИЛИ 2, генератор 3 линейно нарастающего напр жени , элемент И-НЕ 4, ключ 5, компаратор 6, накопительные элементы, например-триггер 7 и 8, шина установки 1 9, одновибраторы 10 и 11. Устройство работает следукщим образом. Импульс (фиг.2,а) , длительность которого подлежит запоминанию, поступает через элемент ИЛИ 2 на управл ющий вход генератора 3. В качестве генератора 3 удо.бно использовать интегратор на основе интегрального операционного усилител , вход которого на врем  действи  входного импульса подключаетс  к источнику напр жени  Ер посто нного тока. Напр жение на выходе такого генератора (фиг. 2,б) , как известно, линейно возрастает и в конце интервала g достигает значени  Е g где К - коэффициент передачи интегратора. Одновременно под воздействием входного импульса происходит обнуление блока питани  (фиг.2,д) и установка триггера 8 в состо ние, характеризуемое высоким уровнем напр жени  на его единичном выходе (фиг.2,и) Под воздействием этого положительного перепада напр жени  происходит, насыщение вьрсодного транзистора элемента И-НЕ 4. Закорачивание выхода устройства промежутком коллекторзмиттер насыщенного выходного транзистора элемента И-НЕ 4 необходимо дл  удержани  триггера 7 в заданном состо нии в интервале времени, в течение которого на обоих входах компа ратора 6 действуют нулевые потенциалы , что в некоторых случа х может быть причиной установки триггера 7 в неопределенное состо ние. Затем задним фронтом импульса происходит запуск первого одновибратора 10, под воздействием положительного импульса (фиг.2,в) которого производитс  занесение (фиг.2,д) в блок 1 пам ти значени  напр жени  Е ()(,|х дл  его последующего хранени  (фиг.2,д). После этого задним фронтом импульса считывание, сформированного одновибратором 10, происходит запуск одновибратора 11, с помощью которого производитс  обнуление (фиг,2,б) интегрирующего конденсатора генератора 3. С этого момента времени генератор 3 готов дл  последующего запуска. Одновременно задним фронтом импуль са обнулени  триггер 8 возвращаетс  в исходное состо ние, характеризуемое низким уровнем напр жени  на его единичном выходе. При этом выходной транзистор элемента И-НЕ 4 со. свободным коллектором выключаетс . Состо ние триггера 7 при этом не мен етс , так как на его первом в.ходе действует высокий уровень напр жени ,  вл ющийс  следствием того, что на неинвертирующем входе компаратора 6 к этому времени уже действует напр жение Е,„ Egjjijj, которое и определ ет состо ние компаратора 6.The invention relates to pulsed or computing devices and can be used to memorize or delay rectangular pulses. A device is known for storing rectangular pulse durations containing three linearly rising voltage generators, two of which are connected to the inputs of a difference device connected to one of the comparator inputs, another input connected to the output of the third linearly expanded voltage generator, while the output the comparator is connected to the setup input of the RS flip-flop, the other input of which is connected to the source of the delayed pulses 1. However, such a device does not allow to accurately restore the durability momentum of due to the difference of the basic characteristics and generators used in GOVERNMENTAL Normal conditions and, osrbennosti in the range of effect of destabilizing factors. It is also known a device for storing and delaying the durations of rectangular pulses, comprising a storage unit, a generator, a distributor and correction units. However, such a device is characterized by complexity, relatively low accuracy and difficulty in its implementation in the microelectronic version 2j. Closest to the present invention is a device comprising an input bus combined with an S-input of an RS-flip-flop and an input of a first waiting generator of a linearly increasing voltage, the output of which is connected to one of the inputs of a comparator, the other input connected through a second waiting generator of a linearly increasing voltage to the single output of the aforementioned RS-flip-flop, the R-input of which is combined with the input of the imager, the second input of which is connected to the output of the comparator Z. However, the accuracy of the memory of such a device is false but too low by the use of two oscillators linearly increasing voltage osnovn1 e electrical characteristics can significantly discriminated especially in the range of effect of destabilizing factors. In addition, it should be noted that the accuracy of storing the duration of rectangular pulses is significantly influenced by the fact that the voltage at the generator output is linear to the voltage of the generator during the delay time does not remain unchanged, but decreases with the speed Tc / C ( v / s), where Tg is the leakage current and C is the capacitance of the integrating capacitor. The purpose of the invention is to increase the accuracy of the device. The goal is achieved by those. that a key is inserted into the analog storage device containing a comparator, the output of which is connected to one of the trigger inputs, another input of which is connected to the installation bus 1, the first output of the first trigger is connected to the output of the device, the ramp voltage generator and the second trigger , element OR, a memory block is an AND-NOT element whose output is connected to the device output, to the first key input and to the first input OR element, the second input of the OR element is connected to the device input, to the input of the first single vibrator and to the first input of the memory unit, the second input of which is connected to the second input of the key and to the output of the generator, linearly generating voltage, the third input of the memory block is connected to the first output of the first one-oscillator, the second output of which is connected to the first input of the second one-oscillator The second input of which is connected to the second output of the first trigger, the first output of the second one-oscillator is connected to the first input of the ramp voltage generator, the second input of which is connected to the output of the OR element and to the first input of the second trigger a, the second input of the second trigger is connected to the second output of the second one-shot, the output of the memory unit is connected to the op ot-ty of the inputs of the comparator, the other input of which is connected to the output of the key, the output of the second trigger is connected to the input of the NAND element. FIG. .1 shows a functional arrangement of the device; figure 2 - the timing diagram of his work. It contains a memory block 1, an OR element 2, a linearly increasing voltage generator 3, an AND-NO element 4, a key 5, a comparator 6, accumulative elements, for example, a trigger 7 and 8, an installation bus 1 9, one-shot 10 and 11. The device works as follows. An impulse (Fig. 2a), the duration of which is to be memorized, is fed through the element OR 2 to the control input of the generator 3. As a generator 3, it is convenient to use an integrator based on an integrated operational amplifier whose input is connected to the time of the input pulse source voltage Ep dc. The voltage at the output of such a generator (Fig. 2, b), as is well known, increases linearly and at the end of the interval g reaches the value E g where K is the integrator transfer coefficient. At the same time, under the influence of the input pulse, the power supply unit is reset (FIG. 2, e) and the trigger 8 is set to a state characterized by a high voltage level at its single output (FIG. 2, and) Under the influence of this positive voltage drop, saturation occurs. of the output transistor of the NAND element 4. Shorting the output of the device by the gap of the collector of the saturated output transistor of the NAND element 4 is necessary to keep the trigger 7 in a predetermined state in the time interval during which On the inputs of the comparator 6, there are zero potentials, which in some cases may be the cause of the trigger 7 being set to an indefinite state. Then, the back edge of the pulse triggers the first one-shot 10, under the influence of a positive pulse (Fig. 2, c), which (Fig. 2, d) is loaded into memory 1 of the voltage value Е () (, | x for its subsequent storage). (Fig. 2, d). After this, the back edge of the pulse readout, formed by the one-shot 10, starts the one-shot 11, which is used to zero (fig 2, b) the integrating capacitor of the generator 3. From this point on, the generator 3 is ready for the next launch. Simultaneously back With the zero pulse pulse front, the trigger 8 returns to its initial state, characterized by a low voltage level at its single output, while the output transistor of the AND-HE element 4 with the free collector is turned off. The trigger state 7 does not change, since at its first input, a high voltage level is applied, which is a consequence of the fact that the non-inverting input of the comparator 6 by that time already has a voltage E, „Egjjijj, which determines the state of the comparator 6.

В Момент времени импульс (фиг.2,е) отсто щий от переднего фронта запо . минающего импульса на величину задерж-25 ки . , под действием отрицательног импульса, поступившего на вход устро ства, происходит установка триггера 7 в состо ние, характеризуемое высоким уровнем напр жени  на его единич ном выходе 13 (фиг. 2,ж). Этот положительньй перепад напр жени  с выхода устройства через элемент ИЛИ 2 поступает на управл ющий вход генератора 3, запуска  его. В этот же момент времени происходит замыкание ключа 5 и подключение выхода генератора 3 к второму входу компаратора 6 в качестве которого наиболее рационально использовать стандартньй интегральный компаратор. Выходное напр  жение генератора 3 возрастает и в момент времени t , а. от переднего фронobU /. та отрицательного импульса фиг.2,e поступиёшего на вход устройства,достигает значени ,равного выходному напр жению Е , действунлцему на выходе блойа 1 пам ти (фиг.2,б). При этом компаратор 6 и триггер 7 мен ют свое состо ние на противоположное (фиг.2,ж,з), заверша  цикл формировани  выходного импульса. Дл  этого момента времени можно записать, что Sv 0 и выу ftbix i ЕО t и.ех Отсюда следует, что ву т.е. длительность сформированного триггелагаемом устройстве одного генератора линейно нарастающего напр жени  (вместо двух в известном устройстве)At the moment of time, the impulse (Fig. 2, e) is zaposu mining pulse on the value of the delay-25 ki. , under the action of a negative pulse arriving at the input of the device, the trigger 7 is set to a state characterized by a high voltage level at its single output 13 (Fig. 2, g). This positive differential voltage from the output of the device through the element OR 2 is fed to the control input of the generator 3, and starts it. At the same time point, the key 5 is locked and the output of the generator 3 is connected to the second input of the comparator 6, in which the most efficient use is the standard integral comparator. The output voltage of the generator 3 also increases at time t, a. from front fron /. This negative pulse of Fig. 2, e arriving at the input of the device reaches a value equal to the output voltage E, acting on the output of the memory 1 memory (Fig. 2, b). In this case, the comparator 6 and the trigger 7 change their state to the opposite (Fig. 2, g, g), completing the cycle of forming the output pulse. For this moment in time, we can write down that Sv 0 and you ftbix i ЕО t и.ех From this it follows that wo the duration of a triggered device of one generator of linearly increasing voltage (instead of two in the known device)

позвол ет существенно повысить точность запоминани  длительности пр моугольных импульсов (за счет исключени  погрешностей, св занных с неидентичностью основных электрическихallows to significantly increase the accuracy of memorizing the duration of rectangular pulses (due to the exclusion of errors associated with the nonidentity of the main electric

характеристик генераторов линейно нарастающего напр жени ).characteristics of linearly increasing voltage generators).

Claims (3)

1.Авторское свидетельство СССР №209082-, кл. G II С 27/00, 1967.1. USSR author's certificate No. 209082-, cl. G II 27/00, 1967. 2.Авторское свидетельство СССР № 476604, кл. G П С 27/00, 1973.2. USSR author's certificate number 476604, cl. G P S 27/00, 1973. 15 15 3. Авторское свидетельство СССР № 615545, кл. G 11 С 27/00, 1976 (прототип).3. USSR author's certificate No. 615545, cl. G 11 C 27/00, 1976 (prototype).
SU802865383A 1980-01-07 1980-01-07 Analogue storage device SU868838A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802865383A SU868838A1 (en) 1980-01-07 1980-01-07 Analogue storage device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802865383A SU868838A1 (en) 1980-01-07 1980-01-07 Analogue storage device

Publications (1)

Publication Number Publication Date
SU868838A1 true SU868838A1 (en) 1981-09-30

Family

ID=20870403

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802865383A SU868838A1 (en) 1980-01-07 1980-01-07 Analogue storage device

Country Status (1)

Country Link
SU (1) SU868838A1 (en)

Similar Documents

Publication Publication Date Title
SU868838A1 (en) Analogue storage device
SU728217A1 (en) Single-shot multivibrator
SU995328A1 (en) Timer
SU900411A1 (en) One-shot multivibrator
SU663084A1 (en) Pulse-time multistable element
SU1621142A1 (en) One-shot multivibrator
SU1054901A2 (en) Pulse delay device
SU569009A1 (en) Generator of low frequency pulses
SU388273A1 (en) CORRELATOR
SU381158A1 (en)
SU450320A1 (en) Multivibrator
SU1113885A1 (en) One-shot multivibrator
RU1810990C (en) Device for forming test pulses
SU790233A1 (en) Pulse train converter
SU860305A1 (en) Method of converting voltage to frequency
SU372662A1 (en) DEVICE FORMATION RECTANGULAR
SU546092A1 (en) Controlled one-shot
SU204365A1 (en) CALIBRATOR DURATION OF PULSES WITH STATISTICAL DISTRIBUTION IN TIME
SU585502A1 (en) Pulse-time type multiplying dividing device
SU362426A1 (en) I.M. ZHOBTIS
SU465726A1 (en) Pulse delay device
SU600617A1 (en) Analogue storage
SU1462330A1 (en) Information input device
SU1764147A1 (en) Multivibrator
SU177456A1 (en) transistorised pulse generator