SU866571A1 - Device for coding digital information of modifyied frequency modulation - Google Patents

Device for coding digital information of modifyied frequency modulation Download PDF

Info

Publication number
SU866571A1
SU866571A1 SU802869263A SU2869263A SU866571A1 SU 866571 A1 SU866571 A1 SU 866571A1 SU 802869263 A SU802869263 A SU 802869263A SU 2869263 A SU2869263 A SU 2869263A SU 866571 A1 SU866571 A1 SU 866571A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
shift register
information
Prior art date
Application number
SU802869263A
Other languages
Russian (ru)
Inventor
Иван Федорович Журавлев
Степонас Казевич Лукошевичюс
Юргис Ионович-Владович Шимкус
Original Assignee
Специальное Конструкторское Бюро Вычислительных Машин Вильнюсского Производственного Объединения "Сигма"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное Конструкторское Бюро Вычислительных Машин Вильнюсского Производственного Объединения "Сигма" filed Critical Специальное Конструкторское Бюро Вычислительных Машин Вильнюсского Производственного Объединения "Сигма"
Priority to SU802869263A priority Critical patent/SU866571A1/en
Application granted granted Critical
Publication of SU866571A1 publication Critical patent/SU866571A1/en

Links

Description

(54) УСТРОЙСТВО КОДИРОВАНИЯ ЦИФРОВОЙ ИНФОРМАЦИИ(54) DEVICE FOR DIGITAL INFORMATION CODING

СПОСОБОМ МОДИФИЦИРОВАННОЙ ЧАСТОТНОЙ МОДУЛЯЦИИMETHOD OF MODIFIED FREQUENCY MODULATION

Claims (3)

Изобретение относитс  к магнитной записи цифровой информации на подвижный носитель. Известно устройство кодировани  ин формации, содержащее формирователь сдвинутых на половину такта с помо«ью линии задержки двух синхросерий, двухразр дный сдвиговый регистр, два инвертора, логический элемент И, коммутатор сдвинутых синхросерий, выполненный в виде двух логических элементов И и элемента счетный триггер D3. Известно также устройство дл  записи цифровой информации на мапштный носитель, выполн ющее кодирование информации способом модифицированной частотой модул ции и содержащее форми рователь сдвинутых на половину такта двух синхросерий, одноразр дньй регистр и линию задержки, два инвертора , логический элемент И, коммутатор сдвинутых синхросерий, выполненный в виде двух логических элементов И и ло гического элемента ИЛИ, счетный триггер Г23. Наиболее близким по технической сущности  вл етс  устройство дл  кодировани  цифровой информации способом модифицйрованиой частотной модул ади , содержащее синхрогеиератор импульсов , первьй шдход которого соединен с синхранизирукнцим входом регистра сдвига и {хервым иьшульсным входом коммутатора, второй импульсный вход которого соединен со вторым выходом синхрогенератора, а выход соединен со счетным входом первого триггера, второй триггер,S-вход которого подключен к выходу регистра сдвига, а синхронизирующий вход соединен.с первым выходом синхрогенератора импульсов ГзЗ. Недостатком этих устройств  вл етс  сложность их конструкции. Цель изобретени  - упрощение устройства и повышение надежности его работы. Поставленна  цель достигаетс  тем что в устройстве дл  кодировани  цифровой информации способом модифицированной частотной модул ции, содер жащем синхрогенератор импульсов,первый выход которого соединен с синхронизирующим входом регистра сдвига и первым импульсным входом коммутатора , второй импульсный вход которого соединен со вторым выходом синхропенератора , а выход соединен со счетным входом первого триггера, второй триггер,D -вход которого подключен .к выходу регистра сдвига, а синхронизирующий вход соединен с первым выходом синхрогенератора импульсов, выход регистра сдвига соединен с S-входом второго триггера, инверсный выход которого соединен с первым разрешающим входом коммутатора, второй разрешающий вход которого соединен с выходом регистра сдвига. На фиг. 1 приведена схема предлага емого устройства; на фиг. 2 - временна  диаграмма его работы. Устройство содержит регистр I сдви га, входной информации, выход которого соединен с S-входом и D-входом триггера 2, синхронизирующий вход которого соединен с первым выходом синхрогенератора 3 импульсов, соединенного с синхронизирующим входом регистра 1 сдвига и первым разрешающим входом коммутатора 4, первый импульсный вход которого соединен с инверсным выходом второго триггера. Второй 1Атульсный вход коммутатора 4 соединен с выходом регистра 1 сдвига,.второй разрешающий вход соединен со вторым выходом синхрогенератора 3 импуль сов, . а выход со счетным входом триггера 5, с выхода которого информаци  поступает на устройство записи на подвижный магнитный носитель. Устройство работает следующим образом . Две сдвинутые на 180 электрических градуса синхросерии (фиг. 2о ,б) с выходов синхрогенератора 3 поступают на импульсные входы коммутатора 4. С выхода регистра 1 сдвига nocTynaei входна  информаци  (фиг. 2в} , котора  по времени прив зана к синхросерии (фиг. 25). Наличие единичной информации в сигнале (фиг. 2В) пропускает импульсы синхросерии (фиг.) на выход коммутатора 4. Тем самым . выполн етс  необходимое требование о формировании перехода на середине тактового интервала при единичной ходной информации в процессе кодироани  способом модифицированной частотной модул ции. Сигнал (фиг. 2в) с ыхода регистра t сдвига поступает на S-вход триггера 2 и устанавливает его в 1, если в этом сигнале (фпг.2 есть единична  информаци . Триггер 2 переводитс  в состо ние О при наличии на 3)-входе нулевой информации в выходном сигнале сдвигового регистра 1. В этом случае сигнал (фиг. 2г) с инверсного выхода триггера 2 разрешает прохождение синхросерии импульсов (фиг. 25) на выход коммутатора 4. Тем самым вьтолн етс  необходимое требование формировани  перехода на границе тактового интервала при записи нулевой информации, причем при изменении информации с помощью триггера 2 осуэдествл етс  запрет одного из мпульсов сннхросерии (фиг. 26), благодар  чему вырабатываетс  интервал между импульсами в 1,5 Т на выходе триггера 5 при кодировании перехода информации от О к 1 и наоборот, где Т-период импульсов .синхросерии. При наличии О между двум  в информации с регистра 1 сдвига в этом такте импульс со второго выхода синхрогенератора (фиг. 25) также запрещен и в этом случае интервал между двум  импульсами на выходе триггера 5 становитс  равным 2Т. В других случа х интервал между импульсами кодированного слова на выходе триггера 5 равен Т. Таким образом, введение новых св зей в устройство кодировани  информации позвол ет упростить его схему по сравнению с известньм на один триг гер, один инвертор и один элемент И-НЕ. Формула изобретени  Устройство кодировани  цифровой информации способом модифицированной частотной модул ции, содержащее синхрогенератор импульсов, первый выход которого соединен с синхронизирующим входом регистра сдвига и первым импульсным входом коммутатора, второй импульсный вход которого соединен с вторым выходом синхрогенератора, а выход соединен со счетным входом первого триггера, второй триггер,D -входThis invention relates to magnetic recording of digital information on a movable medium. A device for coding information is known, which contains a shaper half-clock-shifted with the help of a delay line of two sync series, a two-bit shift register, two inverters, a logical element And, a switch of shifted sync series made in the form of two logical elements And and an element of the counting trigger D3. It is also known a device for recording digital information on a format carrier, which encodes information using a modulated frequency modulation method and contains a shaper of two synchronized circuits, a single bit register and a delay line, two inverters, a AND gate, a switch of shifted sync series, made in the form of two logical elements AND and the logical element OR, the counting trigger G23. The closest in technical essence is a device for coding digital information by modifying the frequency module adi, which contains a pulse sync generator, the first of which is connected to the synchronization input of the shift register and {the switch's heartbeat input, the second pulse input of which is connected to the second output of the synchro-circuit board of the synchro-circuit board of the synchro-circuit board of the synchro-circuit system. connected to the counting input of the first trigger, the second trigger, the S input of which is connected to the output of the shift register, and the sync input connected to GzZ th output clock pulses. The disadvantage of these devices is the complexity of their design. The purpose of the invention is to simplify the device and increase the reliability of its operation. This goal is achieved by the fact that in a device for encoding digital information by means of a modified frequency modulation, containing a pulse synchronizer, the first output of which is connected to the clock register of the shift register and the first pulse input of the switch, the second pulse input of which is connected to the second output of the synchronizer, and the output is connected with the counting input of the first trigger, the second trigger, D is the input of which is connected to the output of the shift register, and the synchronization input is connected to the first output pulse clock, the output of the shift register is connected to the S-input of the second trigger, the inverse output of which is connected to the first enable input of the switch, the second enabling input of which is connected to the output of the shift register. FIG. 1 shows the scheme of the proposed device; in fig. 2 - time diagram of his work. The device contains the I shift register, the input information, the output of which is connected to the S input and D input of the trigger 2, the synchronization input of which is connected to the first output of the 3 pulses synchronous generator connected to the clock input of the shift register 1 and the first enable input of the switch 4, the first the pulse input of which is connected to the inverse output of the second trigger. The second 1-input input of the switch 4 is connected to the output of the shift register 1, the second enabling input is connected to the second output of the clock generator 3 pulses, and the output with the counting input of the trigger 5, from the output of which information is fed to the recorder on a movable magnetic carrier. The device works as follows. Two sync serials shifted by 180 degrees (Fig. 2o, b) from the outputs of clock generator 3 are fed to the pulse inputs of switch 4. From the output of the nocTynaei shift register 1, input information (Fig. 2c), which is time-locked to synchronization (Fig. 25 The presence of single information in the signal (Fig. 2B) transmits the synchronization pulses (Fig.) To the output of the switch 4. Thus, the necessary requirement to form a transition in the middle of the clock interval during single input information during the coding process is modified frequency modulation. The signal (Fig. 2c) from the output of the shift register t is fed to the S input of trigger 2 and sets it to 1 if there is a single information in this signal (php.2 has single information. Trigger 2 is switched to state O if there is 3) - input of zero information in the output signal of the shift register 1. In this case, the signal (Fig. 2d) from the inverse output of the trigger 2 permits the passage of a synchronized series of pulses (Fig. 25) to the output of the switch 4. Thus, the necessary requirement to form a transition to boundary of the clock interval when recording zero For information, wherein when the change information via the trigger 2 osuedestvl a prohibition of a mpulsov snnhroserii (FIG. 26), due to which the interval between pulses of 1.5 T is produced at the output of trigger 5 when encoding the transition of information from O to 1 and vice versa, where T is the period of the pulses of the sync series. If there is an O between two in the information from the shift register 1 in this cycle, the pulse from the second output of the clock generator (Fig. 25) is also prohibited and in this case the interval between two pulses at the output of the trigger 5 becomes equal to 2T. In other cases, the interval between pulses of the coded word at the output of trigger 5 is T. Thus, the introduction of new links into the information coding device allows us to simplify its scheme compared to one Trigger, one inverter and one AND-NOT element. The invention The digital information coding device by the modified frequency modulation method, comprising a pulse sync generator, the first output of which is connected to the synchronization input of the shift register and the first pulse input of the switch, the second pulse input of which is connected to the second output of the synchronizing generator, and the output is connected to the counting input of the first trigger, second trigger, D input 586657586657 которого подключен к выходу регистра сдвига, а синхронизирующий вход соединен с перилм выходом синхрогенератора импульсов, отличающеес  тем, что, с целью упрощени  уст- 5 ройства1и повьшени  надежности его paOpliu, выход регистра сдвига соедине  сS -входом второго триггера, инверсный выход которого соединен с перВЮ раэре1ва(ав(Им входом коммутатора, towhich is connected to the output of the shift register, and the synchronizing input is connected to the peril output of the pulse sync generator, characterized in that, in order to simplify the device and increase its paOpliu reliability, the output of the shift register is connected with the S input of the second trigger, the inverse output of which is connected to the raere1va (av (im input switch, to 66 второй, разрешающий вход которого соединен с выходом регистре сдвига.the second, allowing the input is connected to the output of the shift register. Источн1 ки информащш, прин тые JBO внимание  ри экспертизеSources of information taken by JBO attention and expertise КПатеит ША 3.774.178, кл. 340 9 174.1, 1973.Kpateit Sha 3.774.178, cl. 340 9 174.1, 1973. 2.Авторское свидетельство СССР 483682, кл. С 06 К 1/00, 1975.2. Authors certificate of the USSR 483682, cl. From 06 to 1/00, 1975. 3.Патеит ША 3.697.977, кл. 340-347, 1972 (прототип).3. Pateit Sha 3.697.977, cl. 340-347, 1972 (prototype).
SU802869263A 1980-01-04 1980-01-04 Device for coding digital information of modifyied frequency modulation SU866571A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802869263A SU866571A1 (en) 1980-01-04 1980-01-04 Device for coding digital information of modifyied frequency modulation

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802869263A SU866571A1 (en) 1980-01-04 1980-01-04 Device for coding digital information of modifyied frequency modulation

Publications (1)

Publication Number Publication Date
SU866571A1 true SU866571A1 (en) 1981-09-23

Family

ID=20872078

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802869263A SU866571A1 (en) 1980-01-04 1980-01-04 Device for coding digital information of modifyied frequency modulation

Country Status (1)

Country Link
SU (1) SU866571A1 (en)

Similar Documents

Publication Publication Date Title
US4337457A (en) Method for the serial transmission of binary data and devices for its implementation
US4232388A (en) Method and means for encoding and decoding digital data
US4777542A (en) Data recording method
US4072987A (en) Digital storage systems
KR840004282A (en) Synchronous circuit
US4204199A (en) Method and means for encoding and decoding digital data
US4307381A (en) Method and means for encoding and decoding digital data
US3792443A (en) Recording and playback system for self-clocking digital signals
US4153814A (en) Transition coding method for synchronous binary information and encoder and decoder employing the method
US4127878A (en) Magnetic tape recorder/reproducer for ratio recording with synchronized internal and external clock rates
US4100541A (en) High speed manchester encoder
SU866571A1 (en) Device for coding digital information of modifyied frequency modulation
US4763338A (en) Synchronous signal decoder
US3789377A (en) Pseudo-random sequence synchronization for magnetic recording system
US3537100A (en) System for processing nrz pcm signals
US4806907A (en) Apparatus and method for digital data transmission
US3493962A (en) Converter for self-clocking digital signals
JPS62274948A (en) Frame synchronizing system
US4201884A (en) Digital data transmission system
SU440678A1 (en) Device for recording digital information
KR920022272A (en) Synchronous data introduction method and system
US4996503A (en) Phase modulator circuit for encoding two binary digits per cycle of sine wave carrier
RU2022332C1 (en) Orthogonal digital signal generator
SU672642A1 (en) Device for self-synchronisable digital magnetic recording
RU2022479C1 (en) Binary data transmitting device