(54) ФОРМ№ОВАТЕЛЬ ИМПУЛЬСОВ Изобретение относитс к Э ектроэрозионной обработке и может быТь использовано в преобразовательной технике. Известно устройство, соаержашее вхоо ной усилитель, запирающие и насьпцающие «ключи, источники насьг ени и запирани Jl Указанное устройство имеет слецущие нецостатки: отсуствие общей точки межцу источником входного сигнала и вькоант .м транзистором i при коммутации вы- хоцного транзистора возможны сквозные точки через транзисторы; из-за использовани последовательного управлени насьнцаюшим ключом ухуцшаютс частотные свойства ключа.. , Известен транзисторный ключ, соцержаший выходной транзистор, запирающий и насьпдающий ключи, источники насьшени и запирани , входной усилитель.Устройство имеет общую точку у источников насыщени и запирани и входного и выхоцного устройств f2j. Указанное устройство имеет нецостаточное высокое быстродействие. Цель изобретени - повышение быстродействи . X Поставленна цель достигаетс тем, что в формирователе импульсов, содержащем четьтре транзистора и три источника питани , эмиттер первого из трех транзисторов типа h-p-M соединен с общей шиной, коллектор через нагрузку пооключен к положительной шине первого источника питани , база соединена с эмиттером второго транзистора, коллектор и база которого соответственно через резистор соединены с положительной шиной второго источника питани и с коллектором третьего транзистора, база которого через резистор подключена к отрицательной шине третьего источника питани , четвертый транзистф имеет проводимость типа VI-P-VI , база этого транзистора соединена с источником формуруемых импульсов , эмиттер подключен к общей шине , коллектор I соединен г через резистор с положительной шиной второго источника питани и через параллельную RC-цепь с базой второго транзистора, коллектор которого через послецсватвльную /сС-цеп сбешшен с базой третьего транзистора, эмиттер третьего транзистора соеоинен с отрицательной шиной третьего исто ника питани , а его коллектор через резистор соединен с базой пераого транзио тора. На чертеже щ едставлена приншши альва электрическа схема устройства, Формирователь импульсов содержит транзисторы 1-4, источники питани конценсатс ы 8 и 9, резисторы 10-17. Конденсатор 8 и резистор II образуют параллельную-JRC-цепь, резистор 13 и ков- денсатор 9- - последовательную RC-цепь. Формирователь работает следующим образом. Примем исходное состо ние схемы следующим : транзистор 1 включен и насыщен . При этом на вход устройства подан сигнал нулевого уровн . Транзистор4 закрыт. Транзистор 2 открыт за сче подачи положительного смещени от источ ника 5 резисторы Ю и Ц. От источника 5 насыщени протекает, ток по цепи : резистор 12, транзистор 2, эмиттерный переход транзистора I. Конденсатор 9 зар жен с пол рностью, указанной на чертеже, до напр жени источника 6, так как потенциал коллектора тран зистора 2 близок к потенциалу земли. Пусть на вход транзистора 4 поступае положительимй сигнал. Тогда транзистор 4 включаетс , а транзистор 2 форсированно закрываетс через конденсатор 8. Так как потенциал транзистора 2 резко возрастает, то по вл$ютс импульс тока в цепи: источник 5, резистор 12, резнетор 13,ковденсатор 9,база-эмитт транзйстора 3, источник б питани . Итак, проходит форсированное включение транзистора 3. При этом возникает ток запирани во входной цепи транзистора I по контуру: источник 6,база-эмиттер транiSHCTDpa t,резистор 16, травзистор З. нар жени на резисторе 16 вл етс сигналом обратаой св зи, котора действуе на транзистсчз 2 совместно с запирающим сигналом. Таким образом, повьпиаетс бьгстроаействие схемы управлени при вы лючении вьтхооногр транзистора I и исключаетс протекание сквозных .токов через транзисторы 2 в 3. Конденсатор 9 зар жаетс послевключени транзистора 3 до суммы нагф жений источников 5 и 6 с той же пол рвостыо, показанной на чертеже. Пусть на вход устройства поступает сигнал нулевого уровн . При этом транзистор 4 закрываетс , а транзистор 2 форсированно открьгоаетс . Тогда происходит разр д конденсатора 9 по цепи: выходна цепь транзист(ра 2, база--эми1 тер TpaH3HCTOpja 1 источник 6 и паралельно соединенные база-эмиттер тра зистора 3, резистор 15. Этот ток разр да однхжременно служит дл форсированного включени транзистора 3. Через транзистор 2 протекает насыщающий ток от источников 5. Таким образом, введение в предлагае устройство форсирующих овусторонних обратных св зей способствует сокра- ицению процессов одного типа проводимости , что позвол ет осуществить интегральное исполнение схемы. рмула изобретени Формирователь импульсов, содержащий четыре транзистора и три источника питани , эмиттер первого из трех транзисторов типаН-Р-И соединен с общей шиной, коллектор череЬ нагрузку подключен к положительной шине первого источника питани , база соединена с эмиттером транзистора, коллектор и база которого соответственно через резистор соединены с положительной шиной второго источника питани и с коллектором третьего транзистора, база которого через резистор подключена к отрицательной шине третьего источника питани , отличающийс тем, что, с целью повышени быстродействи устройства, четверть транзистор имеет проводимость И-р-И база этого транзистора сое ннена с источнике / формируемых импульсов, эмиттер подключен к обшей шине, коллектор сое динен через резистор с положительной шиной второго источника питани и через паралельную RC-цепь с базой второго транзистора, коллектор которого через последовательную ЯС.епь соединен с баёо; третьего транзистора, эмиттер третьего транзистора соединен с отрицательной штаой третьего источника питани , а его коллетстор через резистор соединен с базой левого транзистора. Источники информации, прин тые во внимание при экспертизе: 1.Автсрское свидетельство СССР J 587628, кл. Н 03 К 17/60, 1978. 2.Леоненко Л.И. Полупроводниковые орсирующие схемы. М., Энерги , 1974, . 8О, р0с. 56 (прототип).
17
7 I-I л-ff
&