SU830415A1 - Устройство дл умножени - Google Patents

Устройство дл умножени Download PDF

Info

Publication number
SU830415A1
SU830415A1 SU792818765A SU2818765A SU830415A1 SU 830415 A1 SU830415 A1 SU 830415A1 SU 792818765 A SU792818765 A SU 792818765A SU 2818765 A SU2818765 A SU 2818765A SU 830415 A1 SU830415 A1 SU 830415A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistors
scale
output
multiplying
matching
Prior art date
Application number
SU792818765A
Other languages
English (en)
Inventor
Роберт Рубенович Бабаян
Виталий Пантелеймонович Морозов
Борис Султанович Иругов
Александр Исаакович Сааков
Валерий Николаевич Тимонтеев
Original Assignee
Ордена Ленина Институт Проблемуправления
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ордена Ленина Институт Проблемуправления filed Critical Ордена Ленина Институт Проблемуправления
Priority to SU792818765A priority Critical patent/SU830415A1/ru
Application granted granted Critical
Publication of SU830415A1 publication Critical patent/SU830415A1/ru

Links

Landscapes

  • Amplitude Modulation (AREA)
  • Amplifiers (AREA)

Description

Изобретение относитс  к аналогово вычислительной технике, а именно к перемножител м аналоговых сигналов на основе множительных элементов с управл емой крутизной и парафазными выходами.
Известен аналоговый перемножитель состо щий из типового множительного элемента с управл емой крутизной и парафаЗными выходами (например, микросхемы типа 525ПС1, также называемой аналоговым пёремножителем, но неработоспособной без внешних элемен тов, в частности резисторов нагрузки ) и масштабного усилител , обеспечивающего независимость масштабного коэффициента от нагрузки TI.
Недостатком этого перемножител   вл ютс  потери.приращений выходного тока множительного элемента в резисторах нагрузки и делител х св зи с масштабным усилителем. Вследствие этого приходитс  увеличивать масштабный коэффициент усилител , что в|лзывает увеличение погрешности умножени .
Наиболее близким по технической сущности и достигаемому результату к предлагаемому  вл етс  устройство
дл  умножени , содержащее множитель-ный элемент с управл емой крутизной и парафазными выходгши, входы которого  вл ютс  входсцда устройства, два последовательно включенных масштабных усилител , выход второго масштабного усилител   вл етс  выходом устройства , и источник напр жени  питани  Г21 .
Недостаток этого устройства невозможность работы при входных напр жени х равных напр жению шкалы аналоговых устройств (5-10 В), поскольку в нем выходы множительного элемента, непосредственно подключенные ко входс1М масштабных усилителей, имеют почти нулевой потенциал, а потенциал входа в микросхемных множительных элементах не может быть намного выше потенциала выхода. Поэтому приходитс  вводить делитель в цепь входного сигнала и соответствен .но увеличивать масштабный коэффициент выходных усилителей, в результате чего не удаетс  реализовать точность умножени , обеспечиваемую микросхемным множительным элементом.

Claims (2)

  1. Цель изобретени  - повышение точности умножени  за счет увеличени  коэффициента передачи выходного тока множительного элемента. Поставленна  цел-ь достигаетс  тем что устройство дл  умножени  дополнительно содержит две согласованные пары транзисторов, эмиттеры которых подключены к источнику напр жени  питани , коллекторы согласующих тран зисторов каждой пары подключены соот ветственно ко входам масштабных усилителей , база согласующего транзистора , коллектор и база нагрузочного транзистора каждой пары объеди нены и соответственно подключены к первому и второму выхрдг м множитель ного элемента. На чертеже приведена функциональ на  схема устройства дл  умножени . Устройство дл  умножени  содержи множительный элемент 1, к первому выходу которого подключены коллекто и база нагрузочного транзистора 2 и база согласующего транзистора 3 первой согласованной пары. Ко второ му выходу множительного элемента аналогичным образом подключены нагр зочный транзистор 4 и согласующий транзистор 5 второй согласованной пары. Эмиттеры всех транзисторов под ключены к источнику напр жени  б питани . Коллектор согласующего-тра зистора 5 подключен ко входу масштабного усилител  7 с масштабным резистором 8 в цепи обратной св зи, а коллектор согласук цего транзистора 3 - ко входу масштабного усилител  9 с масштабным резистором 10 в цепи обратной св зи, причем выход масштабного усилител  9  вл етс  В1ыходом устройства. Через суммирующий резистор 11 масштабные усилител . 7 и 9 соединены между собой последо вательно. TciKHM образом, первые тра зистор л каждой согласованной пары, включенные диодами, служат нагрузка ми дл  соответствук цих выходов множительного элемента 1, а вторые тра зисто Ж1 каждой согласованной пары служат дл  св зи выходов множительного элемента с масштабными усилите л ми. Устройство дл  умножени  работае следующим образом. Перемножаемые напр жени  подаютс  на устройства, которыми  вл ютс  входы множительного элемента 1 В сбответствии с принципом работы множительного элемента, приращени  его выходных токов пропорциональны произведению входных напр жений. Эти приращени  создают падени  напр жени  на нагрузочных транзисторах 2и 4, прилагаемые к эмиттерным переходам согласуквдих транзисторов 3и 5. Поскольку транзисторы согласованы , приращени  коллекторных токов согласующих транзисторов 3 и 5 равны вызвавшим им приращени м коллекторных токов нагрузочных транзисторов 2 и 4, т.е. приращени м выходных токов множительного элемента . Потенциалы на выходах множительного элемента близки к напр жению источника питани , так как падение напр жени  на транзисторе, включенном диодом, невелико, в то же нулевой потенциал коллекторов согласующих транзисторов 3. и 5, подключенных ко входам масштабных усилителей 7 и 9, обеспечивает этим транзистором нормальную разность потенциалов между эмиттером и коллектором. Масштабные резисторы 8 и ID обеспечивают преобразование приращений токов коллекторов согласующих транзисторов 3 и 5, пропорциональных произведению входных напр жений, в соответствующие приращени  выходных напр жений масштабных усилителей, а резистор 11 обеспечивает суммирование этих приращен, в результате чего напр жение на выходе устройства, пропорциональное произведению, удваиваетс . Таким образом, производитс  перемножение входных сигналов. Использование в предлагаемом устройстве согласованных пар транзисторов дл  обеспечени  необходимых потенциалов на выходах множительного элемента и св зи этих выходов с масштабны1у1и усилител ми позвол ет подавать на вход множительного эле-, мента напр жение равное полной шкале аналогового устройства без делителей на входе и целиком передавать приращени  выходных токов множительного элемента в суммирующие точки масштабных усилителей. В результате точность умножени  по сравнению с известным устройством возрастает примерно в 10 раз (с 3 до 0,3%) , Формула изобретени  Устройство дл  умножени , содержащее множительный элемент с управл емой крутизной и парафазными выходами входы которого  вл ютс  входами устройства, два последовательно включенных масштабных усилител , выход второго масштабного усилител   вл етс  выходом устройства, и источник напр жени  питани , отличающеес  тем, что, с целью повышени  точности умножени  за счет увеличени  коэффициента передачи выходного тока множительного элемента , устройство дополнительно содержит две согласованные пары транзисторов , эмиттера которых подключены к источнику напр жени  питани , коллекторы согласующих транзисторов каждой пары подключены соответственно ко входам масштабных усилителей, база согласующего транзистора, коллектор и база нагрузочного транзистора каждой пары объединены и соответственно подключены к первому и второму выходам множительного элемента .
    Источники информации, прин тые во внимание при экспертизе
    1,Якубовский С.В. и др. Аналоговые и цифровые интегральные схемы. М., Советское радио, 1979, с. 239.
  2. 2.Авторское свидетельство СССР № 651359, кл. G Об G 7/16, 1977 (прототип).
    1 1
    Sxodiii
SU792818765A 1979-08-31 1979-08-31 Устройство дл умножени SU830415A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792818765A SU830415A1 (ru) 1979-08-31 1979-08-31 Устройство дл умножени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792818765A SU830415A1 (ru) 1979-08-31 1979-08-31 Устройство дл умножени

Publications (1)

Publication Number Publication Date
SU830415A1 true SU830415A1 (ru) 1981-05-15

Family

ID=20850248

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792818765A SU830415A1 (ru) 1979-08-31 1979-08-31 Устройство дл умножени

Country Status (1)

Country Link
SU (1) SU830415A1 (ru)

Similar Documents

Publication Publication Date Title
GB1440093A (en) Fourquadrant multiplier
US4560920A (en) Voltage to current converting circuit
EP0139210A2 (en) Converting circuit
JPH0152783B2 (ru)
SU830415A1 (ru) Устройство дл умножени
US4395642A (en) Sine-shaping circuit
US4518877A (en) Precision absolute value amplifier for a precision voltmeter
EP0133350B1 (en) Rms converters
JPH0547868B2 (ru)
SU1193771A1 (ru) Усилительное устройство
SU767780A1 (ru) Аналоговый умножитель
SU875362A1 (ru) Двухпол рный источник напр жени
SU564640A1 (ru) Делительное устройство с частотным выходом
SU742965A1 (ru) Аналоговый умножитель
SU651359A1 (ru) Устройство дл умножени
SU1177829A1 (ru) Интегратор
SU926680A1 (ru) Диодный фукциональный преобразователь
SU593220A1 (ru) Устройство дл получени попарных произведений нескольких электрических сигналов
RU2054790C1 (ru) Измерительный операционный усилитель
SU702382A1 (ru) Аналоговый перемножитель сигналов
SU1128283A1 (ru) Устройство дл передачи и приема аналоговых сигналов
SU997010A1 (ru) Двухпол рный источник опорных напр жений
SU964656A1 (ru) Устройство дл смещени выходного напр жени операционного усилител
SU978296A1 (ru) Преобразователь переменного напр жени в посто нное
SU566253A1 (ru) Функциональный преобразователь