SU824456A1 - Устройство дл контрол качестваКАНАлА СВ зи - Google Patents

Устройство дл контрол качестваКАНАлА СВ зи Download PDF

Info

Publication number
SU824456A1
SU824456A1 SU792791076A SU2791076A SU824456A1 SU 824456 A1 SU824456 A1 SU 824456A1 SU 792791076 A SU792791076 A SU 792791076A SU 2791076 A SU2791076 A SU 2791076A SU 824456 A1 SU824456 A1 SU 824456A1
Authority
SU
USSR - Soviet Union
Prior art keywords
threshold
unit
block
output
inputs
Prior art date
Application number
SU792791076A
Other languages
English (en)
Inventor
Вячеслав Максимович Зинчук
Сергей Юрьевич Якименко
Геннадий Александрович Кочергин
Виктор Степанович Кудаев
Original Assignee
Предприятие П/Я Р-6208
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6208 filed Critical Предприятие П/Я Р-6208
Priority to SU792791076A priority Critical patent/SU824456A1/ru
Application granted granted Critical
Publication of SU824456A1 publication Critical patent/SU824456A1/ru

Links

Landscapes

  • Monitoring And Testing Of Transmission In General (AREA)

Description

I
Изобретение относитс  к технике передачи дискретных сообщений и может использоватьс  дл  контрол  качества каналов св зи с переменными параметрами без перерыва св зи и без введени  в передачу данных специальной избыточности-. Известно устройство дл  контрол  качества канала св -. зи, содержащее коррел ционный.приемник , первый выход котррбго через последовательно соединенные первый пороговый блок, первый элемент совпадени  и первый счетчик, соединен с первым входом блока сравнени , второй выход коррел ционного приемника .через последовательно соединенные второй пороговый блок, второй элемент совпадени  и второй счетчик соединен со вторьм входом блока сравнени , выход которого через интегратор соединен со вторь в1 входами первого и второго пороговых блоков, вторые выходы которых соединены соответственно со втбрыьш входами второго и первого элементов совпадени , третий пороговый бдок, третий элемент совпалени , элемент ИЛИ и решающий блок Ul.
Однако известное устройство не имеет достаточной точности контрол .
Цель изобретени  - повышение точности контрол .
Поставленна  цель достигаемс  тем, что в устройство дл  контрол 
качества квнала св зи, содержащее коррел ционный приемник, первый выход которого через последовательно соединенные первый пороговый блок, первый элемент совпадени  и первый
счетчик соединен с первым входом блока сравнени , второй выход коррел ционного приемника через последовательно соединенные второй пороговьШ блок, второй элемент совпадени  и
второй счетчик соединен со вторым
входом блока сравнени , выход которого через интегратор соединен со вторыми входами первого и второго пороговых блоков, вторые выходы которых

Claims (1)

  1. соединены соответственно со вторыми входалв второго и первого элементов совпадени , третий пороговый блок, третий элемент совпадени , элемент ИЛИ и решающий блик, введены первый и второй экспоненциальные детекторы , блок выбора максимального значени  сигнала/блок выбора минимального значени  сигнала, блок делени , блок вычитани , первый и второй блоки масштабировани , четвертый пороговый блок и четвертый элемент совпадени , при этом первый выход коррел ционного приемника через последовательно соединенные первый экспоненциальнь детектор, блок выбора максимального значени  сигнала, блок делени , третий пороговый блок, третий элемент совпадени  и элемент ИЛИ соединен со входом решающего блока, второй выход коррел ционного приемника через последовательно соединённые второй экспоненциальный детектор,блок выбора минимального значени  сигнала блок вычитани , четвертый пороговый блок и четвертый элемент совпадени  соединен со вторым, входсми элемента ИЛИ, выходы первого и второго экспоненциальных детекторов соединены со вторыми входами соответственно блока выбора минимального значени  сигнала и блока выбора максимального значени  сигнала, выходы которых соединены со вторыми входами соответственно блока делени  и блока вычитани , выходинтегратора соответственно через первый и второй блоки масштабировани  соединен со вторыми входами соответ ,ственно третьего и четвертого пороговых блоков, а вторые входы третьего и четвертого элементов совпадени  соединены соответственно с выходами второго и первого элементов совпадени . На чертеже изображена структурна  электрическа  схема предлагаемого устройства. Устройство дл  контрол  качества канала св зи содержит коррел ционный приемник 1, первый пороговый блок 2, первый элемент 3 совпадени , первый счетчик 4, блок 5 сравнени , второй пороговый блок 6, второй элемент 7 совпадени , второй счетчик 8, интегратор 9, третий пороговый,блок 10, третий элемент 11 совпадени , элемент ИЛИ 12, решающий блок 13, первый и второй экспоненциальные детекторы 14 и 15, блок 16 выбора максимального значени  сигнала, блок 17 выбора минимального значени  сигнала блок 18 делени , блок 19 вычитани , первый и второй блоки 20 и 21 масштабировани , четвертый пороговый блок 22, четвертый элемент 23 совпадени . Устройство дл  контрол  качества канала св зи работает следующим образом . На вход коррел ционного приемника 1 поступает аддитивна  смесь сигнала и помехи, котора  умножаетс  на эталонные (опорные) сигналы (единичный и нулевой), Случайные величины с выходов коррел ционного приемника 1 . поступают на входы первого и второго экспоненциальных детекторов 14 и 15, а также на первый и второй пороговые блоки 2 и 6. Если поступающие на первый и второй пороговые блоки 2 и б сигналы больше порога, то на их единичных выходах по вл ютс  сигналы, поступающие на входы первого элемента 3 , с которого поступают на входы первого счетчика 4 и четвертого элемента 23 сигналы ненадежного обнаружени  первого типа. Если сигналы на входах первого и второго пороговых блоков 2 и 6 меньше порога, на их нулевых выходах по вл ютс  сигналы, которые поступают на входы второго элемента 7, с которого на второй счетчик 8 и третий элемент 11 поступают сигналы ненадежного обнаружени  второго типа. Блок 5 выдает сигнал, знак и величина которого пропорциональны разности содержимого первого и второго счетчиков 4 и 8, После сглаживани  этого сигнала интегратором 9, он подаетс  на управл ющие входы первого и второго пороговых блоков 2 и 6 и через первый и второй блоки 20 и 21 на управл ющие входы третьего и четвертого пороговых блоков 10 и 22. Случайные величины с выходов первЬго и второго экспоненциальных детекторов 14 и 15 подаютс  на входы блоков 16 и 17. Случайные величины с выходов блоков 16 и 17 поступают на входы блока 19 вычитани , с которого снимаетс  абсолютна  разность между максимальной и минимальной случайными величинами и подаетс  на четвертый пороговый блок 22,.Если эта разность меньше порога, то на выходе четвертого порогового блока 22 по вл етс  импульс, который подаетс  на вход четвертого элемента 23, на выходе которого сигнал по вл етс  тогда, когда имеютс  одновременно сигнал на выходе первого элемента 3 и на выходе четвертого порогового блока 22. Это соответствует тому, что сигналы на выходах коррел ционного приемника 1 больше порогового значени , а разность между этими сигналами меньше некоторого порога (дл  разности). Сигнал на выходе четвертого порогового блока означает подтверждение сигнала иена- дежного обнаружени  первого типа с выхода первого элемента 3. Следовательно , по вление сигнала на выходе четвертого элемента 23 означает обнаружение , сигналов стирани  первого типа с большой достоверностью (надежностью ) . Сигналы с выхода четвёртого элемента 23. подаютс  на элемент ИЛИ 12, вход которого соединен с решающим блоком 13. Одновременно случайные величины с выхода блоков 16 и 17 подаютс  на входы блока.18, с выхода которого сигнал, пропорциональный частному от делени  максимальной величины на минимальную, подаетс  на третий пороговый блок 10, на управл ющий вход которого подаетс  пороговое напр жение р первого блока 20 масштабировани . Если случайна  величина на выходе блока 18 меньше пороговой величины, подаваемой на управл емый вход третьего порогового блока 10, то на выходе последнег по вл етс  сигнал,который поступает на вход .третьего элемента 11. На входе третьего элемента 11 сигнал .по вл етс  только тогда, когда имеютс  одновременно сигналы с выхода третьего порогового блока 10 и второго элемента 7. Это соответствует тому, что сигналы на выходах коррел ционного приемника 1 одновременно меньше порога, и в то же врем , час тное от делени  наибольшего сигнала на наименьший, меньше некоторого по рога (дл  частного). Сигналы с йыхода третьего порогового блока 10 подтверждают сигналы стирани  (нена дежного обнаружени )второго типа. Если помехи отсутствуют, а сигнал хоть и мал по величине, но частное от делени  величины сигнала на вели чину помехи больше порога, то сигнал на выходе третьего элемента 11 не п  вл етс , так как приемник выносит р шени  -достоверно. Сигнал с выхода третьего элемента 11 подаетс  на вход элемента ИЛИ 12, на выходе которого по вл етс  си нал стирани  (ненадежного обнаружени первого или второго типа.. Сигнал сти рани  (ненадежного обнаружени ) первого или второго типа подаетс  на вход решающего блока 13, который анализиру  их, выдает оценку качест ва канала. Технико-экономическа  эффективность от применени  предлагаемого устройства дл  контрол  качества канала св зи заключаетс  в высокой точности обнаружени  оиибок в решени х приемника, а также в повышении .информативности оценки качества каНалов передачи данных в услови х большого динамического диапазона изменени  уровней сигнала и помех. Формула изобретени  Устройство дл  контрол  качества канала св зи, содержащее коррел ционный приемник, первый выход которого через последовательно соединенные первый пороговый блок, первый элемент совпадени  и первый счетчик соединен с первым входом блока сравнени , второй выход коррел ционного приемника через последовательно соединенные второй пороговый блок ;г второй элемент совпадени  и второй счетчик соединен со вторым входом блока сравнени , выход которого через интегратор соединен со вторыми входами первого и второго пороговых блоков, вторые выходы которых соединены соответственно со вторыми входами второго и первого элементов совпадени , третий пороговый блок, третий элемент совпадени , элемент ИЛИ   решающий блок, отличаю-, щ е е с   тем, что, с целью повышени  точности контро л , введены первый и второй экспоненциальные детекторы , блок выбора максимального значени  сигнала, блок выбора минимального значени  сигнала, блок делени ,. блок вычитани , первый и второй блоки масштабировани , четвертый пороговый блок и четвертый элемент совпадени , при этом первый выход коррел ционного приемника через последовательно соединенные первый экспоненциальный детектор, блок выбора максимального значени  сигнала, блок делени , третий пороговый блок, третий элемент совпадени  и элемент ИЛИ соединен со решающего блока, второй выход коррел ционного приемника через последовательно соединенные второй экспоненциальный детектор, блок выбора минимального значени  сигнала, блок вычитани , четвертый пороговый блок и четвертый элемент совпадени  соединен со вторым входом элемента ИЛИ, выходы первого и второго экспоненциальных детекторов соединены со вторыми входами соответственно блока выбора минимального значени  сигнала и блока выбора максимального значени  сигнала, выходы которых соединены со вторыми входами соответственно блока делени  и блока вычитани , выход интегратора соответственно через первый и второй блоки масштабировани  соединен со вторыми входами соответственно третьего и четвертого пороговых блоков, а вторые входы третьего и четвертого элементов совпадени  соединены соответственно с выходами второго и первого элементов совпадени . Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР -№ 531291, кл. Н 04 В 3/46, 1975 (прототип).
SU792791076A 1979-07-05 1979-07-05 Устройство дл контрол качестваКАНАлА СВ зи SU824456A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792791076A SU824456A1 (ru) 1979-07-05 1979-07-05 Устройство дл контрол качестваКАНАлА СВ зи

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792791076A SU824456A1 (ru) 1979-07-05 1979-07-05 Устройство дл контрол качестваКАНАлА СВ зи

Publications (1)

Publication Number Publication Date
SU824456A1 true SU824456A1 (ru) 1981-04-23

Family

ID=20838381

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792791076A SU824456A1 (ru) 1979-07-05 1979-07-05 Устройство дл контрол качестваКАНАлА СВ зи

Country Status (1)

Country Link
SU (1) SU824456A1 (ru)

Similar Documents

Publication Publication Date Title
SU824456A1 (ru) Устройство дл контрол качестваКАНАлА СВ зи
KR100386485B1 (ko) 개선된음을갖는전송시스템
RU2112249C1 (ru) Способ обнаружения импульсных радиосигналов на фоне узкополосных помех
GB1579846A (en) Remote control systems
KR100386489B1 (ko) 개선된톤을갖는전송시스템,단말기및검출기와검출방법
SU596956A1 (ru) Цифровой анализатор функций распределени временных интервалов
SU678682A1 (ru) Устройство контрол состо ни канала св зи
SU1278904A1 (ru) Устройство дл оценки неоднородности дисперсии случайных процессов
SU843262A1 (ru) Устройство дл оценки качестваСигНАлА
SU809597A2 (ru) Устройство дл анализа состо ни КАНАлА СВ зи
SU930646A1 (ru) Устройство дл приема и обработки коррелированных сигналов с импульсной модул цией в многоканальных системах
SU808995A1 (ru) Устройство дл измерени отношени "СигНАл-шуМ
SU746950A1 (ru) Устройство дл оценки достоверности приема дискретных сигналов
SU587634A1 (ru) Детектор качества
SU947745A1 (ru) Устройство дл обнаружени сигналов акустической эмиссии
SU1029419A1 (ru) Способ контрол сигналов с импульсной модул цией
SU924883A1 (ru) Устройство дл контрол канала св зи
SU900431A1 (ru) Анализатор временных интервалов между импульсами
SU995341A1 (ru) Устройство автоматического поиска каналов радиосв зи
SU566219A1 (ru) Устройство обнаружени сигнала
SU765854A1 (ru) Адаптивна телеметрическа система
SU898430A1 (ru) Цифровой умножитель частоты
SU930705A1 (ru) Устройство контрол качества дискретных каналов св зи с переменными параметрами
SU800928A1 (ru) Адаптивный знаковый обнаружитель
SU760468A1 (ru) Устройство для приема самосинхронизирующихся импульсных последовательностей 1