SU813785A1 - Logic or-and/or-no-and - Google Patents
Logic or-and/or-no-and Download PDFInfo
- Publication number
- SU813785A1 SU813785A1 SU762312656A SU2312656A SU813785A1 SU 813785 A1 SU813785 A1 SU 813785A1 SU 762312656 A SU762312656 A SU 762312656A SU 2312656 A SU2312656 A SU 2312656A SU 813785 A1 SU813785 A1 SU 813785A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- emitter
- output
- transistor
- base
- current switch
- Prior art date
Links
Landscapes
- Electronic Switches (AREA)
- Logic Circuits (AREA)
Description
1one
Изобретение относитс к вычислительной технике и может быть использовано при построении сверхбыстродействук чих ЭВМ на основе больших интегргшьных схем.The invention relates to computing and can be used in the construction of ultra-fast computers based on large integrated circuits.
Известны логические элементы, выполненные на многоэмиттерных транзисторах l3 и J2 .Known logic elements, made on multi-emitter transistors l3 and J2.
К общему недостатку этих логических элементов относитс низкое быстродействие , ограниченное величиной задержки, вносимой каскадом восстановлени уровн логического сигнала.A common disadvantage of these logic elements is the low speed, limited by the amount of delay introduced by the logical signal level recovery stage.
Наиболее близок по техническому решению к предлагаемому логический элемент, содержащий входной логический элемент ИЛИ на многоэмиттерном транзисторе в диодном включении, коллектор которого объединен с базой и подключен к базе первого транзистора переключател тока, а эмиттеры подключены соответственно к шинам входных сигналов и источникам тока, и выходные эмиттерные повторители на транзисторах, выполн роцие функцию проводное И f2 .The closest technical solution to the proposed logic element contains an input logic element OR on a multiemitter transistor in a diode switching on, the collector of which is integrated with the base and connected to the base of the first transistor of the current switch, and the emitters are connected respectively to the input signal buses and current sources, and output emitter followers on transistors, performed the function of wire And f2.
Недостатком данного устройства вл етс невысокое быстродействие.The disadvantage of this device is low speed.
Цель изобретени - повышение быстродействи по пр мому выходу логического элемента.The purpose of the invention is to increase the speed at the direct output of the logic element.
Поставленна цель достигаетс тем, что в устройстве выход элемента ИЛИ через резистор соединен с пр млм выходом переключател тока.The goal is achieved in that in the device the output of the element OR is connected through a resistor to the current output of the current switch.
На чертеже представлена принципиальна схема логического элемента.The drawing shows a schematic diagram of a logic element.
00
Устройство содержит входной элемент ИЛИ на многоэмиттерном транзисторе (МЭТ) 1 в диодном включении, подключенном коллектором к базе первого транзистора 2 переключател 5 тока, эмиттер которого соединен с эмиттером второго транзистора 3 через резистор 4 и с шиной источника питани через резистор 5, источники тока на транзисторах 6 и 7, эмит0 терные повторители на транзисторах 8 и 9, подключенных базами к коллекторным резисторам 10 и 11 транзисторов переключател тока, при зтом коллектор транзистора 3, вл ющийс пр мым выходом переключател тока, The device contains an OR input element on a multi-emitter transistor (MET) 1 in a diode connection connected by a collector to the base of the first transistor 2 of a current switch 5, the emitter of which is connected to the emitter of the second transistor 3 through a resistor 5, and current sources to transistors 6 and 7, emitter repeaters on transistors 8 and 9, connected by bases to the collector resistors 10 and 11 of the current switch transistors, while the collector of transistor 3, which is a direct output switch oka
5 через резистор 12 соединен с коллектором МЭТ 1, который вл етс выходом элемента ИЛИ.5 through a resistor 12 is connected to the collector MET 1, which is the output of the OR element.
Устройство работает следующим 0 образом.The device operates as follows 0.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762312656A SU813785A1 (en) | 1976-01-09 | 1976-01-09 | Logic or-and/or-no-and |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762312656A SU813785A1 (en) | 1976-01-09 | 1976-01-09 | Logic or-and/or-no-and |
Publications (1)
Publication Number | Publication Date |
---|---|
SU813785A1 true SU813785A1 (en) | 1981-03-15 |
Family
ID=20645042
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU762312656A SU813785A1 (en) | 1976-01-09 | 1976-01-09 | Logic or-and/or-no-and |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU813785A1 (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4900954A (en) * | 1988-11-30 | 1990-02-13 | Siemens Components,Inc. | Mixed CML/ECL macro circuitry |
-
1976
- 1976-01-09 SU SU762312656A patent/SU813785A1/en active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4900954A (en) * | 1988-11-30 | 1990-02-13 | Siemens Components,Inc. | Mixed CML/ECL macro circuitry |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0026051B1 (en) | A fundamental logic circuit | |
US3492498A (en) | Signal following circuit | |
GB1367205A (en) | Ternary logic circuits | |
US3378695A (en) | Integrated majority logic circuit utilizing base-connected parallel-transistor pairsand multiple-emitter transistor | |
US3564281A (en) | High speed logic circuits and method of constructing the same | |
SU813785A1 (en) | Logic or-and/or-no-and | |
US3238387A (en) | Bistable multivibrators | |
JPS6477319A (en) | Non-stacked ecl type and function circuit | |
US3471713A (en) | High-speed logic module having parallel inputs,direct emitter feed to a coupling stage and a grounded base output | |
US3483398A (en) | Non-saturating inhibit switching circuit | |
GB1100262A (en) | Improvements in or relating to logic circuits | |
US3248529A (en) | Full adder | |
JPS5844821A (en) | Logical gate circuit | |
SU348162A1 (en) | And-or-not system | |
US3381140A (en) | Power amplifier utilizing cross-coupled current switches | |
GB1116957A (en) | Logic circuit | |
SU481136A1 (en) | Multithreshold logic element | |
US3214605A (en) | Logic arrangements | |
SU762189A1 (en) | Logical integrated microcircuit | |
SU390659A1 (en) | NEGAH INVENTIONS | |
SU478422A1 (en) | Multistable trigger with counting input | |
US3178585A (en) | Transistorized trigger circuit | |
SU456365A1 (en) | Transistor transistor element and-not | |
SU409382A1 (en) | TRANSISTOR-TRANSISTOR ELEMENT "AND —NE" | |
SU411644A1 (en) |