SU811244A1 - Information input device - Google Patents
Information input device Download PDFInfo
- Publication number
- SU811244A1 SU811244A1 SU782652639A SU2652639A SU811244A1 SU 811244 A1 SU811244 A1 SU 811244A1 SU 782652639 A SU782652639 A SU 782652639A SU 2652639 A SU2652639 A SU 2652639A SU 811244 A1 SU811244 A1 SU 811244A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- elements
- inputs
- register
- Prior art date
Links
Landscapes
- Electronic Switches (AREA)
Description
1one
Изобретение относитс к области вычислительной техники.This invention relates to the field of computing.
Известно устройство дл ввода информации , содержащее клавиатуру, контакты клавиш которой подключены между горизонтальными и вертикальными шинами, вертикальные шины соединены с выходами дешифратора, входы которого подключены к счетчику, вход которого соединен с выходом генератора, горизонтальные шины подключены к первым входам регистра, вторые входы которого соединены с выходами дешифратора 1.A device for inputting information is known, comprising a keyboard, the key contacts of which are connected between horizontal and vertical tires, the vertical buses are connected to the outputs of the decoder, the inputs of which are connected to a counter, the input of which is connected to the generator output, the horizontal buses are connected to the first inputs of the register, the second inputs of which connected to the outputs of the decoder 1.
Наиболее близким техническим решением к изобретению вл етс устройство дл ввода информации, содержащее матрицу коммутационных элементов, горизонтальные шины которой соединены с согласующими элементами и входами регистра строк, вертикальные шины - с ограничительными элементами и входами регистра столбцов, блок элементов И, одни входы которого подключены к выходам регистров строк и столбцов, другой вход - к одному входу устройства и первому входу триггера , и коммутационный элемент 2.The closest technical solution to the invention is an information input device containing a matrix of switching elements, horizontal buses of which are connected to matching elements and inputs of a row register, vertical buses with restricting elements and inputs of a column register, a block of elements AND, one of which inputs are connected to the outputs of the registers of rows and columns, the other input is to one input of the device and the first input of the trigger, and the switching element 2.
Недостатком таких устройств вл етс низка надежность.The disadvantage of such devices is low reliability.
Целью изобретени вл етс повышение надежности устройства.The aim of the invention is to increase the reliability of the device.
Ноставленна цель достигаетс тем, что предложенное устройство содержит элементы ИЛИ, И и формирователь импульсов , вход которого соединен с выходом первого элемента ИЛИ и первым входом первого элемента И, второй вход которого подключен к выходу второго элемента ИЛИ, выход - к второму входу триггера. Входы первого и второго элементов ИЛИThe unassigned goal is achieved by the fact that the proposed device contains OR, AND elements and a pulse shaper, whose input is connected to the output of the first OR element and the first input of the first AND element, the second input of which is connected to the output of the second OR element, and the output to the second trigger input. The inputs of the first and second elements OR
соединены соответственно с выходами регистров строк и столбцов. Выход формировател импульсов подключен к первому входу третьего элемента ИЛИ, второй вход которого соединен с выходом второго элемента И, выход - с выходом регистра столбцов. Вход второго элемента И подключен через коммутационный элемент к другому входу устройства.connected respectively with the outputs of the register rows and columns. The output of the pulse former is connected to the first input of the third element OR, the second input of which is connected to the output of the second element AND, the output to the output of the register of columns. The input of the second element And is connected through a switching element to another input of the device.
Структурна схема устройства представлена на чертеже.The block diagram of the device is shown in the drawing.
Устройство содержит матрицу коммутационных элементов 1, вертикальные шины 2, горизонтальные шины 3, согласующие элементы 4, ограничительные элементы 5,The device contains a matrix of switching elements 1, vertical tires 2, horizontal tires 3, matching elements 4, restrictive elements 5,
регистр строк 6, блок элементов И7, регистр столбцов 8, третий элемент ИЛИ 9, первый элемент ИЛИ 10, второй элемент ИЛИ 11, второй элемент И 12, формирователь импульсов 13, коммутационный элемент И 15 и триггер 16.the register of lines 6, the block of elements I7, the register of columns 8, the third element OR 9, the first element OR 10, the second element OR 11, the second element AND 12, the pulse driver 13, the switching element And 15 and the trigger 16.
Устройство работает следующим образом .The device works as follows.
Исходным состо нием устройства ПьТ етс отсутствие включенных коммутационных элементов матрицы. При этом сигнал с одной шины питани через ограничительные элементы 5 поступает на вход регистра столбцов 8. Сигналы другой шины нитани зар жают конденсаторы согласующих элементов 4 до небольшого отрицательного потенциала и поступают на входы регистра строк 6. При этом на выходах указанных регистров сигналы отсутствуют, что соответствует их нулевому состо нпю.The initial state of the device is the absence of switched on switching elements of the matrix. In this case, the signal from one power bus through the limiting elements 5 enters the input of the register of columns 8. The signals of the other thread bus charge the capacitors of the matching elements 4 to a small negative potential and arrive at the inputs of the row register 6. At the same time, there are no signals at the outputs of these registers. corresponds to their zero state npyu.
При включении какого-либо коммутационного элемента матрицы происходит замыкание соответствующей горизонтальной 3 и вертикальной 2 шин. На соответствующей шине 3 напр жение конденсатора согласующего элемента 4 возрастает по мере его зар да током через ограничительный элемент 5. Сигнал с шины 3 поступает на вход регистра строк 6, устанавлива в единичное состо ние соответствующий разр д. Сигнал с щины 2 поступает на вход регистра столбцов 8, устанавлива в единичное состо ние соответствующий разр д.When turning on any switching element of the matrix, the corresponding horizontal 3 and vertical 2 tires are closed. On the corresponding bus 3, the voltage of the capacitor of the matching element 4 increases as it is charged by current through the limiting element 5. The signal from bus 3 is fed to the input of the register of row 6, the corresponding discharge is set to one. The signal from box 2 is fed to the input of the register columns 8, set to the unit state the corresponding bit.
При этом с выхода регистра строк 6 уровень логической «1 ноступает на ВХОДЕЛ элемента ИЛИ 10 и на блок элементов И 7, а с выхода регистра столбпов 8 --на входы элемента ИЛИ 11 и на блок элементов И 7. В результате поступлени указанных сигналов с выходов элементов ИЛИ 10, 11 па входы элемента И 15 иоследний откроетс , и на выходе формируетс уровень «1, который поступает на вход триггера 16, устанавлива его в единичное состо ние.In this case, the output of the row register 6 is the logical level “1 arrives at the INPUT of the element OR 10 and at the block of elements AND 7, and at the exit of the register of columns 8 - at the inputs of the element OR 11 and at the block of elements AND 7. As a result of these signals the outputs of the elements OR 10, 11, the pa inputs of the element AND 15 and the last one will open, and the level "1" is generated at the output, which enters the input of the trigger 16 and sets it to one state.
При этом по шине готовности с выхода триггера сигнал поступает « ЭВ.1, с выхода которой сигнал иодаетс на вход блока элементов И 7, разреша тем самым ирохождение сигналов с выходов регистров 6, 8 на вход устройства, а также на вход триггера 16, устанавлива его в нулевое состо ние.In this case, the readiness bus from the trigger output receives the signal "EV.1, from the output of which the signal is fed to the input of the block of elements And 7, thereby allowing the signals from the outputs of registers 6, 8 to the device input, as well as to the input of the trigger 16, to be set it is in the zero state.
После прин ти информации ЭВМ посылает но шине сброса сигнал, который иоступает на один вход элемента И 12. Если коммутационный элемент 14 выключен (т. е. задан режим однократной выдачи кода), то сигнал с выхода элемента И 12 поступает через элеме}1т ИЛР1 9 на вход регистра столбцов 8 и устанавливает его в нулевое состо ние. В этом случае }ia выходе первого элемента ИЛИ 10 и на первом входе триггера 16 сигнала нет.After the information is received, the computer sends a signal to the reset bus, which arrives at one input of the And 12 element. If the switching element 14 is turned off (i.e., a single code issue mode is set), then the signal from the output of the And 12 element goes through the element} 1T ILR1 9 at the input of the register of columns 8 and sets it to the zero state. In this case} ia the output of the first element OR 10 and at the first input of the trigger 16 is no signal.
В том случае, когда задан режнм многократной выдачи, т. е. включен коммутационный элемент 14, сигнал с шины сбросаIn the case when the mode of multiple issuance is set, i.e. switching element 14 is turned on, the signal from the reset bus
через элемент И 12 не проходит, и содержимое регистра столбцов 8 не измен етс .element 12 does not pass, and the contents of column register 8 are unchanged.
В этом случае т)И1Тср 16 циклическиIn this case, t) I1TSp 16 cyclically
выдает сигнал на выход устройства. Приgives a signal to the output device. With
этом осуществл етс многократный вводThis is a multiple entry.
в ЭВМ кода включенного коммутационногоin the computer code switching included
элемента матрицы.matrix element.
При включении коммутационного элемента матрицы на входе элемента ИЛИ 10 сигнал отсутствует. Вследствие этого на выходе формировател импульсов 15 вырабатываетс сигна;, который поступает через третий элемент ИЛИ па вход регистра столбцов 8 и устанавливает его в нулевое состо ние. Устройство возвращаетс в исхо .тное состо ние.When switching on the switching element of the matrix at the input of the element OR 10, there is no signal. As a consequence, the output of the pulse generator 15 produces a signal ;, which enters through the third element OR pa of the input of the register of columns 8 and sets it to the zero state. The device returns to the initial state.
Технико-экономическа эффективность изобретени заключаетс в повышении надежности. The technical and economic efficiency of the invention is to increase reliability.
Форм у л а и 3 о б р е т е и и Formula and 3 about b e and e and
Устройство дл ввода информации, содержащее матрицу коммутационных элементов , горизонтальные гнины которой соединены с согласуюиигмк элементами и входами регистра строк, вертикальные шииы - с ограничительными элементами и входами регистра столбцов, блок элементов И, одни входы которого нодключены к выходам регистров строк н столбцов, другой вход - к одному входу устройства и первому входу триггера, и ,ионный элемент, о т л и ч а ю HI, е е с тем, что,A device for entering information containing a matrix of switching elements, horizontal rot of which is connected with matching elements and inputs of the register of rows, vertical bars with restricting elements and inputs of the register of columns, a block of elements AND, one of the inputs of which are connected to the outputs of the registers of rows and columns, another input - to one input of the device and to the first input of the trigger, and, the ionic element, which is HI, that is,
с целью иовышени надежности устройства , оно содержит элементы Р1ЛИ, И и формирователь имиульсов, вход которого соединен с выходом первого элемента ИЛИ и первым входом первого элемента И, второй вход которого подключен к выходу второго элемента ИЛИ, выход - к второму входу триггера, входы первого и второго элементов ИЛИ соединены соответственно с выходами регистров строк и столбцов,in order to improve the reliability of the device, it contains elements R1LI, AND and an imiuls driver, the input of which is connected to the output of the first OR element and the first input of the first element AND, the second input of which is connected to the output of the second OR element, the output to the second trigger input, the inputs of the first and the second OR elements are connected respectively to the outputs of the row and column registers,
выход формировател импульсов подключен к первому входу третьего элемента ПЛИ, второй вход которого соединен с выходом второго элемента И, выход-с выходом регистра столбцов, вход второго э,темента Р1 подключен через коммутационный элемент к другому входу устройства.the output of the pulse former is connected to the first input of the third PLI element, the second input of which is connected to the output of the second element I, the output from the output of the register of columns, the input of the second power, temperament P1 is connected via a switching element to another input of the device.
Источники информации, прин тые во внимание при экспертизеSources of information taken into account in the examination
1. Блок к.лавиатуры А513-3. Техническое описание. Северодонецкий приборостроительный завод, 1973, с. 3-22.1. Block of the keyboard A513-3. Technical description. Severodonetsk instrument-making plant, 1973, p. 3-22.
2, Электроника ВЗ-18. Техническое оиисание . Микроприбор, 1976, с. 3-10 (ирототип ).2, Electronics VZ-18. Technical description. Micropribor, 1976, p. 3-10 (irotype).
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782652639A SU811244A1 (en) | 1978-07-31 | 1978-07-31 | Information input device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782652639A SU811244A1 (en) | 1978-07-31 | 1978-07-31 | Information input device |
Publications (1)
Publication Number | Publication Date |
---|---|
SU811244A1 true SU811244A1 (en) | 1981-03-07 |
Family
ID=20780480
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782652639A SU811244A1 (en) | 1978-07-31 | 1978-07-31 | Information input device |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU811244A1 (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE4134358A1 (en) * | 1991-10-17 | 1993-04-22 | Standard Elektrik Lorenz Ag | CIRCUIT DEVICE FOR INQUIRING A KEYBOARD |
-
1978
- 1978-07-31 SU SU782652639A patent/SU811244A1/en active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE4134358A1 (en) * | 1991-10-17 | 1993-04-22 | Standard Elektrik Lorenz Ag | CIRCUIT DEVICE FOR INQUIRING A KEYBOARD |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU811244A1 (en) | Information input device | |
GB1382931A (en) | Electrical driver circuit | |
US7155626B2 (en) | Data processor including clock thinning-out circuit | |
SU516042A2 (en) | Random number generator | |
SU450156A1 (en) | Pulse distributor | |
SU566269A1 (en) | Circuit for detecting an ambiguous answer in an associative memory | |
SU993234A1 (en) | Data input device | |
SU386415A1 (en) | DEVICE FOR READING INFORMATION | |
SU809376A1 (en) | Associative storage element | |
SU639018A1 (en) | Semipermanent storage | |
SU1273937A1 (en) | Device for analyzing frequency of using information blocks in computer complexes | |
SU576609A1 (en) | Associative memory | |
SU955194A1 (en) | Device for erasing data in mos-transistor based memory units | |
SU1735896A1 (en) | Method and device for control of gas-discharge dc indicator panel | |
SU659955A1 (en) | Arrangement for automatic monitoring of power consumption | |
SU1062694A1 (en) | Stochastic n-terminal network | |
SU951342A1 (en) | Device for multi-tone data registering | |
SU932602A1 (en) | Random pulse train generator | |
SU1345183A1 (en) | Information input device | |
SU706861A1 (en) | Information display | |
SU926640A1 (en) | Device for data input | |
SU433627A1 (en) | DEVICE FORMATION OF PULSE SEQUENCES | |
SU960800A1 (en) | Device for number sorting | |
SU1691829A1 (en) | Data input device | |
SU1223221A1 (en) | Device for sorting numbers |