Claims (2)
Поставлениа аель достигаетс тем, что в устрсЛстло, содержащее блок управлени , выход которого соединен с отклон ющей системы ЭЛТ, а вход - с t bKoam блока пам ти и источники инфор мацни, допоп игельно введены элемент .ИЛИ и информационные каналы, каждый из которых сооержит вычитатель, первую и вторую схему сравнени , блок заданк уставок, формирсюатель импульсов и регистры, вход элемента ИЛИ пошслюче к у(фавл ющему входу первого регистра и к выходу формировател им ульсов , вхоА которого соединен с выходом второй схемы сраш1еии , первый вход которой подключен к блоку задани уста- . , вгороЛ вход - к выходу вычитател , вход которого соединен с информационным входом первого регистра, с первым вховом первой схемы сравнени и вькоаом источника информации, второй вхоА вычитател соединен с БЬ1Ходом первого регистра и со вторым входом первой схемы сравнеии , выход .элемента ИЛИ соединен с первыми входами вгорого, третьего и четвертого регистров, вторые входы соединены соответственно с первым входом вычитател с выходом вычитатеп и с выходом первой схемы сравнени , а выходы - со входами пока пам ти. На чертеже показана блок-схема предлагаемого устройства, где дл нагл дности раскрыты элементы двух инф мацнонных каналов, остальные каналы показаны пунктирными квадратами. Устройство содержит электроннолучевую трубку (ЭЛТ) 1, блок 2 управлени , блсж 3 пам ти, а каждый информационный канал состоит из вычитателей 4 и 4 пер вых регистров 5 и 5fj первых схем 6 и 6п сравнени , вторьис схем 7 и 7 сравнени , блоков 8 и 8 п задани , Фчэмирователей 9 и 9rs импульсов, вторь Х регистров 1О и Юп, третьих регистров il и 11п, четвертых регистров 12 и 12 элемента ИЛИ 13 источников 14 и 14) информации. Устройство работает следующим образом . От каждого из источников 14 и 14 п информации, представл ющего собой измерительнь прибор, измер ющий ошу из физических величин, поступают цифровые .коды на перв1мй вход вычитател 4, на инфсрмационный вход первого регистра 5, на первый вход первой схемы 6 сравнвнн , и на втфой вход втфого. регистра 10. Перва схема 6 чэавнени производит сравнение цифровых кодов, хран щихс в первом регистре 5 с кодами, поступающими от источника 14 информации , и на выходе образует знак неравенства , поступающего уа второй вход четвертс о регистра 12. При изменении вхо№ой информации на выходе вычитател 4 образуетс числова разность между текущим значением и значением этого же параметра в первом регистре S, котс| а поступает на второй вход третьего регис ра 11 и. на второй .вход .схемы 7 сравнена , на первый вход которой поступает число из блока 8 задани уставок. Схемо 7 сравнени производитс определение момента равенства чисел и выдача сигна ла на фсч мирователь 9 импульсов, выход импульс которого поступает на одни из входов элемента ИЛИ 13 и на управ л ющий вход первого регистра 5. Импуль поступивший на элемент ИЛИ 13, поступает затем на первые входы вторых регистров Ю к Юп. регистров 1 Л1:.Д1лч и четверть1х регистров 12; н 12и, осуществл передачу в блок 3 пам ти абсолютных значений всех величин, приращений и их знаков. ИмпуЛьс, поступивший на управл ющий вход первсгсУ регистра 5, осуществл ет запись в него текущего значени измер емой величины, после чего на выходе вычислител 4 образуетс нулева разность. Така ситуаци будет повтор ть-; с каждый раз, когда шспо на выходе вычитател 4 будет достигать числа, записанного в блоке 8 задани уставок (числа , задающего к«итролнруемую величину приращени ). Инфс маци , поступающа по другому инфс9)мационному каналу, может привести к своему срабатыванию схемы , а так, как элемент ИЛИ 13 вл етс общим дл всех каналов, то в блоке 3 пам ти запишутс По каждому каналу те значени переменных, которых ши достигли к этому моменту Таким образом, в блсже 3 пам ти каждый раз оказываютс записанными абсолютные значени , величина и энв.к приращени измер емых величин в те моменты , когда одна из цзмер емых величин достигла приращени , задаваемого блоком задани уставсж. Извлечение хран щихс в блсже - 3 пам ти данных и вывод их на экран ЭЛТ осуществл етс с помощью б сжа 2 управлени . Эффективность предлагаемого устройства состоит в том, что оно осуществл ет предварительную обработку поступающей (шформацие перед вьшодом его на экран. Оператор, располага информацией , зафиксирсданной, син фонно по всем информационным каналам, с помощью блока 2 управлени может аналнзировать на экране ЭЛТ функциональные зависимости одной величины от и поддерживать технологический процесс в оптимальном режиме. Люба параметрическа зависимость, представленна на экране ЭЛТ, может. быть (жифрована и подвержена необходимым обсчетам. Хран ща с в блоке 3 пам ти информаци в ввие абсолютных значений и приращений может быть использована дл получени частных производных функций нескольких переменных и облегчает построение графических элементов на трубки, осуществл емое блоком 2 управлени . Формула изобретени Устройство дпа отображевн информации на электроннолучевой трубке,содержащее блок управпени ,выход которого соеди ен с откпрншощей системой ЭЛТ, а вход -с выходом бло ка пам ти и. исгочкикй-информации, отличающеес тем, что, с целью расширени области применени устройства , в него введены элемент ИЛИ и кн-. формационные каналы, каждый из которых содержит вычитатель, первую и вторую схему равнени , блок задани уставсж, формирователь импульсов и регнстрь,. вход элемента ИЛИ подключен к управл ющему входу первого регистра и к выходу форм«фовател импульсов, вход которого соединен с выходом второй схемы сравнен и ,перзый вход, которой подключен к блоку задани уставок, второй вход - к выходу вычитател , первый вход которого соединен с информационным входом перваго регистра, с первым входом пер1вой схемы сравнени в выходом .источника информации, второй вход вычигател соединен с выходом регистра и со вторым входом первой схемы равнени , выход элемента ИЛИ соединенно первыми входами второго третьего и четвертого регистров, вторые входы которых соединены соответственно с первым входом вычитател , с вшоаом вычитател в с выходом схемы сравнени , а вь(ходы - со входами блока пам ти. Источн хи 1П1ф н мации, прин тые во в вмание при экспертизе 1.Патент США N 3944997, кл. q Об F 3/14, опублик., 16.O3.76. The delivery is achieved by the fact that the device containing the control unit, the output of which is connected to the deflecting system of the CRT, and the input to the t bKoam of the memory unit and sources of information, has been additionally inserted an element. OR or information channels, each of which contains subtractor, first and second comparison circuit, setpoint assignment block, pulse generator and registers, element input OR switch to y (the main input of the first register and to the output of the pulse generator, input x of which is connected to the output of the second circuit, first one d) is connected to the setpoint unit; the input is connected to the output of the subtractor, the input of which is connected to the information input of the first register, the first input of the first comparison circuit and the source of information, the second input of the subtractor and the second input of the first Comparison circuits, the output of the OR element is connected to the first inputs of the third and fourth registers, the second inputs are connected respectively to the first input of the subtractor, to the output of the readout and to the output of the first comparison circuit, and the outputs to input until the memory. The drawing shows a block diagram of the proposed device, where, for clarity, the elements of two information channels are disclosed, the remaining channels are shown in dotted squares. The device contains a cathode ray tube (CRT) 1, control block 2, memory 3, and each information channel consists of subtractors 4 and 4 of the first registers 5 and 5fj of the first comparison circuits 6 and 6, second circuits 7 and 7 of the comparison, blocks 8 and 8 n assignments, 9 emitters and 9rs impulses, second X registers 1O and Jupe, third registers il and 11n, fourth registers 12 and 12 of the element OR 13 sources 14 and 14) information. The device works as follows. From each of the sources 14 and 14 p of the information, which is a measuring device that measures the error from physical quantities, digital codes are sent to the first input of the subtractor 4, to the information input of the first register 5, to the first input of the first circuit 6 compared, and vtfoy input vtfogo. register 10. The first circuit 6 compares the digital codes stored in the first register 5 with the codes from the information source 14 and, at the output, forms an inequality sign, the second input, the fourth quarter register 12. When the input information changes to The output of the subtractor 4 is formed by the numerical difference between the current value and the value of the same parameter in the first register S, | and arrives at the second input of the third register 11 and. on the second input of circuit 7 is compared, the first input of which receives the number from block 8 of the settings. Scheme 7 of the comparison determines the moment of equality of the numbers and outputs a signal to the fsch worldizer 9 pulses, the output of which impulse goes to one of the inputs of the OR 13 element and to the control input of the first register 5. The impulse received to the OR 13 element comes then to the first the inputs of the second registers Ju to Jupe. registers 1 L1: .D1lch and quarter 1x registers 12; ni 12i, transferred to the memory block 3 absolute values of all quantities, increments and their signs. The impulse received at the control input of the first register register 5 records the current value of the measured value into it, after which the zero difference is formed at the output of the calculator 4. This situation will repeat; c each time when the output scanner 4 of the subtractor 4 reaches the number recorded in block 8 of the settings (the number giving to the size of the increment). Inflation mappings through a different information channel 9 can lead to its triggering, and since the OR 13 element is common to all channels, in memory block 3, the values of the variables that we have reached to this moment Thus, in the blesh 3 memory, the absolute values appear each time, the magnitude and the increment of the increments of the measured values at the moments when one of the measured values reached the increment specified by the setpoint setter. Retrieving the data stored in the bleshe - 3 memory and displaying them on the screen of a CRT is carried out with the help of compressed 2 controls. The effectiveness of the proposed device is that it pre-processes the incoming (the information before it is displayed on the screen. The operator, having information fixed, synced across all information channels, can use the control unit 2 to analyze the dependencies of one value from and maintain the process optimally. Any parametric dependence presented on a CRT screen can be (encrypted and subject to the necessary calculations The information stored in block 3 of the memory in absolute values and increments can be used to obtain partial derivatives of functions of several variables and facilitates the construction of graphical elements on the tubes carried out by control block 2. Formula of the invention for displaying information on the cathode ray tube containing a control unit, the output of which is connected to the CRT system of the CRT system, and the input is the output of the memory module and. information, characterized in that, in order to expand the field of application of the device, the element OR and the button are introduced into it. formation channels, each of which contains a subtractor, a first and a second equalization scheme, a task setter, a pulse shaper, and a reg. the input of the OR element is connected to the control input of the first register and to the output of the pulse puller forms, the input of which is connected to the output of the second circuit is compared, and the first input connected to the setpoint setting unit, the second input to the output of the subtractor, the first input of which is connected to the information input of the first register, with the first input of the first comparison circuit in the information source output, the second input of the extractor is connected to the register output and the second input of the first equalization circuit, the output of the OR element is connected by the first inputs of the second About the third and fourth registers, the second inputs of which are connected respectively to the first input of the subtractor, with the subtractor in with the output of the comparison circuit, and b (moves - with the inputs of the memory block. Sources 1P1f of the mation taken into examination at examination 1 .US patent N 3944997, class q About F 3/14, published, 16.O3.76.
2.Патент Японии № 51-5264, кл. G 06 G 7/О4, опублик., 18.02.76.2. Japanese Patent No. 51-5264, cl. G 06 G 7 / О4, published on 02/18/76.
си:si: