SU773949A1 - Устройство дл формировани бипол рных телеграфных посылок - Google Patents
Устройство дл формировани бипол рных телеграфных посылок Download PDFInfo
- Publication number
- SU773949A1 SU773949A1 SU792728480A SU2728480A SU773949A1 SU 773949 A1 SU773949 A1 SU 773949A1 SU 792728480 A SU792728480 A SU 792728480A SU 2728480 A SU2728480 A SU 2728480A SU 773949 A1 SU773949 A1 SU 773949A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- logical
- optoelectronic switch
- output
- elements
- input
- Prior art date
Links
Landscapes
- Electronic Switches (AREA)
Description
(541 УСТРОЙСТВО ДЛ,Ч ФОРМИРОВАНИЯ БИПОЛЯРНЫХ Изобретение относитс к- теле- . графной и импульсной технике и може использоватьс в устройствах, предназначенных дл форлотровани и пер дачи в линию св зи лвупол рных импульсов тока. Известно устройство дл формирова ни бипол рных телеграфных посылок, содержащее последовательно соединенные первый и второй оптоэлектронные коммутаторы l . Однако известное устройство имеет невысокую точность формировани телеграфных посылок. Цель изобретени - повышение точности формировани телеграфных посылок . . Указанна цель достигаетс тем, что 3 устройство дл формировани бипол рных телеграфных посылок, содержащее последовательно соединенные первый и второй оптоэлектронные коммутаторы , введены шесть элементов И триггер, два элемеита задержки, два счетчика ошибок, оптоэлектронный переключатель и четыре диода, при этом катод первого из диодов и анод второго диода соединены с выходом первого оптоэлектронного кo мyтaтopa ТЕЛЕГРАФНЫХ ПОСЫЛОК акод первого диода соединен с первым входом оптоэлектронного переключател и анодом третьего диода, катод которого соединен с анодом четвертого диода, катод которого соединен с катодом второго диода и вторым входом оптоэлектронного переключател , выход которого соединен с соответствующими , входами первого, второго, третьего и четвертого элементов И, соответствующий вход которого объединен с соотзетствующими входами шестого и второго элементов И, выход которого соединен с первым счетчиком ошибок , выходы третьего и четвертого элементов И соединены с соответствующими входами триггера, выходы которого соединены соответственно через первый и второй элементы задержки с соответствующими входами первого и второго элементов И и непосредственно с соответствующими входами п того и шестого элементов И, выходы которых соединены соответственно с входами первого и второго оптозлектронных крм1 1утаторов , ооответствующте входы третьего, п того и первого элементов И Объединены и к выходу первого элемента И подключен второй счетчик ошибок.
На чертеже изображена структурна электрическа схема устройства дл формировани бипол рных телеграфных посылок.
Устройство содержит первый 1 и второй 2 оптоэлектронные коммутаторы шесть элементов И: первый 3, второй 4, третий 5, четвертый б, п тый 7, шестой 8, триггер 9, первый 10 и второй 11 элементы задержки, первый 12 и второй 13 счетчики ошибок, оптоэлектронный переключатель 14 и четыре диода: первый 15, второй 16, третий 17, четвертый; 18. Входом устройства вл ютс входные клеммы 19 и 20 Нагрузкой 2jL устройства служит резистор , Оптоэлектронный переключатель 14 содержит светодиод 22,
Устройство дл формировани бипол рных телеграфных посылок работает следующим образом,
В исходном состо нии (при отсутствии передачи информации) на входных клеммах 19 и 20 присутствуют логические нули (О). При этом на выходах элементов И также присутствуют логические О, так как хот бы на одном из входов у этих элементов - логические О. В результате этого оптоэлектронные коммутаторы 1 и 2 закрыты, ток в нагрузке 21 и через светодиод 22 оптоэлектронного переключател 14 не протекает счетчики 12 и 13 ошибок не работают j на обоих входах триггера 9 присутствуют логические О, триггер находитс в состо нии, которое устанавливаетс при включении напр жени (например на первом его выходелогический О).
Ввиду отсутстви тока через светодиод 22 на выходе оптоэлектронного переключател 14,а следовательно, и на первых входах элементов И 3-6 при . сутствует логическа единица (1).
В процессе передачи информации н входные клеммы 19 и 20 управл ющие сигналы от перед;атчика роступают в противофазе. При поступлении на клемму 19 логической 1, а на клемму 20 - логического О (передача стоповой посылки) на втором входе третьего элемента И 5 по вл етс логическа 1, При одновременном нличии на обоих входах третьего элемента И 5 логических 1, на выходе этого элемента вырабатываетс логическа 1 и триггер 9 устанавливаетс в состо ние, при котором на его первом (левом) выходе по вл етс логическа 1, При этом на обоих входах п того элемента И 7 одновременно оказываетс логическа
1, в результате чего этот элемент включаетс и пропускает ток через светодиод у первого оптоэлектронного коммутатора 1. Это приводит к включению первого оптоэлектронного
комму.татор.а 1 и по влению тока пол|жительного направлени в нагрузке 21, Этот ток протекает через светодиод 22 оптоэлектронного переключател 14, в результате чего последний включаетс и на его выходе по вл етс логический О, При этом на
выходе третьего элемента И 5 устанавливаетс логический О, на выходах первого 3, второго 4 и четвертого) 6 элементов И логический О сохран етс , состо ние триггера 9 не измен етс ,
При поступлении на клемму 19 логического О и одновременном поступлении на клемму 20 логической 1 (передача стартовой посылки),
5 на втором входе п того элемента И 7, а соответственно и на его выходе по вл етс логический О, в результате чего первый оптоэлектронный коммутатор 1 начинает выключатьс , Поскольку первый оптоэлектронный коммутатор 1 имеет определенное врем выключени ,, ток через, него и через светодиод 22 протекает и после поступлени логического О на второй вход п того элемента И 7 в течение времени выключени первого оптоэлектронного коммутатора 1, в течение этого времени с выхода оптоэлектронного переключател 14 на первый вход четвертого элемента И 6
продолжает поступать логический О,
в результате чего триггер 9 не может изменить своего состо ни , а поэтому на первом входе шестого элемента И 8 присутствует логический О и ксклю5 чает возможность включени второго оптоэлектронного коммутатора 2, несмотр на то, что на входной клемме
20присутствует логическа 1,
После полного выключени первого 0 оптоэлектронного коммутатора 1 и прекращени протекани тока положительного направлени через нагрузку
21и светодиод 22, оптоэлектронный переключатель.14 выключаетс и на
45 первом входе четвертого элемента И 6 по вл етс логическа 1, на втором его входе логическа 1 уже присутствует , при одновременном наличии на обоих входах четвертого элемента 50 И 6 логической 1, на выходе этого элемента вырабатываетс логическа
. 1, котора устанавливает триггер 9 в состо ние, при котором на его втором выходе по вл етс логическа 1, При этом на обоих входах шестого элемента И 8 одновременно оказываютс логические 1, в результате чего этот элемент включаетс и пропускает ток через светодиод.второго оптоэлектронного коммутатора 2, Это приЙО водит к включению второго оптоэлектронного коммутатора 2 и по влению тока отрицательного направлени в нагрузке 21,
Учитыва тот факт, что включение
Claims (1)
1. Горохов В.А, Функциональна классификаци и схемотехника интегральных оптоэлектронных коммутаторов . Сб. Полупроводникова электроника в технике св зи . Под ред. И.ф,Николаевского. Вып. 18, М., Св зь, 1977, с.185-208.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792728480A SU773949A1 (ru) | 1979-02-19 | 1979-02-19 | Устройство дл формировани бипол рных телеграфных посылок |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792728480A SU773949A1 (ru) | 1979-02-19 | 1979-02-19 | Устройство дл формировани бипол рных телеграфных посылок |
Publications (1)
Publication Number | Publication Date |
---|---|
SU773949A1 true SU773949A1 (ru) | 1980-10-23 |
Family
ID=20811739
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792728480A SU773949A1 (ru) | 1979-02-19 | 1979-02-19 | Устройство дл формировани бипол рных телеграфных посылок |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU773949A1 (ru) |
-
1979
- 1979-02-19 SU SU792728480A patent/SU773949A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5256882A (en) | Signal transmission circuit having a latch-up function | |
US3917961A (en) | Current switch emitter follower master-slave flip-flop | |
SU773949A1 (ru) | Устройство дл формировани бипол рных телеграфных посылок | |
US2880331A (en) | Time controlled signal discriminator circuit | |
EP1491076B1 (en) | Interface for digital communication | |
US4046959A (en) | Data communication system using photocouplers | |
GB894316A (en) | Improvements in switching circuits | |
US3489923A (en) | Circuit for switching two opposing potential sources across a single load | |
US2819394A (en) | High speed reversible counter | |
US3315090A (en) | Switching circuits utilizing opposite conductivity transistors | |
US3778641A (en) | Arrangement for alternation of two outputs in dependence on a change in the direction of a current appearing on an input | |
SU379988A1 (ru) | Входное телеграфное устройство | |
US3619667A (en) | Bistable multivibrator | |
SU1030971A1 (ru) | Триггер со счетным входом | |
US3253154A (en) | Electric device using bistable tunnel diode circuit triggering monostable tunnel diode circuit | |
SU1058050A1 (ru) | Преобразователь бипол рного кода в однопол рный | |
CN221408827U (zh) | 一种信号隔离转换输出板 | |
SU1283777A1 (ru) | Устройство дл обмена информацией между двум абонентами | |
US3376430A (en) | High speed tunnel diode counter | |
US3237027A (en) | Low-capacitance diode pulse switching | |
SU429551A1 (ru) | Устройство для формирования двоичных сигналов постоянного тока | |
SU1034178A1 (ru) | Переключающее устройство | |
US3246167A (en) | High speed bistable switching circuits which utilize additional trigger stages for providing undelayed output | |
SU565390A1 (ru) | Формирователь импульсов | |
SU1764097A1 (ru) | Полупроводниковый коммутатор |