SU769709A1 - Устройство дл формировани последовательности импульсов заданной длительности - Google Patents
Устройство дл формировани последовательности импульсов заданной длительности Download PDFInfo
- Publication number
- SU769709A1 SU769709A1 SU772451863A SU2451863A SU769709A1 SU 769709 A1 SU769709 A1 SU 769709A1 SU 772451863 A SU772451863 A SU 772451863A SU 2451863 A SU2451863 A SU 2451863A SU 769709 A1 SU769709 A1 SU 769709A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- pulse
- input
- output
- duration
- signal
- Prior art date
Links
Landscapes
- Pulse Circuits (AREA)
Description
Изобретение относится к импульсной технике.
Известны устройства для формирования импульсов, длительность которых « зависит от параметров запускающего 5 сигнала [1] и [2].
Эти устройства не позволяют формировать импульсную последовательность произвольной длины при подаче на их вход одиночного запускающего импуль- w са, так как необходимым условием появления выходного сигнала в таких устройствах является подача на их вход очередного запускающего сигнала.
Наиболее близким к изобретению по технической сущности и достигаемому результату является устройство, которое при поступлении на его вход запускающего импульса начинает форми- 20 ровать выходную последовательность импульсов с частотой, равной частоте синхроимпульсов, причем длительность каждого импульса в последовательности равна длительности синхроимпульса.25 Формирование последовательности импульсов продолжается до момента поступления на управляющий вход устрой- 1 ства сигнала прекращения формирования выходной последовательности [3}_.
Недостаток известного устройства заключается в невозможности формирования последовательности импульсов, имеющих длительность, задаваемую входным сигналом.
Целью изобретения является обеспечение формирования последовательности импульсов, длительность каждого из которых пропорциональна длительности одиночного запускающего импульса.
Для этого в устройстве, содержащем блок для динамического запоминания запускающего импульса, вход и выход которого являются, соответственно, входом и выходом устройства, блок для формирования тактовых импульсов и управляющий блок, вход сигнала запуска которого соединен со входом блока для динамического запоминания запускающего импульса, управляющий вход устройства, служащий для подачи сигнала прекращения формирования выходной последовательности импульсов, связан с соответствующим входом управляющего блока и со входом установки в начальное состояние блока для формирования тактовых импульсов, синхронизирующий вход которого является синхронизирующим входом устройства, причем блок для динамического запоминания запус , кающего импульса содержит два узла ' для управляемой задержки одиночного импульса, каждый из которых сост&ит из трех ключевых элементов, источника сигнала для заряда конденсатора, накопительного конденсатора и форми- 5 рователя, выход которого является выходом узла, сигнальным входом узла для управляемой задержки является управляющий вход первого ключевого элемента, сигнальный вход которого подключен к выходу источника сигнала для заряда конденсатора, а выход — к одному из выводов накопительного конденсатора, к которому подключены также сигнальные входы второго и 15 третьего ключевых элементов, другой вывод накопительного конденсатора соединен с выходом второго ключевого элемента, выход третьего ключевого элемента подключен ко входу формиро- эд вателя, а управляющие входы второго и третьего ключевых элементов являют ся, соответственно, первым и вторым управляющими входами узла для управляемой задержки, выход первого узла для управляемой задержки связан со входом второго узла и с первым входом первого элемента ИЛИ, выход которого является выходом блока для ди намического запоминания запускающего импульса, выход второго узла для уп- 30 равняемой задержки подсоединен ко вторым входам первого и второго элементов ИЛИ, второй вход второго элемента ИЛИ соединен со входом блока для динамического запоминания запус- 35 кающего импульса, а выход этого элемента ИЛИ — со входом первого узла для управляемой задержки, выход управляющего блока подключен к управляющему входу блока для формирования до тактовых импульсов, первый и второй выходы которого, являющиеся выходами первого и второго тактовых импульсов, связаны со вторыми управляющими входами соответственно первого и второго узлов для управляемой задержки, ** первые управляющие входы которых подсоединены к управляющему входу устройства.
На чертеже дана функциональная jq схема предложенного устройства.
‘ Устройство для формирования последовательности импульсов заданной длительности содержит блок 1 для динамического запоминания запускающего им--, пульса, в состав которого входят пер- аэ вый и второй узлы 2 и 3 для управляемой задержки одиночного импульса, блок 4 для формирования тактовых импульсов и управляющий блок 5. Блок 1 для динамического запоминания запус- 60 кающего импульса содержит также первый и второй элементы ИЛИ 6 и 7. Узлы 2 и 3 для управляемой задержки одиночного импульса включают в себя .первый, второй и третий ключевые эле менты 8, 9, 10 и 11, 12, 13, источники 14 и 15 сигнала для заряда конденсатора, накопительные конденсаторы 16 и 17, а также формирователи 18 и 19 соответственно. Блок 4 для формирования тактовых импульсов содержит ключевой элемент 20 и триггер 21 со счетным входом, а управляющий блок 5 состоит из формирователя 22 и триггера 23. Вход 24 является входом запускающего импульса, вход 25 — входом сигнала прекращения формирования выходной последовательности импульсов, а вход 26 — синхронизирующим входом устройства.
Устройство работает следующим образом.
Запускающий импульс, поступающий на вход 24, открывает через элемент ИЛИ 7 ключевой элемент 8 на время, / равное длительности импульса. Благодаря этому начинается заряд накопительного конденсатора 16 от источника 14 до величины, пропорциональной длительности запускающего импульса, что достигается соответствующим подбором постоянной времени цепи заряда. Одновременно формирователь 22 формирует по заднему фронту запускающего импульса сигнал окончания заряда, который поступает на установочный вход триггера 23 и переключает его. Потенциал с триггера 23 открывает ключевой элемент 20 и разрешает прохождение синхроимпульса с синхронизирующего входа 26 на счетный вход триггера 21, который своими выходными потенциалами открывает ключевой элемент 10 и закрывает ключевой элемент 13. При этом происходит разряд накопительного конденсатора 16 на входное сопротивление формирователя 18. Этот формирователь фиксирует моменты начала и конца разряда конденсатора 16 и формирует выходной импульс соответствующей длительности. Длительность выходного импульса формирователя 18 пропорциональна длительности запускающего импульса, а в случае равенства постоянных времени цепей заряда и разряда конденсатора равна длительности запускающего импульса.
Одновременно с началом разряда конденсатора 16 начинается заряд конденсатора 17, так как выходной сигнал формирователя 18 открывает ключевой элемент 11, а ключевой элемент 13 при этом закрыт. Кроме того, импульс с выхода формирователя 18 через элемент ИЛИ 6 поступает на выход 27 устройства.
После исчезновения выходного сигнала на выходе формирователя 18 закрывается ключевой элемент 11, и на конденсаторе 17 сохраняется заряд, величина которого пропорциональна длительности импульса на выходе формирователя 18, и следовательно, длительности запускающего импульса.
Следующий синхроимпульс, поступающий на счетный вход триггера 21, пе~. реключает его, и выходные потенциалы этого триггера открывают ключевой элемент 13 и закрывают ключевой элемент 10. При этом происходит разряд конденсатора 17 и формирование, аналогично процессу в предыдущем такте, импульса заданной длительности формирователем 19. Импульс с выхода формирователя 19 поступает через элемент. ИЛИ 6 на выход 27 устройства и одновременно подается через·элемент ИЛИ 7 на ключевой элемент 8 для управления зарядом конденсатора 16.
По мере поступления синхроимпульсов вьшеописанный процесс повторяется, и на выходе устройства образуется последовательность импульсов с частотой, равной частоте синхроимпульсов, а длительность каждого выходного импульса пропорциональна длительности, запускающего импульса.
При поступлении на вход 25 сигнала прекращения формирования выходной последовательности импульсов конденсаторы 16 и 17 через открываемые этим сигналом, ключевые элменты 9 и 12 разряжаются, одновременно закрывается ключевой элемент 20, управляемый триггером 23, и устанавливается в начальное состояние триггер 21. В рез1ультате этого на выходе 27 устройства сигналы отсутствуют, а само устройство находится в режиме ожидания прихода следующего запускающего импульса.
Таким образом, данное устройство позволяет формировать импульсную последовательность произвольной длины при подаче на его вход одиночного запускающего импульса, причем длительность каждого импульса формируемой последовательности пропорциональна или равна длительности запускающего импульса.
При использовании изобретения, например, во время-импульсных вычисли- . тельных устройствах упрощается проведение промежуточных прямых и обратных аналого-цифровых преобразований, а при использовании в устройствах отображения информации упрощается отображение одиночных сигналов.
Claims (3)
1. Авторское свидетельство СССР I 224568, кл. Н 03 К 1/18, 1967,
2.Авторское свидетельство СССР 365807, кл. Н 03 К 1/18, 1971.
3.Дроздов Б.А., Прохоров В.И., П тибратов А.П. Основы вычислительной техники. М., 1961, с. 115.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772451863A SU769709A1 (ru) | 1977-02-14 | 1977-02-14 | Устройство дл формировани последовательности импульсов заданной длительности |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772451863A SU769709A1 (ru) | 1977-02-14 | 1977-02-14 | Устройство дл формировани последовательности импульсов заданной длительности |
Publications (1)
Publication Number | Publication Date |
---|---|
SU769709A1 true SU769709A1 (ru) | 1980-10-07 |
Family
ID=20695315
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772451863A SU769709A1 (ru) | 1977-02-14 | 1977-02-14 | Устройство дл формировани последовательности импульсов заданной длительности |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU769709A1 (ru) |
-
1977
- 1977-02-14 SU SU772451863A patent/SU769709A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU769709A1 (ru) | Устройство дл формировани последовательности импульсов заданной длительности | |
SU741438A2 (ru) | Формирователь импульсов по переднему и заднему фронтам входного импульса | |
RU2019908C1 (ru) | Генератор сигналов сложной формы | |
SU1077051A1 (ru) | Распределитель | |
SU462263A1 (ru) | Устройство синхронизации напр жений двух частот | |
SU684731A1 (ru) | Синхронизатор импульсов | |
SU1083330A1 (ru) | Умножитель частоты | |
SU947940A1 (ru) | Устройство дл формировани серий импульсов с регулируемыми длительност ми импульсов и интервалов между ними | |
SU738134A1 (ru) | Устройство дл задержки импульсов | |
SU1084982A1 (ru) | Преобразователь кода в частоту повторени импульсов (его варианты) | |
SU1050104A1 (ru) | Масштабный расширитель импульсов | |
SU1265983A1 (ru) | Селектор импульсов по частоте следовани | |
SU1228227A1 (ru) | Генератор серий импульсов с программным управлением | |
SU1067512A1 (ru) | Врем -импульсный функциональный преобразователь | |
SU627580A1 (ru) | Устройство дл синхронизации импульсов | |
SU762142A1 (ru) | Генератор серий импульсов | |
SU790262A1 (ru) | Селектор импульсов | |
SU684725A1 (ru) | Управл емый генератор импульсов | |
SU1473076A1 (ru) | Формирователь импульсов | |
SU1283952A1 (ru) | Формирователь импульсов | |
SU1539979A1 (ru) | Устройство дл задержки и формировани импульсов | |
SU624297A1 (ru) | Посто нное запоминающее устройство | |
SU440781A1 (ru) | Импульсно-фазовый дискриминатор | |
SU547817A1 (ru) | Запоминающее устройство | |
SU864512A1 (ru) | Регенератор импульсов |