SU748491A1 - Устройство дл контрол системы передачи данных - Google Patents

Устройство дл контрол системы передачи данных Download PDF

Info

Publication number
SU748491A1
SU748491A1 SU782615496A SU2615496A SU748491A1 SU 748491 A1 SU748491 A1 SU 748491A1 SU 782615496 A SU782615496 A SU 782615496A SU 2615496 A SU2615496 A SU 2615496A SU 748491 A1 SU748491 A1 SU 748491A1
Authority
SU
USSR - Soviet Union
Prior art keywords
sensor
input
output
receiver
adder
Prior art date
Application number
SU782615496A
Other languages
English (en)
Inventor
Евгений Михайлович Чуриков
Вячеслав Павлович Иванов
Николай Александрович Сергеев
Original Assignee
Предприятие П/Я М-5308
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5308 filed Critical Предприятие П/Я М-5308
Priority to SU782615496A priority Critical patent/SU748491A1/ru
Application granted granted Critical
Publication of SU748491A1 publication Critical patent/SU748491A1/ru

Links

Landscapes

  • Detection And Prevention Of Errors In Transmission (AREA)

Description

1
Изобретение относитс  к технике передачи дискретной информации по каналам св зи,
Известно устройство дл  контрол  системы передачи данных с обратной св зью, содержащее пульт управлени , оконечный приемник, оконечный датчик, первый вход которого соединен с первой линией св зи, второй вход с первым выходом оконечного приемника, третий вход - с пультом управлени , первый выход оконечного датчика подключен к первому каналу св зи и к первому входу первого сумматора по модулю два, выход которого соединен с первым входом первого элемента И, подключенного к первому блоку сигнализации , первый вход оконечного приемника соединен с пультом управлени , второй канал св зи соединен со вторым входом оконечного приемника, второй выход которого подключен к второй линии св зи и первому входу второго сумматора по модулю два, выход которого подключен к первому входу второго элемента И, соединенного выходом с входом второго блока сигнализации, элемент задержки 1. Недостатком устройства  вл етс 
то, что оно не осуществл ет проверку аппаратуры перед сеансом св зи.
Наиболее близким по технической сущности  вл етс  устройство дл  контрол  системы передачи даннь1Х с обратной св зью, содержащее пульт управлени , оконечный приемник, оконечный датчик, первый вход которого соединен с первой линией св зи, второй вход - с первым выходом оконечного приемника, третий вход - с первым выходом пульта управлени , первый выход оконечного датчика подключен к первому каналу св зи и к первому входу первого сумматора по модулю два, выход которого соединен с первым входом первого элемента И, подключенного к входу первого блока сигнализации, первый вход оконечного приемника соединен с пультом управлени , второй канал св зи соединен с вторым входом оконечного приемника, второй выход которого подключен к второй линии св зи и первому входу второго сумматора по модулю два, выход которого подключен к первому входу второго элемента И, соединенного с вторым блоком сигнализации,
первый выход блока управлени  подключен к входу первого датчика контрольного текста, второй - к первому входу датчика информации адресата, третий - к первому входу датчика ответных последовательностей, четвертый к первому входу второго датчика контрольного текста, выход первого датчика контрольного текста подключен к первому входу оконечного датчика, первый выход которого подключен к первому входу анализатора, второй выход через первый блок фазировани  - ко вторым входам анализатора и датчика информации адресата, первый выход анализатора через регистр пам ти команд подключен к третьему блоку сигнализации, к третьему входу датчика информации адресата и ко второму входу датчика ответных последовательностей , второй выход анализатора - к четвертому входу датчика информации адреса, первый и второй выходы которого соединены соответственно с вторыми входами первого сумматора по модулю два н первого элемента И, третий выход через элемент задержки соединен с третьим входом датчика ответных последовательностей, выход которого соединен с вторым входом оконечного приемника, третий выход последнего через второй блок фазировани  соединен с вторым входом второго датчика контрольного текста, первый и второй выходы которого подключены соответственно ко вторым входам второго сумматора по модулю два и второго элемента И 2
Недостатком зтого устройства  вл етс  то, что оно не позвол ет осуществить проверку исправл ющей способности коррекционных устройств оконечного приемника и оконечного датчика, и исправл ющей и обнаруживающей способностей декодирующего устройства оконечного приемника.
Целью изобретени   вл етс  повышение достоверности передаваемой информации и надежности устройства.
Цель достигаетс  тем, что в устройство введены третий сумматор по модулю два, имитаторы краевых искажений и датчик сигналов ошибок, первый вход которого подключен к выходу элемента задержки, второй вход к п тому Выходу блока управлени , выход - к первому входу третьего сумматора по модулю два, второй вход которого подключен к выходу датчика ответных последовательностей , выход -фетьего сумматора по модулю два подключен к первому входу первого имитатора краевых искажений, второй вход которог подключен к шестому выходу блока управлени , выход - ко второму входу оконечного приемника, первый вход второго имитатора краевых искажений подключен к выходу первого датчика контрольного текста, второй
вход - к шестому выходу блока управлени , выход - к первому входу оконечного датчика. Сущность изобретени  по сн етс  с помощью блок-схемы устройства, изображенной на чертеже и содержащей оконечный датчик 1, первую линию св зи 2, первый канал св зи 3, оконечный приемник 4, вторую линию св зи .5, пульт управлени  6, второй канал св зи 7 и узел контрол  8, содержащий элемент задержки 9, элементы И 10, 11, блоки сигнализации 12, 13, сумматоры по модулю два 14, 15, датчик контрольного текста 16, датчик контрольного текста 17, анализатор 18, блоки фазировани  19, 20, регистр пам ти команд
21, третий блок сигнализации 22, датчик ответных последовательностей 23, датчик информации адресата 24, блок управлени  25, датчик сигналов ошибок 26, третий сумматор по модулю два 27, имитаторы краевых искажений 28, 29.
Устройство работает следующим образом. По команде первого оператора через блок управлени  25 осуществл етс  ввод с датчика контрольного текста 16 в оконечный датчик 1 контрольных сообщений старт-стопного вида, состо щ1их из служебной и информационной частей, в которые внос тс  краевые искажени  имитатором краевых искажений 29. Величина и вид искажений предварительно
задаютс  первым оператором через блок управлени  25. Затем с пульта управлени  6 в датчик 1 подаетс  сигнал пуска автоматического сеанса св зи. По этому сигналу оконечный датчик 1 формирует сообщение или
служебную команду, состо щую из служебной части и информации адресата, и передает его в анализатор 18. Анализатор 18 осуществл ет анализ служебной части, Вьщел ет команду, содержащуюс  в ней, и передает ее на регистр
пам ти команд 21. Эта команда отображаетс  блоком сигнализации 22. Регистр пам ти команд 21 управл ет, кроме того, работой датчика ответных последовательностей 23 и датчика информации адресата 24. По концу
служебной части информации анализатор 18 осуществл ет запуск датчика информации адресата 24, при этом работа анализатора 18 и датчика 24 синхронизируетс  первым блоком фазировани  19. Сумматор 14 осуществл ет сложение сигналов, поступающих с
датчика 1 и датчика 24. Результирующий сигнал сравнени  с выхода сумматора. 14 через элемент И 10 поступает на блок сигнализации 12. На второй вход элемента И 10 поступает сигнал с датчика 24, блокирующий прохождение сигналов с сумматора 14, если не осуществл етс  анализ сообщений с датчика 1. После окончани  вьщачи контрольной информации с датчика 24 через элемент задержки 9, имитирующий задержку в реальном канале св зи на датчик ответных последовательностей 23 и датчик сигналов ошибок 26 поступает сигнал пуска. По этому сигналу датчик ответных последовательностей 23 формирует ответную информацию, а датчик сигналов ошибок 26, работа  с ним синхро}шо, формирует ошибки, набранные первым оператором предварительно . Эти две последовательности складываютс  сумматором по модулю два 27 и в результате на выходе сумматора формируетс  искаженна  циклическа  ответна  последовательность . Эта последовательность поступает через имитатор краевых искажений 28 на оконечный приемник 4, который производит анализ прин той последовательности.
Величина и вид краевых искажений в имитаторе краевых искажений 28 задаютс  первым оператором через блок управлени  25 предварительно.
Если последовательность на входе оконечного приемника 4  вл етс  квитанцией (подтверждением) на переданное сообщение или команду, то приемник 4 формирует сигнал квитанци  есть и передает его в датчик 1, а если прин та  последовательность  вл етс  сообщением, то приемник 4 накапливает эти сообщени , а затем по команде второго оператора осуществл ет вывод их во вторую лшшю св зи. Тактовые импульсы, сопровождающие эту информацию, через второй блок фазировани  20 поступают на второй датчик контрольного текста 17. Второй сумматор 15 осуществл ет сравнение информации , поступающей с приемника 4, с контрольным текстом, поступающим с датчика 17 Импульсы несравнени , в случае несовпадени  последовательностей, с выхода сумматора 15 через элемент И 11 поступают на вход блока сигнализации 13. На второй вход элемента И И подаетс  сигнал с датчика 17, разрешающий прохождение сигналов с выхода сумматора 15 только во врем  сложени . При приеме датчиком 1 с приемника 4 сигнала квитанци  есть датчик 1 автоматически переходит к передаче следующего сообщени  или к следующему этапу автоматического сеанса св зи. Если коррекционное и/или декодирующее устройство приемника 4 неисправны то приемник 4 формирует сигнал квитанции нет и датчик 1 выйдет в режим повторени  передачи, а это говорит о неисправности коррекционного и/или декодирующего устройства приемника 4.
Оконечный датчик 1 считаетс  исправным, если на блоке сигнализации 22 во врем  прохождени  сеанса св зи последовательно загораютс  лампы индикации этапов сеанса св зи и на выходе сумматора 14 нет импульсов
несравнени , а оконечный приемник 4 считаетс  исправным, если нет сигналов несравнешш на выходе сумматора 15 и оконечный датчик 1 не выходит в режим повторени  передачи .
Предложенное устройство позвол ет имитировать ошибки и сбои в реальном канале св зи и линии св зи и осуществл ть проверку коррекционных устройств оконечных датчика и приемника, и декодирующего устройства оконечного приемника при проведении ремонтных и регламентных работ аппаратуры.

Claims (2)

1.Авторское свидетельство по за вке
№ 2423372/18-24, кл. G 08 С 25/02, 22.11.76.
2.Авторское свидетельство по за вке №2530330/18-24, кл. G 08 С 25/02, 26.09.77
(прототип) .
SU782615496A 1978-05-15 1978-05-15 Устройство дл контрол системы передачи данных SU748491A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782615496A SU748491A1 (ru) 1978-05-15 1978-05-15 Устройство дл контрол системы передачи данных

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782615496A SU748491A1 (ru) 1978-05-15 1978-05-15 Устройство дл контрол системы передачи данных

Publications (1)

Publication Number Publication Date
SU748491A1 true SU748491A1 (ru) 1980-07-15

Family

ID=20764537

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782615496A SU748491A1 (ru) 1978-05-15 1978-05-15 Устройство дл контрол системы передачи данных

Country Status (1)

Country Link
SU (1) SU748491A1 (ru)

Similar Documents

Publication Publication Date Title
GB1448114A (en) Test set controlled by a remotely positioned digital computer
ES440143A1 (es) Un metodo de comprobar el establecimiento de conexiones co- rrectas entre una entrada deseada y una salida de un conmu- tador de datos numericos.
US3965294A (en) Method of and apparatus for testing transmission line carrying bipolar PCM signals
SU748491A1 (ru) Устройство дл контрол системы передачи данных
US4688217A (en) Method of implementing burst acquisition control in TDMA system
US5450419A (en) Error checking apparatus and method for a serial signal transmission system
US3263215A (en) Error correcting arrangement for punched tape electrical signalling system
SU706849A1 (ru) Устройство дл контрол цифровых блоков
SU919133A2 (ru) Устройство контрол поэлементной синхронизации
JPS63108828A (ja) デイジタル回線の監視方法
SU1478349A1 (ru) Устройство дл измерени достоверности передачи информации по дискретному каналу св зи
SU690533A2 (ru) Устройство дл контрол системы телемеханики с решающей обратной св зью
SU882000A1 (ru) Устройство дл моделировани процессов установлени соединений в комбинированных системах св зи
US3761626A (en) Method and apparatus for distortion measurement in data transmission networks
JP3549702B2 (ja) バス制御回路及びその試験方法
JPS5829243A (ja) 伝送システムの信号監視装置
SU708393A1 (ru) Устройство дл контрол системы передачи данных с обратной св зью
SU1239721A1 (ru) Устройство дл исправлени двух ошибок в кодовой комбинации с самоконтролем в системах контрол и передачи информации
KR100249841B1 (ko) 타임 스위치 정합장치의 루우프백 시험회로
SU1522215A2 (ru) Устройство дл контрол выполнени программ
SU734888A1 (ru) Устройство дл передачи и приема двоичной информации
SU1462350A1 (ru) Устройство дл моделировани систем св зи
SU656045A1 (ru) Устройство дл моделировани канала передачи дискретной информации
SU624256A1 (ru) Устройство дл определени места неисправности в линии св зи
JPH03188533A (ja) シミュレーション方式