SU746677A1 - Device for eliminating errors in data transmitting systems - Google Patents

Device for eliminating errors in data transmitting systems Download PDF

Info

Publication number
SU746677A1
SU746677A1 SU772560796A SU2560796A SU746677A1 SU 746677 A1 SU746677 A1 SU 746677A1 SU 772560796 A SU772560796 A SU 772560796A SU 2560796 A SU2560796 A SU 2560796A SU 746677 A1 SU746677 A1 SU 746677A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
analyzer
write register
data transmitting
Prior art date
Application number
SU772560796A
Other languages
Russian (ru)
Inventor
Анатолий Григорьевич Андрущенко
Владимир Иванович Ключко
Валерий Иванович Глушков
Сергей Петрович Попов
Владимир Александрович Гаврилов
Original Assignee
Предприятие П/Я М-5156
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5156 filed Critical Предприятие П/Я М-5156
Priority to SU772560796A priority Critical patent/SU746677A1/en
Application granted granted Critical
Publication of SU746677A1 publication Critical patent/SU746677A1/en

Links

Landscapes

  • Debugging And Monitoring (AREA)

Description

Изобретение относитс  к области передачи данных и предназначено дл применени  в аппаратуре передачи и приема дискретной информации. Известно устройство дл  предотвр щени  ошибок, содержащее ключевой элемент, регистр, блок сравнени , блок управлени , блок индикации и регистрации, блок опроса 1 . Устройство конструктивно сложно и обладает невысокой надежностью. Наиболее близким по технической Сущности  вл етс  устройство дл  исключени  ошибок типа ложных повто рений в системах передачи данных, содержащее регистр записи, управл ю щий вход которого соединен с выходо блока управлени , первый выход реги стра записи подключен к информацион ному входу элемента считывани , управл ющий вход которого подключен к выходу ансшизатора совпадени  кодовых комбинаций, выход элемента считывани  подключен ко входу выход ного блока, буферный регистр, элеме перезаписи, элемент ввода, элемент задержки, формирователи 2. Недостатком устройства  вл етс  конструктивна  сложность, обусловленна  наличием буферного регистра то, в свою очередь, снижает надежность устройства. Целью изобретени   вл етс  упрощение устройства и повышение надежности . Поставленна  цель достигаетс  тем, что в устройство введ.ен элемент ИЛИ, первый вход которого объединен с первым входом анализатора совпадени  кодовых комбинаций и подключен ко входу устройства, выход элемента считывани  подключен ко второму входу элемента ИЛИ, выход которого соединен со входом регистра записи, подключенным BTOpfciM выходом ко второму .входу анализатора совпадени  кодовых комбинаций. Сущность изобретени  по сн етс  блок-схемой устройства, содержащей: элемент ИЛИ 1, регистр 2 записи, анализатор 3 совпадени  кодовых комбинаций , выходной блок 4, элемент 5 считыван1  , блок 6 управлени . Регистр 2 записи п-реднааначен дл  записи п-разр дной кодовой комбинации . Анализатор 3 совпадени  кодовых комбинаций предназначен дл  поразр дного сравнени  пришедшего и предыдуThe invention relates to the field of data transmission and is intended for use in the equipment for transmitting and receiving discrete information. A device for preventing errors is known, which contains a key element, a register, a comparison unit, a control unit, a display and recording unit, a polling unit 1. The device is structurally difficult and has low reliability. The closest in technical essence is a device for eliminating errors of the type of false repetitions in data transmission systems, which contains a record register, the control input of which is connected to the output of the control unit, the first output of the record register is connected to the information input of the read element, the control the input of which is connected to the output of the code pattern matching counter, the output of the read element is connected to the input of the output block, the buffer register, the rewrite element, the input element, the delay element, the forms 2. The drawback of the device is its structural complexity, due to the presence of a buffer register, which, in turn, reduces the reliability of the device. The aim of the invention is to simplify the device and increase reliability. The goal is achieved by introducing an OR element into the device, the first input of which is combined with the first input of the code combination match analyzer and connected to the device input, the output of the reading element is connected to the second input of the OR element whose output is connected to the input of the record register connected BTOpfciM output to the second input of the analyzer matching code combinations. The invention is explained by a block diagram of a device comprising: the element OR 1, the register 2 records, the analyzer 3 matches the code combinations, the output block 4, the element 5 is read 1, the block 6 controls. Register 2 of the record is n-assignable for writing an n-bit code combination. The code combination match analyzer 3 is intended for a fractional comparison of the incoming and previous

Claims (1)

Формула изобретения Устройство для предотвращения оши: бок” в системах передачи данных, содержащее регистр записи, управляю. щий вход которого соединен с выходом блока управления, первый выход регистра записи подключен к информаI ционному входу элемента считывания, управляющий вход которого подключен к выходу анализатора совпадения кодовых комбинаций, выход элемента считывания подключен ко входу выходного блока, отличающееся тем, 1 что, с целью упрощения устройства и повышения надежности, в него введен элемент ИЛИ, первый вход которого объединен с первым входом анализатора совпадения кодовых комбинаций и 1 подключен ко входу устройства, выход “элемента считывания подключен ко второму входу элемента ИЛИ, .выход которого соединен со входом регистра записи, подключенным вторым выходом > ко второму входу анализатора совпадения кодовых комбинаций.SUMMARY OF THE INVENTION A device for preventing errors: side ”in data transmission systems containing a write register, I control. the input input of which is connected to the output of the control unit, the first output of the write register is connected to the information input of the readout element, the control input of which is connected to the output of the analyzer for matching code combinations, the output of the readout element is connected to the input of the output unit, characterized in that 1 , in order to simplify device and increase reliability, it is entered into an OR gate, a first input of which is combined with the first input matching codewords analyzer 1 is connected to an input device, output "counting element anija connected to the second input of the OR gate, which is connected to the input Yield write register, a second output connected> to second input coincidence analyzer codewords.
SU772560796A 1977-12-26 1977-12-26 Device for eliminating errors in data transmitting systems SU746677A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772560796A SU746677A1 (en) 1977-12-26 1977-12-26 Device for eliminating errors in data transmitting systems

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772560796A SU746677A1 (en) 1977-12-26 1977-12-26 Device for eliminating errors in data transmitting systems

Publications (1)

Publication Number Publication Date
SU746677A1 true SU746677A1 (en) 1980-07-07

Family

ID=20740576

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772560796A SU746677A1 (en) 1977-12-26 1977-12-26 Device for eliminating errors in data transmitting systems

Country Status (1)

Country Link
SU (1) SU746677A1 (en)

Similar Documents

Publication Publication Date Title
JPS57141776A (en) Image information storage and retrieval system
SU746677A1 (en) Device for eliminating errors in data transmitting systems
US4449154A (en) Sampling time control circuit for use in an audio cassette tape data processor
SU1249583A1 (en) Buffer storage
SU1275495A1 (en) Device for registering information
SE8006983L (en) VIDEO DISC SYSTEM ERROR CODE
SU696520A1 (en) Adaptive device for transmitting information
SU1302266A1 (en) Sequential input device
SU670958A2 (en) Telemetry information processing device
JPS6228906B2 (en)
SU780012A1 (en) Device for distributing and checking information
SU862182A2 (en) Indicating device
SU1689174A1 (en) Device for reading the number of transport vehicle
SU633154A1 (en) Arrangement for automatic measuring of communication pulsed characteristic
SU959155A1 (en) Reading-out unit to storage apparatus
SU1160410A1 (en) Memory addressing device
SU1410100A1 (en) Storage with sequential data input
SU145073A1 (en) Magnetic recording method
SU1169025A1 (en) Magnetic storage with self-check
SU1080161A1 (en) Device for reading information from punched tape
SU900276A1 (en) Device for interfacing data source and receiver
SU1150623A1 (en) Data input device
SU1196882A1 (en) Multichannel information input device
SU1265860A1 (en) Storage with self-check
SU771658A1 (en) Information input device