SU746553A1 - Digital unit testing device - Google Patents

Digital unit testing device Download PDF

Info

Publication number
SU746553A1
SU746553A1 SU782610553A SU2610553A SU746553A1 SU 746553 A1 SU746553 A1 SU 746553A1 SU 782610553 A SU782610553 A SU 782610553A SU 2610553 A SU2610553 A SU 2610553A SU 746553 A1 SU746553 A1 SU 746553A1
Authority
SU
USSR - Soviet Union
Prior art keywords
block
input
register
unit
faults
Prior art date
Application number
SU782610553A
Other languages
Russian (ru)
Inventor
Михаил Григорьевич Дубров
Original Assignee
Предприятие П/Я А-3327
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3327 filed Critical Предприятие П/Я А-3327
Priority to SU782610553A priority Critical patent/SU746553A1/en
Application granted granted Critical
Publication of SU746553A1 publication Critical patent/SU746553A1/en

Links

Landscapes

  • Test And Diagnosis Of Digital Computers (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЦИФРОВЫХ БЛОКОВ(54) DEVICE FOR CONTROL OF DIGITAL BLOCKS

Изобретение относитс  к вь ислительной технике, в частности к устройствам тестового контрсш  логически.х схем и диагностики неисправностей. Известны устройства дл  контрол  циф ровых блоков, содержащее блок ввода, блок сравнени , блок индикации, блок пам ти l и 2 . Недостатком устройств  вл етс  мала  степень автоматизации поиска неисправностей , так как при наличии большего числа неудачных исходов тестов просмотр словар  неисправностей с целью локализации неисправного элемента занимает много времени. Наиболее близким техническим реш&нием к предлагаемому изобретению  вл е с  устройство контрол  цифровых блоков содержащее последовательно соединенные блок управлени , блок ввода, блок пам ти , коммутатор, блок сравнени  и регистры , подключенные к блоку ввода, Щ выкоды блока управлени  соединены со входами блоков пам ти и сравнени  et коммутатора |з. Однако это устройство сложно, так Как содержит два многоразр дных регистра , разр дность которых равна числу неисправностей. Целью предлагаемого изобретеш1   вл етс  упрощение устройства при cofxpia-. нении выссжой степени автоматизации поиска места неисправнсжти (локализации места неисправности). Цель достигаетс  тем. что устройство дл  контрол  цифровых блоков, содерHtamee блок ввода, первый и второй выходы которого соединены соответственно с первыми входами блока пам ти и блока управлени  соединенного первым, вторым, третьим и четвертым выходами соответственно со входом блока ввода, со вторым входом блока пам ти, первым входом блока сравнени  и первым входом Коммутатора, первый и второй выходы блока пам ти подключены соответственно ко вторым входам коммутатора н блоka сравнени , первый выход коммутатора соединен с третьим входом блока сравнени  выходы регистра со входами блока индикации, а третий вход и второй выход коммутатора  вл ютс  с оответст венно входом и выходом устройства, содержит блок переключени , первый вход которого соединен с третьим выходом блока ввода, второй вход- с п тым выходом блока управлени , третий входс выходом блока сравнени , первьй выкод блока переключени  с единичными входами регистра, а вькод - с нулевыми входами регистра. На чертеже изображена схема устройс ва. .. ,, Устройство содержит блок 1 ввода, блок 2 пам ти, коммутатор 3, блок 4 сравнени , блок 5 И1щикации, регистр 6, блок 7 управлени , блок 8 перёкл1очени  и контролируемый блок 9. Блок 1 ввода предназначен дп  ввода с перфолетггы тестовой информации, инфо мации с входных (выходных) контактов, информации о провер емых неисправност  ( перечень--прсвер емых неисправностей), диагностической информации (номера неисправностей , провер еШэЕх в канодом тес те) н командной ин4)0рмации. Блок 2 пам ти предназначен дл  хранени  и выдачи через коммутатор 3 на блок 9 тестовой информации. Блок пам ти 2 разделен на две зоны: в одной хран тс  сти1 Еулы (набор подаваемой на входные контакты блоков), во второй эталоны 5 (значешш сигналов, которые должны по витьс  на выходах блока 9, если он исправлен). Koм iyтaтop 3 предназначен дл  коммутации внешних контактов блока 9, при этом входные контакты подключаютс  к выходам блока 2 пам ти (к той части, где хран тс  сти ч1улы), выходныеконтакты подключаютс  ко входам блока 4 сравнени . Блок 5 индикации предназначен дл  индикации номера цегйсНравности В регистре 6 фиксируютс  номера обнаруженных неисправностей. БЛОК 8 переключени  переключает диагностическую информацию на нулевые или единичные входы регистра 6. Устройство работает следующим обра зом. В исходном состо ши блок 2 пам т и регистрб по командам с блока 7 установлены в нулевое состо ние (дёпй сброса не показаны). Вначале с ёлока вводитс  информаци  с провер емьгх нейо 74 4 правност х и по командам с блока 7 через блок 8 записываетс  в регистр 6. Информаци  о провер емых неисправноет х  вл етс  перечнем неисправностей, провер емых в блоке 9 Разрйдность регистра 6 равна мшссимальному количеству провер емых неисправностей блоков 9, При вводе информации о провер емых неисправност х соответствующие разр ды регистра 6 устанавливаютс  в 1,  -ый разр д регистра 6 устанавливаете в 1, если J-а  неисправность провер етс  в данном, обьекте контрол . После подготовки регистра 6 по командам с -блока 7 тестова  информаци  (стимулы и эталоны) записываемс  в блок 2. Стимулы из блока 2 пам ти поступают через коммутатор 3 на входы блока 9, а эталоны на первые выходы блока 4 сравнени . Управление работой Коммутатора ,3 осуществл етс  по сипналам из блока 7 управлени . По результатам сравнени , если контролируемый блок исправлен, по вл етс  высокий потенциал на выкоде блока 4 сравнени . -Посла подачи на входы блока 9 очередного набора по команде из б ока 7 управлени  из блока 1 вводитс  диагностическа  информаци , котора  через блок 8 поступает на установку в О разр дов регистра 6. Диагностическа  информаци  представл ет позиционный код, длина которого (разр дность) равна общему количеству провер емьгх неисправностей . Каждому номеру неисправности из списка неисправностей соответствует .один разр д позиционного кода, причем только в разр дах позиционного кода , ссю ветствующих провер емым в данном тесте неисправност м, записаны 1. Каждому тестовому набору соответствует сво  диагностическа  информаци . Если в очередном тесте не обнаружены неисправности (на выходе блока сравнени  ), то разр ды регистра 6, соответствующие коду диагностической информации данного теста, устанавливаютс  в О. Сигнал на вькоде блока 4 сравнени  разрешает запись диагностической информации в регистр 6. Если же в очередном тесте обнаружена неисправность , то установление в О разр дов регистра б не происходит. После ввода диагностической информации по командам с блока 7 управлени  в блок .2 пам ти вводитс  следующий тест, который поступает затем на входы блокаThe invention relates to a research technique, in particular to devices for testing counter-logical logic circuits and fault diagnostics. Devices for monitoring digital blocks are known, comprising an input unit, a comparison unit, a display unit, a memory unit l and 2. The disadvantage of the devices is a small degree of automation of troubleshooting, since, in the presence of a greater number of unsuccessful test outcomes, viewing the dictionary of faults in order to localize the faulty element takes a lot of time. The closest technical solution to the present invention is a digital block control device comprising a serially connected control block, an input block, a memory block, a switch, a comparison block and registers connected to the input block, U the codes of the control block are connected to the inputs of the memory blocks ti and compare et switch | h. However, this device is difficult, since it contains two multi-bit registers, the width of which is equal to the number of faults. The purpose of the inventive invention is to simplify the device with cofxpia-. the high degree of automation of the search for a place of malfunction (localization of the place of malfunction). The goal is achieved by those. that the device for controlling digital blocks, contains the input block, the first and second outputs of which are connected respectively to the first inputs of the memory block and the control unit connected to the first, second, third and fourth outputs respectively to the input of the input block, to the second input of the memory block, first the input of the comparison unit and the first input of the Switch, the first and second outputs of the memory unit are connected respectively to the second inputs of the switch on the comparison unit, the first output of the switch is connected to the third input of the comparison unit in The register outputs with inputs of the display unit, and the third input and the second output of the switch are the input and output of the device, contains a switching unit, the first input of which is connected to the third output of the input unit, the second input - to the fifth output of the control unit, the third input the output of the comparison block, the first code of the switching block with the single inputs of the register, and the code with the zero inputs of the register. The drawing shows a diagram of the device. .. ,, The device contains an input unit 1, a memory unit 2, a switch 3, a comparison unit 4, an instruction block 5, a register 6, a control block 7, an interchange block 8, and a monitored block 9. The input block 1 is intended for dp input from the test test information, information from the input (output) contacts, information about the tested faults (list of checked faults), diagnostic information (fault numbers, checked ESCH in the test channel) and command information). The memory unit 2 is intended for storage and delivery of test information through the switch 3 to the unit 9. The memory block 2 is divided into two zones: the cells of the Eula (the set supplied to the input contacts of the blocks) are stored in one, the second standards 5 (meaningful signals that must appear at the outputs of block 9, if corrected). This Iatatop 3 is intended for switching external contacts of block 9, the input contacts are connected to the outputs of memory block 2 (to the part where the heads are stored), the output pins are connected to the inputs of the comparison block 4. The display unit 5 is designed to indicate the number of errors. In register 6, the numbers of detected faults are recorded. The switching block 8 switches the diagnostic information to the zero or single inputs of register 6. The device operates as follows. In the initial state, block 2 of memory and register was set to the zero state by commands from block 7 (dead reset not shown). Initially, the information is entered from the checkbox with the 4 74 right or not and is commanded by block 7 through block 8 is written to register 6. The information about the faults that are checked is the list of faults checked in block 9 The resolution of the register 6 is equal to the maximum number of checked Fault malfunctions of blocks 9. When entering information about the faults checked, the corresponding bits of register 6 are set to 1, the th bit of register 6 is set to 1, if J is the fault being checked in this control object. After register 6 is prepared by commands from block 7, test information (stimuli and standards) are recorded in block 2. Incentives from memory block 2 are sent through switch 3 to inputs of block 9, and standards to first outputs of block 4 of comparison. The operation of the Switch, 3, is controlled by the sipnals from control unit 7. According to the comparison results, if the monitored block is corrected, a high potential appears at the output of the comparison block 4. - After submitting to the inputs of block 9 of the next set, by the command from control 7 of block 1, diagnostic information is entered, which through block 8 enters the setting in O of register bits 6. Diagnostic information represents the position code whose length (bit size) equal to the total number of faults tested. Each malfunction number in the list of malfunctions corresponds to a single digit of the position code, and only in the bits of the positional code, with the faults tested in this test, are recorded 1. Each test set has its own diagnostic information. If no faults are detected in the next test (at the output of the comparison unit), then the bits of register 6 corresponding to the diagnostic information code of this test are set to O. The signal on the code of the comparison unit 4 allows the recording of diagnostic information to register 6. If in the next test If a malfunction is detected, the setting in O of the bits of register b does not occur. After entering the diagnostic information on the commands from the control unit 7 into the memory unit .2, the following test is entered, which then goes to the inputs of the unit

9 и начинаетс  ввод диагностической информации.9 and the entry of diagnostic information begins.

После прохождени  всех тестов в регистре 6 установлены . разр дов, которые соответствуют неисправност м, провер емым в неисправных тестах и отсутствующие в исправных тестах (исправный , на котором неисправность не про вл етс , неисправный тест-тест, в котором неисправность бло ка9 про вл етс ).Таким образом, блоком, 4 сравнени  фиксируетс  только факт наличи  неисправности, а в регистре 6 фиксируютс  номера неисправностей, которые после проверки отображены блоком индикации. Зна  номер неисправности , по таблице неисправностей наход тс  нрмер неисправного элемента и вид неисправности . В предлагаемом устройстве из общего списка неисправностей вычеркиваютс  проверенные неисправности. За счет этого достигаетс  сокращение обо рудованй .After passing all the tests in register 6 are set. bits that correspond to faults that are verified in faulty tests and that are missing from faulty tests (good, which does not show a fault, a faulty test test, in which a block 9 fault occurs). Thus, in block, 4 the comparison records only the fact of the presence of a fault, and in register 6 the fault numbers are recorded, which, after checking, are displayed by the display unit. Knowing the number of the fault, according to the fault table, the number of the faulty element and the type of fault are found. In the proposed device, the verified faults are deleted from the general list of faults. Due to this, the reduction of equipment is achieved.

Claims (3)

1.Авторское свидетельство СССР1. USSR author's certificate № 354415, кл. G 06 F 11/00, 70.No. 354415, cl. G 06 F 11/00, 70. 2.Авторское свидетельство СССР2. USSR author's certificate № 390526, кп. Q OG F 11/07, 1971No. 390526, CP. Q OG F 11/07, 1971 3.Авторское свидетельство СССР N9 607218, кл. -G 06 F Ti/OO, 1975 (прототип).3. USSR author's certificate N9 607218, cl. -G 06 F Ti / OO, 1975 (prototype).
SU782610553A 1978-05-03 1978-05-03 Digital unit testing device SU746553A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782610553A SU746553A1 (en) 1978-05-03 1978-05-03 Digital unit testing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782610553A SU746553A1 (en) 1978-05-03 1978-05-03 Digital unit testing device

Publications (1)

Publication Number Publication Date
SU746553A1 true SU746553A1 (en) 1980-07-07

Family

ID=20762410

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782610553A SU746553A1 (en) 1978-05-03 1978-05-03 Digital unit testing device

Country Status (1)

Country Link
SU (1) SU746553A1 (en)

Similar Documents

Publication Publication Date Title
US3343141A (en) Bypassing of processor sequence controls for diagnostic tests
US4926425A (en) System for testing digital circuits
US3999053A (en) Interface for connecting a data-processing unit to an automatic diagnosis system
JPS6226734B2 (en)
SU746553A1 (en) Digital unit testing device
SU1649544A2 (en) Digital units controller
SU607218A1 (en) Digital unit monitoring device
SU1024925A1 (en) Device for digital unit malfunction diagnosis
SU1251084A1 (en) Device for test checking of digital units
RU2093885C1 (en) Device for simulation of faults and in-circuit testing of digital equipment elements
SU669921A1 (en) Device for input-output channel diagnostics
SU498619A1 (en) Device for controlling digital nodes
SU1071978A1 (en) Device for logic unit diagnostics
SU1672415A1 (en) Clock period pattern-based automatic control and debugging system
SU1013956A2 (en) Logic circuit checking device
SU1048476A1 (en) Device for checking logic circuits
SU1109717A1 (en) Device for making diagnostics of electric circuits
SU858003A1 (en) Parameter checking device
SU661552A1 (en) Device for test diagnosis of logic units
SU1698899A1 (en) Multichannel recorder
SU1071979A1 (en) Device for digital assembly diagnostics
SU1032457A1 (en) Logic analyser
SU1481773A1 (en) Digital unit malfunction diagnostic unit
SU1500996A1 (en) Automatic system for checking parameters of electronic circuits
SU1386998A1 (en) Device for checking logical units