Claims (2)
Изобретение относитс к области автоматики . Известны коммутаторы, содержащие аналоговые элементы И и ИЛИ, распределитель и аналоговый элемент пвм тк 1 . к недостаткам такого устройства относитс его низкое быстродействие. Наиболее близким техническим решением к данному вл етс коммутатор 2 содержащий в каждом канале элемент И, управл ющие входы которых соединены с выходами распределител , а выходы подключены ко входам элемента ИЛИ, выход которого соединен с информационным входом аналогового элет 1ента пам ти , нулевой вход которого подключен к дополнительному выходу распределител , вход которого соединен с выходом генератора. Однако указанное устройство обладает низким быстродействием. Цель изобретени - повышение быстро действи коммутатора, Это достигаетс тем, что в коммутатор введены источник напр жени смице ш и в каждом канале сумматор, первые входы которых соединены с входными шинами , вторые входы - с выходом источника напр жени смещени , третьи входы с выходом генератора, а выход канодого сумматора соединен с информациошшгм входом одноик ешюго элемента И. На чертеже представлена функциональна схема KOK-DviyTaTOpa. Схема состоит из элементов И 1, управл ющие входы которых соединены с выходами распределител 2, а выходы подключены ко входам элемента ИЛИ 3. Выход элемента ИЛИ 3 соединен с информационным входом аналогового элеменпга пам ти 4, нулевой вход которого подключен к допол1штельному выходу распределител 2, Вход этого распределител соединен с выходом генератора 5. Первые входы сум1 аторов 6 соединены с входными шинами 7, вторые входы - с выходом источника напр жени смещени 8, третьи входы - с выходом генератора 5, а вы;ход каждого сумматоpa 6 - с информационным входом одноименного элемента И I. Коммутатор работает следующим образом . Аналоговые сигналы Vj (например, положительной пол рности) поступают по входным шинам 7 на входы соответствую щих сумматоров 6. На входы последних поступает также посто нное напр жение VQ от источника напр жени см дени 8 (например, отрицательной пол рности), причем ., I. На третий вход каждого сумматора 6 поступает узкий зондирующий импульс Vj с генератора 5 (например, положительной пол рности ) , причем максимальное значение напр жени У,| этого импульса должно быть V,,v,. При этом величина напр жени в момент наличи зондирующего импульса на выходе сумма . торов 6 будет равна в случае равенства . в указанных выще соотношени хVa.Vg При отсутствии зондирующего импульса Va.,v О при указанной выше пол рн сти с выходов сумматоров 6 сигналы поступают соответственно на входы элементов И 1. С выхода ОД1ЮГО из элементов И 1, определ емого сигналом на их управл ющем входе, поступающем из распределител 2, импутшсный сигнал поступает на элемент ИЛИ 3. На выходе элетлента ИЛИ 3 образуетс таким образом сигнал в виде узкого импульса, величина которого определ етс напр ением Ve, соответствующего канала. Этот сигнал поступает в аналоговый элемент пам ти 4. Формула изобретени Коммутатор, содержащий в каждом канале элемент И, управл ющие входы которых соединены с выходами распределител , а выходы подтшючены ко входам элемента ИЛИ, выход которого соединен с информационным входом аналогового элемента пам ти, нулевой вход которого подключен к дополнительному выходу распределител , вход которого соединен с выходом генератора, отличающийс тем, что, с целью повышени быстродействи , в него введены источник напр жени смещени и в каждом канале сумматор, первые входы которых соединены с входными шинами, вторые входы - с выходом источника напр жени смещени , третьи входы с выходом генератора, а выход каждого сумматора соединен с информаmioHHbnvi входом одноименного элемента И. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 320047, кл. Н 03. К 17/00,15.08.71. This invention relates to the field of automation. Known switches containing analog elements AND and OR, the distributor and the analog element PVC 1. The disadvantages of such a device are its low speed. The closest technical solution to this is switch 2 containing in each channel an AND element, the control inputs of which are connected to the outputs of the distributor, and the outputs are connected to the inputs of the OR element, the output of which is connected to the information input of the analogue memory element, whose zero input is connected to the additional output of the distributor, the input of which is connected to the output of the generator. However, this device has a low speed. The purpose of the invention is to increase the switching speed of the switch. This is achieved by connecting the voltage source W to the switch and the adder in each channel, the first inputs of which are connected to the input buses, the second inputs to the output of the bias voltage source, and the third inputs from the generator output , and the output of the single adder is connected to the information input of the single-element of the element I. The drawing shows the functional diagram of KOK-DviyTaTOpa. The circuit consists of elements AND 1, the control inputs of which are connected to the outputs of the distributor 2, and the outputs are connected to the inputs of the element OR 3. The output of the element OR 3 is connected to the information input of the analog memory element 4, the zero input of which is connected to the auxiliary output of the distributor 2, The input of this distributor is connected to the output of the generator 5. The first inputs of sum1 ators 6 are connected to the input buses 7, the second inputs to the output of the bias voltage source 8, the third inputs to the output of the generator 5, and you; the progress of each adder 6 is inf The input of the element of the same name is And I. The switch works as follows. The analog signals Vj (for example, positive polarity) are fed through the input buses 7 to the inputs of the corresponding adders 6. The inputs of the latter also receive a constant voltage VQ from the voltage source of day 8 (for example, negative polarity), and I. At the third input of each adder 6, a narrow probe pulse Vj comes from generator 5 (for example, positive polarity), with the maximum voltage value Y, | this impulse should be v ,, v ,. In this case, the voltage value at the moment of the presence of a probe pulse at the output is the sum. tori 6 will be equal in case of equality. in the above xVa.Vg ratios, in the absence of a probing pulse Va., v О with the above field, from the outputs of the adders 6, signals are received respectively at the inputs of the And 1 elements. From the output of the OD1 of the AND 1 elements determined by the signal on their control An input signal from the distributor 2 is fed to the element OR 3. At the output of the element OR 3, a signal in the form of a narrow pulse is generated, the value of which is determined by the voltage Ve of the corresponding channel. This signal enters the analog memory element 4. Claims of the invention A switch containing an AND element in each channel, the control inputs of which are connected to the outputs of the distributor, and the outputs are connected to the inputs of the OR element, the output of which is connected to the information input of the analog memory element, zero the input of which is connected to the additional output of the distributor, the input of which is connected to the output of the generator, characterized in that, in order to improve speed, a source of bias voltage is introduced into it and in each Next are the adders, the first inputs of which are connected to the input buses, the second inputs are connected to the output of the bias voltage source, the third inputs are connected to the generator output, and the output of each adder is connected to the information element IHHbnvi of the same name I. Information sources taken into account during the examination 1. USSR author's certificate number 320047, cl. H 03. K 17 / 00,15.08.71.
2.Авторское.свице1ельство СССР . N9 206150, кл. НОЗ К 17/00 О6.О8.67 (прототип).2.Avtorskoe.svitelstvo USSR. N9 206150, class NOZ K 17/00 O6.O8.67 (prototype).