SU728153A1 - Устройство дл защиты от ошибок в системе передачи с решающей обратной св зью - Google Patents
Устройство дл защиты от ошибок в системе передачи с решающей обратной св зью Download PDFInfo
- Publication number
- SU728153A1 SU728153A1 SU762380632A SU2380632A SU728153A1 SU 728153 A1 SU728153 A1 SU 728153A1 SU 762380632 A SU762380632 A SU 762380632A SU 2380632 A SU2380632 A SU 2380632A SU 728153 A1 SU728153 A1 SU 728153A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- information
- blocks
- combinations
- Prior art date
Links
Landscapes
- Arrangements For Transmission Of Measured Signals (AREA)
Description
Изобретение касаетс устройств передачи дискретной информации в .системах с обратной св зью и может найти применение в аппаратуре передачи данных. Известно устройство дл затциты от ошибок в системе передачи с реша щей обратной св зью, содержащее, колирующий и декодирующий блоки, приемник и датчик сигнала запрос Наиболее близким по технической сущности к предложенному вл етс устройство дл защиты от ошибок в системе передачи с решающей обратной св зью, на передающей стороне содержащее два кодирующих блока и приемник сигнала запрос, вход которого вл етс управл ющим входом устройства, на приемной стороне содержащее два декодирующих блока и датчик сигнала запрос, -выходкоторого вл етс управл ющим выход устройства 2, Недостатком этого.устройства вл етс размножение канальных ошибо в кодовых комбиргаци х, вьшаваемых потребителю информации в случае, когда в них первый декодирующий .бло не обнаружил ошибок. Размножение ошибок на выходе Приемной части этого устройства обЬ сн етс наличием в нем второго декодирующего блока, воздействующего своими (выходными, сигналами через ключ, элемент задержки и сумматор на информационные симВО .ЛЫ принимаемой кодовой комбинации. Если прин та кодова комбинаци искажена канальными помехами, то во втором декодирующем блоке образуютс проверочные символы, не совпадающие с проверочными символами, сформированГными на передающей станции вторым jKOдирующим блоком и наложенными в сумматоре той же станции на передаваемую информацию. Несовпадение проверочных символов, формируемых вторым кодирующим и декодирующим блоками(передшощей и приемной станции, приводит к искажению информационных символов приемной ;комбинэции в сумматоре приемной станции, т.е. происходит размножение ошибок. При условии необнаружени первым декодирующим блоком ошибок в прин тых искаженных кодовых комбинаци х информационные символы этих комЬинац .ий вывод тс потребителю информации с ошибками. Из-за размножени в сумматоре ошибок искажаетс , в ср нем, половина поступа о цих на выход устройства информационных сим волов комбинаций, что. значительно больше среднего числа ошибок в комбинации, обусловленных только канальными помехами . ... Указанный недостаток особенно за метен при применении кодовых комбинаций с длиной в несколько дес тк или сотен символов. Цель изобретени - повышение дос товерности передачи информации. Это достигаетс тем, что в устро ство дл защиты от ошибок в системе передачи с решающей обратной св зью на передающей стороне введены кодир щие блоки, первый блок управлени ш (т + 1) - входовых элемента ИЛИ и один (т. + 2) - входовой элемент И а на приемной стороне введень - второй блок .управлени , декодирующие блоки переключатель и fn-входовой элемент ИЛИ. На передающей стороне первый информационный вход устройства соединён Ь первыми входами (m+i) - вхо довых элементов ИЛИ и первым входом (И1+2) - входового элемента ИЛИ, вы ход приемника сигнала запрос соединен с входами (т+1) входовых элементов ИЛИ и вторым вхо дом (П1+2) - входового элемента ИЛИ. Выход каждого кодирующего блока соединен с соответствующимвходом (Й1+2) - входового элемента ИЛИ, выход которого вр е-тс первым информа ционным выходом устройства. Выходы первого блока управлени , соецинены соответственно с первыьш входами Кодирующих блоков, второй вход каждого кодирующего блока соединен с выkoдoм соответствующего (m+.l) - входовбго элементов ИЛИ, а последние (tn-i) входы которого подключены соответственно к выходам других кодирующих блоков, на приемной стороне второй информационный вход устройства соединен с первыми входами декодирующих блоков и первым входом переключател , выходы второго блока управлени соединены со вторыми входами декодирующих, блоков и йтор.ым входом переключател , первый выход которого соединен с первым входом . датчика сигнала /запрос, а второй выход вл етс вторым информационным выходом устройства, выходы де содирующих блоков через W-входовой элеме ИЛИ соединены со вторым входом датчика сигнала запрос . При таком построении устройства gaJawTH от ошибок проверочные символы кодовых комбинаций коррелнрОваны между собой, .что обеспечивает дополнительное обнаружение ошибок в кодовых комбинаци х в такой же мере, что известном устройстве. Вместе с тем в устройстве информа ционные симролы кодовых комбинаций не коррелированы,между собой в отличие от известного устройства, что не приводит -к размножению в них ошибок на.выходе этого устройства .по сравнению с известным. На фиг.1 изображена схема устройства; на фиг.2 - временна диаграмма его работы.. В состав устройства (фиг,) вход т три кодирующих блока 1,2 и З; первый блок управлени 4; приемник сигнала запрос 5; три декодирующих блока 6,7f8; второйблок управлени 9; датчик сигнала запрос 10 и перек .гаочате.п-ь 11; элементы ИЛИ 12, 13, 14, 15 и 16; первый информационный вход 17, второй информационный вход 18, первый информационный выход 19, второй информационный выход 20.; управл ющий вход 21, управл ющий выход .22...На фиг.2 введены следующие обозначени ; 23.- сигналы, поступающие на вход 17; 24,25 и 26 - сигналы на выходах кодирующих блоков.1,2, и 3 (или декбдирующих блоков 6,7 8) соответственно 27,28 и 29-сигналы, поступающие на входы кодирующих блоков 1,2 и 3 (или на входы декодирующих блоков 6,7 и 8) соответственно. Информационные символы,подлежащие, переддче ,ввод тс в устрой.ство по входу 1-7 (фиг.-1) в виде комбинаций, обозначенных-на фиг,2 А,Б,В,Е,Ж и поступаютдалее на вторые входы кодирующих блоко.ч 1,2,3 и через выход 19.устройства в канал св зи. Каждый из кодирующих блоков 1,2,3 производит формирование одинакового числа проверочных символов избыточного систематического кода, например циклического кода, по Символам, поступившим на его второй вход. Сигналы,поступающие от блока управлени 4 на первые входы блоков 1,2,3, определ ют два режима работы кодирующих блоков: формирование проверочных символов и Вывод проверочных символов. При этом вывод проверочных символов производитс поочередно с каждого из кодирующих блоков 1,2,3 в каждый промежуток времени между поступлениefi/i в ycTpoJicTBO и.нформационных комбинаций . Дл обеспечени коррел ции между -проверочными символами , формируемыми различными кодирующими блоками, выходы каждых двух кодирующих б.локов подключены ко второму входу третьего кодирующего блока (выходы блоков 1 и 2 -подключены к входу блока 3, выходы блоков 1 и, 3 - к входу блока 2,. выходы блоков 2 и 3 - к входу блока 1). При таком построении Устройства проверочные символы, поступающие с выхода каждого из кодирующих блоков в канал св зи через выход 19 устройства, вл ютс функцией трех информационных комбинаций и двух групп проверочных символов, сформированных другими кодирующими блоками. Из временной диаграммы работы устройства (фиг.2) где а, BO-проверочные символы, сфо мированные кодирующим блоком 1, t), bj блоком 2, с,-,с,- блоком 3, видно, что проверочные символы а формируютс из символов последовательности Б, в , В,с,Г; символы в, прследовательности В,с,Г,. .а.2,Д; символы из последовательности Г, в,Е.Таким образом, проверочные символы, формируемые в данный момент времени каким-либо кодирующим блоком,завис т от сформированных ранее другими кодирующими блоками проверочных символов и вли ют на формирование последующих проверочных символов. Дл повышени помехозащищенности у-стройства формирование проверочных символов в кодирующих блоках должно производитьс по различным законам, например, дл циклических кодов путем делени последовательностей . символов, поступающих на вход кодирующих блоков. На разли;чныеобразующие многочлены одинаковой степени , взаимно простые друг другу. . В приемной части устройства деко дирующие блоки 6,7,8 аналогичны/ по построению кодирующим блокам 1, 2,3 и работают синфазно с ними. Син фазность работы декодирующих блоков задаетс сигналами с выходов второго блока управлени 9. Как и кодирующие блоки на передаче, декодирую щие блоки 6,7,8 работают в двух режимах (формирование и вывод проаерочных символов) с определенным фазовым сдвигом относительно дру-г руга. . По последовательност м символов, поступающих из канала св зи через .вход 18 устройства на первые входы кодирующих блоков 6,7,8 декодирующи блоки формируют проверочные символы и выдают их на вход датчика 10 сигнала запрос. На другой вход дат чика 10 через переключатель 11 поступают проверочные символы, -прин ты из :.канала св зи. С другого выхода переключател 11 на выход 20 устрой ства в сторону потребител информации вывод тс информационные символы комбинаций, поступившие на вхо 8 устройства из канала св зи, Если принимаема информаци не искажена в канале св зи, то проверочные символы, сформированные деко дирующими блоками, будут совпадать с принимаемыми из канала св зи-проверочными символами. Проверка производитс , в датчик 10 и при совпадении сравнительных символов в да чике 10 через выход 22 устройство выдает сигнал о правильности приемной информации. При наличии такого
Claims (2)
- 6 сигнала разрешаетс также ввод информации в ,передающую часть устройства. Предположим, что символы, поступающие на вход 18 устройства, были искажены в канале св зи, например,, искажены символы информационной : комбинации Г. Если обозначить искаженную комбинацию через Г , ., случае декодирующие блоки 6, 7, 8 будут формировать проверочные символы по следующим пост.упающим на их входы последовательност м символов: . Б, ,В,с ,Г, - вход блока 6; В,с,Г,а2,Д - вход блока 7; Г ,а,, Д,В2,Е - вход блока 8. .Эти последовательности символов отличаютс от сопутствующих лосле,довательностей символов, поступивur-ik на входы кодирующих блоков 1,2 3 передающей станции, и поэтому блоки 6,7,8 данной станции формируют . проверочные символы, не совпадающие в большинстве случаев с принимаемыми проверочными символами. Дл обнаружени устройством ошибок достаточно несовпадени , хот бы в одной из трех пар сравниваемых в датчике 10 групп проверочных символов, сформированных блоками 6,7,8 и прин тых из канала св зи, при применении дл коди- . ровани информации циклических.кодов ошибки не будут обнаружены, если вектор ошибок делитс без остатка .на каждый из трех образующих многоч .ленов, определ ющих построение трех кодирующих и трех декодирующих; блоков, А так как образующие многочлены дл кодирующих блоков выбираютс , как указыва.лось раньше, взаимно простыми, то вЭТОМ случае вектор ошибок должен делитьс без остатка на многочлен, равный, произведению трех образующих многочленов и имею- . щий степень, в три раза большую по сравнению с каждым из них, что по эффективности обнаружени ошибок равнозначно увеличению в три раза числа Проверочных символов в кодовой 1 омбинации и обеспечивает дополнительное обнаружение ошибок в такой же мере; что и в известном устройстве при одинаковой глубине коррел ции между соседними кодовыми комбинаци ми. При несовпадении сравнительных проверочных символов датчик 10 выдает сигнал запрос на выход 22 устройства и на вход 21, По этому сигналу производитс стирание .поступивших с выхода ;блока 3 устройства информационных комбинаций, формирование и передача из приемника 5 сигнала запрос с последующей повторной перетачай ранее переданных комбинаций . Дл обеспечени правильной коррелл ции искаженных кодовых комбинаций необходимо обеспе-чить повторение n+m- информационных комбинаций , где У - число кодовых комбинаций , передаваемых за врем , равное величине аппаратурных и канальных запаздываний в rpaKvax передачи и приёма информации, м 2 - число кодирующих блоков в устройстве, а н приеме перед выводом информации комбинаций потребителю - обеспечить временное хранение последних прин т комбинаций до окончани анализа на Наличие в них оййбок. Выделение в датчике 10 сигнала запрос приводит к тем же действи м , что и при несовпадении сравни ваемых проверочных символов. Таким образом, в предложенном ус ройстве заьщты от .обеспечивае с взаимосв зь между проверочными символами соседних кодовых комбинаций , что повышает степень обнаружен вшибок в приемных комбинаци х. Вместе с тем, в предложенном уст ройстве принимаемые информационные символы комбинаций вывод тс к потребителю информации в отличии от из вестного без дополнительных преобра зований, привод щих к размножению Ошибок, что значительно сокращает число ошибок на выходе устройства и приводит к повышению верности пер дачи информации. Формула изобретени Устройство дл защиты от ошибок в системе передачи с решающей обрат ной св зью, на передающей стороне содержащее два колирующих блока и приемник сигнала запрос, вход которого вл етс управл ющим входо устройства, на приемной стороне содержащее два декодирующих блока и д гтчик сигнала запрос, выход ко торого вл етс управл ющим выходом устройства отличающеес тем, что, с целью повышени достоверности Передачи, в устройство на передающей стороне введены кодирующ блоки, первый блок управлени , m (m+1)-входовых элементов ИЛИ и один 8 ( Ш-ь2)-входовой элемент ИЛИ, а на приемной стороне введены второй блок управлени , декодирующие блоки, переключатель и т-входовой элемент ИЛИ, причем на передающей стороне первый информационный вход устройства соединен с первыми входами (fn+l)-входовых элементов ИЛИ и первым входом (т+2)-входового элемента ИЛИ, выход приемника сигнала запрос соединен с вторыми входами (гп+1)-входовых элементов ИЛИ и вторым входом (ть2)входового элемента-ИЛИ, выход каждого кодирующего блока соединен с соответствующим входом (mf2)-входового элемента ИЛИ, выход которого вл етс первым информационным выходом устройства, выходь первого блока управлени соединены соответственно с первыми входами кодирующих блоков, второй вход каждого кодирующего блока соединен с выходом соответствующего (W+l)-входового элемента ИЛИ, а последние (т-1)-входы которого подключены соответственно к выходам других кодирующих блоков, на приемной стороне второй информационный вход устройства соед1;нен с первыми входами декодирующих блоков и первым входом переключател , выходы второго блока упрайлени соединены со вторыми входами декодирующих блоков и вторым входом переключател , первый выход которого соединен с первым входом датчика сигнала запрос, а второй выход вл етс вторым информационным выходом устройства выходы декодирующих блоков через П1-ВХОДОВОЙ элемент ИЛИ соединеныСО вторым входом датчика сигнала запрос. Источники информации, прин тые во внимание при экспертизе 1.Емель нов Г.А., Шварценсин В.О. Передача дискретной информации и основы телеграфии , М., Св зь, 1973, с.281-286.
- 2. Авторское свидетельство СССР 40731.4, кл.С 06 F 11/08, 1971.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762380632A SU728153A1 (ru) | 1976-07-06 | 1976-07-06 | Устройство дл защиты от ошибок в системе передачи с решающей обратной св зью |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762380632A SU728153A1 (ru) | 1976-07-06 | 1976-07-06 | Устройство дл защиты от ошибок в системе передачи с решающей обратной св зью |
Publications (1)
Publication Number | Publication Date |
---|---|
SU728153A1 true SU728153A1 (ru) | 1980-04-15 |
Family
ID=20668604
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU762380632A SU728153A1 (ru) | 1976-07-06 | 1976-07-06 | Устройство дл защиты от ошибок в системе передачи с решающей обратной св зью |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU728153A1 (ru) |
-
1976
- 1976-07-06 SU SU762380632A patent/SU728153A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4447903A (en) | Forward error correction using coding and redundant transmission | |
US3452328A (en) | Error correction device for parallel data transmission system | |
US3963869A (en) | Parity framing of pulse systems | |
US4055832A (en) | One-error correction convolutional coding system | |
JP2597872B2 (ja) | ブロック同期方式 | |
CA2130551A1 (en) | Method for determining the number of defective digital bits (defective bit number) transmitted over a data-transmission path to be tested, and device for the carring out of the method | |
SU728153A1 (ru) | Устройство дл защиты от ошибок в системе передачи с решающей обратной св зью | |
SU767992A1 (ru) | Способ передачи и приема дискретной информации дл систем св зи с комбинированной обратной св зью | |
RU2738789C1 (ru) | Способ и устройство защиты данных, передаваемых с использованием блочных разделимых кодов, от имитирующих действий злоумышленника | |
JP2626900B2 (ja) | ブロック同期方式 | |
US4530094A (en) | Coding for odd error multiplication in digital systems with differential coding | |
SU1510096A1 (ru) | Кодирующее устройство системы передачи цифровой информации | |
US3234364A (en) | Generator of parity check bits | |
SU1758887A1 (ru) | Устройство передачи и приема сигналов | |
RU2150785C1 (ru) | Адаптивная система передачи и приема дискретной информации | |
US5351301A (en) | Authenticator circuit | |
RU2109401C1 (ru) | Способ передачи и приема цифровой информации, устройство передачи и приема цифровой информации | |
SU818024A1 (ru) | Цифрова система св зи с исправле-НиЕМ ОшибОК | |
RU2002374C1 (ru) | Устройство дл передачи и приема двоичной информации | |
SU1487087A1 (ru) | Устройство для передачи информации | |
RU1793553C (ru) | Устройство передачи и приема команд согласовани скоростей | |
SU1490713A1 (ru) | Устройство дл передачи информации с защитой от ошибок | |
US3437996A (en) | Error correcting circuit | |
SU1403379A1 (ru) | Устройство дл передачи и приема самосинхронизирующихс кодограмм | |
SU849521A1 (ru) | Устройство дл цикловой синхронизации |