SU711665A1 - Differential dc amplifier - Google Patents

Differential dc amplifier Download PDF

Info

Publication number
SU711665A1
SU711665A1 SU731905121A SU1905121A SU711665A1 SU 711665 A1 SU711665 A1 SU 711665A1 SU 731905121 A SU731905121 A SU 731905121A SU 1905121 A SU1905121 A SU 1905121A SU 711665 A1 SU711665 A1 SU 711665A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistors
resistor
common
reference voltage
amplifier
Prior art date
Application number
SU731905121A
Other languages
Russian (ru)
Inventor
Вили Александрович Барамидзе
Original Assignee
Предприятие П/Я Г-4173
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4173 filed Critical Предприятие П/Я Г-4173
Priority to SU731905121A priority Critical patent/SU711665A1/en
Application granted granted Critical
Publication of SU711665A1 publication Critical patent/SU711665A1/en

Links

Landscapes

  • Amplifiers (AREA)

Description

(54) ДИФФЕРЕНЦИАЛЬНЫЙ УСИЛИТЕЛЬ ПОСТОЯННОГО ТОКА .(54) DC DIFFERENTIAL AMPLIFIER.

Целью изобретени   вл етс  повыение отношени  напр жений сигнал омеха относительно общей шины.The aim of the invention is to increase the ratio of the voltage of the signal signal relative to the common bus.

Это достигаетс  тем, что в дифференциальном усилителе посто нного тоа , содержащем в каждом плече усиительный каскад на транзисторе с реэисторными цеп ми отрицательной обатной св зи и источник опорного напр жени , базы транзисторов соединены между собой непосредственно, а с общей шиной - через последовательно соединенные резистор и источник опорного напр жени , причем эмиттеры этих транзисторов соответственно соединены с входными выводами.This is achieved by the fact that in a differential DC amplifier, containing in each arm an amplifying cascade on a transistor with negative-voltage rheistor core circuits and a source of reference voltage, the bases of the transistors are interconnected directly, and with a common bus - through series-connected resistor and a source of reference voltage, the emitters of these transistors respectively being connected to the input terminals.

На чертеже представлена принципиальна  электрическа  схема ДУПТ.The drawing shows the principal electrical circuit of the DUPT.

Предлагаемый усилитель содержит два усилительных каскада с общей базой (ОБ) на транзисторах 1 и 2 с коллекторными нагрузками на резисторах 3 и 4, при -этом коллекторы транзисторов соединены с их базами через резисторы 5 и 6 обратной св зи. В свою очередь, базы транзисторов 1 и 2 соединены между собой непосредственно, а через последовательно соединенные резистор 7 глубокой ООС по синфазным помехам и источник опорного напр жени  8 - с общей шиной 9. К выводу 10 дл  подключени  источника питани  ДУПТ подсоединены одни из выводов резисторы 3 и 4. Эмиттеры транзисторов 1 и 2 соответственно соединены с входными выводами 11 и 12. Источник опорного напр жени  8 включает в себ  стабилитрон 13, резистор 14, вывод 15 дл  подключени  плюса источника питани , которые образуют параметрический стабилизатор4The proposed amplifier contains two amplifier stages with a common base (ON) on transistors 1 and 2 with collector loads on resistors 3 and 4, at which the collectors of transistors are connected to their bases via feedback resistors 5 and 6. In turn, the bases of transistors 1 and 2 are interconnected directly, and through series-connected deep-NFR resistor 7 for common-mode interference and reference voltage source 8 - to a common bus 9. One of the terminals is connected to output 10 to connect the DUPT power source 3 and 4. The emitters of transistors 1 and 2 are respectively connected to input pins 11 and 12. The source of the reference voltage 8 includes a Zener diode 13, a resistor 14, a pin 15 for connecting the plus power supply, which form a parametric one ilizator4

ДУПТ работает в линейном режиме. При усилении парафазного сигнала на эмиттеры транзисторов 1 и 2 подаютс  мгновенные значени  сигНала плюс и минус. Каскадами ОБ эти сигналы усиливаютс  без изменени  фазы. Усиленные входные парафазные сигналы через резисторы 5 и б суммируютс  с разными знаками на общем резисторе 7, и поэтому при идеальной симметрии каскадов ОБ и равных сопротивлени х резисторов 5 и 6 парафазные сигналы на резисторе 7 взаимно компенсируютс  и не создают напр жение (на нём) ООС. Поэтому ДУПТ усиливает парафазные сигналы без уменьшени  их коэффициентов усилени  каскадов ОБ, т. е. коэффициен5гы . усилени  каскадов имеют максимальные значени  в схеме ОБ.DUPT works in linear mode. When amplifying a para-phase signal, the emitters of transistors 1 and 2 are supplied with instantaneous values of SIGNAL plus and minus. With cascades of OBs, these signals are amplified without a phase change. Enhanced paraphase input signals through resistors 5 and b are summed with different signs on common resistor 7, and therefore, with perfect symmetry of cascades of OT and equal resistance of resistors 5 and 6, paraphase signals on resistor 7 mutually compensate and do not create voltage (on it) OOS . Therefore, the DUPT amplifies the paraphase signals without reducing their gains in the stages of the OB stages, i.e., the coefficients. cascade amplifiers have maximum values in the OB circuit.

Синфазные помехи, вызываемые наводками на входные базовые или эмиттерные цепи транзисторов 1 и 2, или coлeбaни  питающих коллекторных или эмиттерныех напр жений, а также . изменени  температуры среды создают в коллекторных цеп х этих транзисторов одинаковые значени  этих приращений через резисторы 5 и 6, суммируютс  на резисторе 7, увеличива  тем самым падение напр жени  глубокой ООС по синфазным помехам , что снижает коэффициент усилени  напр жени  ДУПТ по синфазным сигналам (при и ) доCommon-mode noise caused by interference to the input base or emitter circuit of transistors 1 and 2, or the combination of supplying collector or emitter voltages, as well. changes in the medium temperature in the collector circuits of these transistors create the same values of these increments through resistors 5 and 6, summed up on resistor 7, thereby increasing the voltage drop of deep OOS due to common mode noise, which reduces the gain factor of the DUPT voltage from common mode signals (for ) before

- Кдс-синф. 1 или Кос.син4.«1 если- Cds-sinf. 1 or Kos.sin4. "1 if

5 в первом случае сигналы помех возникают на входе, и во втором случае, если синфазные помехи возникают в коллекторных цеп х/ например, при действии температуры или изменении5 in the first case, interference signals occur at the input, and in the second case, common mode interference occurs in the collector circuits / for example, under the effect of temperature or change

0 питающих напр жений на выводах 10 и 15 источников по отношению к общей шине 9. Последнее объ сн етс  тем, что по отношению к колебани м ЕЭ и Ец источников ДУПТ работает как УПТ,0 of the supply voltages at the terminals 10 and 15 of the sources with respect to the common bus 9. The latter is explained by the fact that with respect to the fluctuations of the EE and EC of the sources, the DUPT operates as a DCF,

5 охваченный глубокой ООС по напр жению параллельного типа, у которого коэффициент усилени  синфазных помех п чен к Кб/г .5 encompassed by a deep DUS for a parallel type voltage, in which the common mode gain factor is K Kb / g.

п  рн тс Э Кp tn e K

равен Ло..еинф- equals lo..inf

Использование предлагаемого ДУПТ позвол ет получить повышенный коэффициент дискриминации, представл ющий собой отношение коэффициента . усилени  парафазного сигнала к усилению синфазных помех, вызываемых действием дестабилизирующих факторов , что, в свою очередь., увеличи- , вает отношение напр жений сигнал/помеха .The use of the proposed DUPT allows to obtain an increased discrimination coefficient, which is a ratio of the coefficient. amplification of the paraphase signal to the amplification of common mode noise caused by the action of destabilizing factors, which, in turn, increases the signal-to-interference voltage ratio.

Claims (1)

Формула изобретени Invention Formula Дифференциальный усилитель посто нного тока, содержавши в каждомDifferential DC amplifier contained in each плече усилительный каскад на транзисторе с резисторными цеп ми отрицательной обратной св зи и источник опорного напр жени , отличающийс  тем, что, с цельюan amplifying cascade on a transistor with resistor negative feedback circuits and a reference voltage source, characterized in that повьлиени  отношени  напр жений сигнал/помеха относительно общей шины за счет подавлени  синфазных помех, базы транзисторов соединены между собой непосредственно, а с общейincreasing the signal-to-noise voltage ratio relative to the common bus by suppressing common mode noise, the bases of the transistors are interconnected directly, and from the common шиной.- через последовательно соединенные резистор и источник опорного напр жени , причем эмиттеры этих транзисторов соответственно соединены с входными выводами.bus. through a series-connected resistor and the source of the reference voltage, and the emitters of these transistors, respectively, are connected to the input pins. 0Ю -00U -0 71 i.71 i. (F / I tf -cnibh- -f/ I tf -cnibh- -f
SU731905121A 1973-04-10 1973-04-10 Differential dc amplifier SU711665A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU731905121A SU711665A1 (en) 1973-04-10 1973-04-10 Differential dc amplifier

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU731905121A SU711665A1 (en) 1973-04-10 1973-04-10 Differential dc amplifier

Publications (1)

Publication Number Publication Date
SU711665A1 true SU711665A1 (en) 1980-01-25

Family

ID=20548795

Family Applications (1)

Application Number Title Priority Date Filing Date
SU731905121A SU711665A1 (en) 1973-04-10 1973-04-10 Differential dc amplifier

Country Status (1)

Country Link
SU (1) SU711665A1 (en)

Similar Documents

Publication Publication Date Title
US3997849A (en) Push-pull amplifier
KR960000774B1 (en) Bridge amp
SE416694B (en) FORSTERKNINGSREGLERINGSKOPPLING
GB1473999A (en) Amplifiers
US3697882A (en) Amplifier circuit
JPH0476524B2 (en)
SU711665A1 (en) Differential dc amplifier
GB1467058A (en) Amplifier and bias circuitry therefor
KR900002089B1 (en) Amplifier circuit
JPS631768B2 (en)
US3863171A (en) Comparison amplifier
JPS5840370B2 (en) Zoufuku Cairo
JPS61200709A (en) Preamplifier for optical communication
JPS6336745Y2 (en)
JP2536156B2 (en) Absolute value circuit
JP2623954B2 (en) Variable gain amplifier
SU896753A1 (en) Differential cascade dc amplifier
JPS6216012Y2 (en)
US4746877A (en) Direct-coupled wideband amplifier
JP2902277B2 (en) Emitter follower output current limiting circuit
SU1376236A1 (en) Amplifier
JPS5827539Y2 (en) audio amplifier
JPS6314506A (en) Voltage amplifier circuit
JPS5910013A (en) Gain control circuit
JPH0439921B2 (en)