SU705466A1 - Analog adder with variable adding coefficient for each addend - Google Patents

Analog adder with variable adding coefficient for each addend

Info

Publication number
SU705466A1
SU705466A1 SU782646853A SU2646853A SU705466A1 SU 705466 A1 SU705466 A1 SU 705466A1 SU 782646853 A SU782646853 A SU 782646853A SU 2646853 A SU2646853 A SU 2646853A SU 705466 A1 SU705466 A1 SU 705466A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
addend
analog adder
elements
adder
Prior art date
Application number
SU782646853A
Other languages
Russian (ru)
Inventor
Вячеслав Михайлович Беляков
Евгений Борисович Елагин
Роля Николаевич Югай
Владимир Леонидович Буденный
Original Assignee
Московский Ордена Ленина Авиационный Институт Им.С.Орджоникидзе
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Московский Ордена Ленина Авиационный Институт Им.С.Орджоникидзе filed Critical Московский Ордена Ленина Авиационный Институт Им.С.Орджоникидзе
Priority to SU782646853A priority Critical patent/SU705466A1/en
Application granted granted Critical
Publication of SU705466A1 publication Critical patent/SU705466A1/en

Links

Landscapes

  • Amplifiers (AREA)

Description

равл ющие входы элементов с управл емой проводимостью, включенных соответственно во входную цепь и в цепь обратной св зи дифференциального усилител  посто нного тока, попарно объединены , причем входы дифференциального усилител  посто нного тока через введенные масштабные резисторы соединены с шиной нулевого потенциала. На чертеже приведена структурна  схема предлагаемого сумматора. Цифрами на чертеже обозначены: дифференци- ,адьный усилитель посто нного тока 1 с неинвентирующим 2 и инвертирующим 3 входом и выходом 4, причем между входом 2 и 3 и шиной нулевого потенциала 5 включены соответственно масштабн 1е резисторы 6 и 7j пары элементов 8, 9 и 1О, 11 с управл емыми проводимост  ми подключены соответственно своими вы водами 12, 13 и 14, 15 к шине 5, а их соответствующие управл ющие выводы 16, 17 и 18, 6 При этом выводы 20, 21 и 22, 23 соответствующих элементов 8, 9 и10, 11 соединены с выходами соответствующих делителей тока на резисторах 24 и 25, 26 и 27, 28 и 29, 30 и 31 соответственно , причем делители тока .на резисторах 24, 25 и 28, 29 включены между входами 32   33 устройства и входом 2усилител  1, а делители тока на резис- торах 26, 27 и ЗО, 31 - между входом 3и выходом 4 усилител  1. Сумматор работает следующим образом . Суммарный входной сигнал действует на масштабный резистор 6, а суммарный сигнал отрицательной обратной св зи - на масштабный резистор 7, при этом одновременное изменение проводимости элементов 8 и 9 или .10 и 11 приводит к изменению коэффициента передачи по лходу 32 или 33 соответственно. В общем случае, если сумматор содержит N входов, то дл  его выходного напр жени  справедливо следующее со отношениеthe equal inputs of the elements with controlled conductivity, connected respectively to the input circuit and to the feedback circuit of the differential dc amplifier, are pairwise connected, with the inputs of the dc differential amplifier being connected to the zero potential bus through the input scale resistors. The drawing shows the structural scheme of the proposed adder. The numbers in the drawing denote: differential, adny DC amplifier 1 with noninventing 2 and inverting 3 input and output 4, moreover, between input 2 and 3 and the zero potential bus 5, the resistor 6 and 7j of the elements 8, 9 and 1O, 11 with control conductivities are connected, respectively, with their outputs 12, 13 and 14, 15 to bus 5, and their corresponding control terminals 16, 17 and 18, 6 In this case, conclusions 20, 21 and 22, 23 of the corresponding elements 8 , 9 and 10, 11 are connected to the outputs of the corresponding current dividers on resistors 24 and 25, 26 and 27, 28 and 29, 30 and 31, respectively, with current dividers. On resistors 24, 25 and 28, 29 are connected between the inputs 32 33 of the device and the input 2 of the amplifier 1, and the current dividers on the resistors 26, 27 and 30, 31 between the input 3 and output 4 of the amplifier 1. The adder works as follows. The total input signal acts on the scale resistor 6, and the sum signal of the negative feedback on the scale resistor 7, while a simultaneous change in the conductivity of elements 8 and 9 or .10 and 11 leads to a change in the transmission coefficient at the input 32 or 33, respectively. In general, if the adder contains N inputs, then for its output voltage the following relation is true

5 °1-г«5,, | . I 1 -1Г №ммпроводимости соответствующих цепей во входной цепи сум мировани  и в цепи отрицательной обрат ной св зи; напр жени  на входа сумматора; Включение элементов с управл емой провойймостью между промежуточными тОЧк мй суммировани  входных сигналов бёратной св зи и шиной нулевого потенциала , а также попарное объединение уп- равл ющих выводов этих элементов, выгодно отличает предлагаемый сумматор, поскольку при этом повьпыаётс  его точность и расшир етс  сфера применени . Формула и 3 о б р е т ё и tf   Аналоговый сумматор с переменным коэффициентом суммировани  по каждому слагаемому, содержащий элементы q управл емой проводимостью, дифференциальный усилитель посто нного тока, во входной цепи и в цепи обратной св зи которого включены делители напр жени , вЫполненные на двух последовательно соеди- венных резисторах каждый, о т л и - чающийс  тем, что с целью повышени  точности сумматора, в нём элементы с управл емой проводимостью включены между средним выводом соответствующего делител  напр жени  и шиной нулевого потенциала , управл ющие входы элементов с управл емой проводимостью , включенных соответственно во входную цепь ив цепь обратной св зи; дифференциального усилител  посто нного тока, попарно объединены, причем входы дифференциального усилител  посто нного тока через введенные масштабные резисторы соединены с шиной нулевого потенциала. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 26 6374, кл. G 06 G 7/14 1968.. 2.Константи Р. Двойное суммирование на операционном усилителе. Электроника , 1972, №4, с. 37-41.5 ° 1-g «5 ,, | . I 1 -1G The impedance conductivity of the corresponding circuits in the input summation circuit and in the negative feedback circuit; voltage at the input of the adder; The inclusion of elements with controllability between intermediate points for summing the input signals of the bond and the zero potential bus, as well as the pairwise combination of the control outputs of these elements, favorably distinguishes the proposed adder, as this increases its accuracy and expands the scope of application. Formula and 3 about b and tf An analog adder with a variable summation coefficient for each term, containing q elements of controlled conductivity, a differential DC amplifier, in the input circuit and in the feedback circuit of which voltage dividers are implemented on two series-connected resistors, each of which is due to the fact that in order to increase the accuracy of the adder, in it elements with controlled conductivity are connected between the average output of the corresponding voltage divider and the left potential, the control inputs of the elements with controlled conductivity, included respectively in the input circuit and in the feedback circuit; DC differential amplifier, are pairwise connected, and the inputs of the differential DC amplifier are connected to the zero potential bus through the input large-scale resistors. Sources of information taken into account during the examination 1. USSR author's certificate No. 26 6374, cl. G 06 G 7/14 1968 .. 2. Konstanti R. Double summation on the operational amplifier. Electronics, 1972, №4, p. 37-41.

JL, гоJl go

2S2S

, 2121

JjfJjf

JJ

SU782646853A 1978-07-17 1978-07-17 Analog adder with variable adding coefficient for each addend SU705466A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782646853A SU705466A1 (en) 1978-07-17 1978-07-17 Analog adder with variable adding coefficient for each addend

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782646853A SU705466A1 (en) 1978-07-17 1978-07-17 Analog adder with variable adding coefficient for each addend

Publications (1)

Publication Number Publication Date
SU705466A1 true SU705466A1 (en) 1979-12-25

Family

ID=20777979

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782646853A SU705466A1 (en) 1978-07-17 1978-07-17 Analog adder with variable adding coefficient for each addend

Country Status (1)

Country Link
SU (1) SU705466A1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2504074C1 (en) * 2012-09-18 2014-01-10 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС") Single-bit full adder with multidigit internal signal notation

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2504074C1 (en) * 2012-09-18 2014-01-10 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС") Single-bit full adder with multidigit internal signal notation

Similar Documents

Publication Publication Date Title
Fox Romberg integration for a class of singular integrands
GB1476842A (en) Linear period thermistor temperature oscillator
DE3774095D1 (en) CIRCUIT ARRANGEMENT FOR A SENSOR.
SU705466A1 (en) Analog adder with variable adding coefficient for each addend
SU972521A1 (en) Device for determination of two voltage difference
SU543864A1 (en) Device for stabilizing the stresses on rods of a quad-mass mass spectrometer
SU886010A1 (en) Analog integrator
SU935976A1 (en) Current adder
SU997051A1 (en) Function generator
SU902221A2 (en) Multivibrator
SU834718A2 (en) Method of estimating of raw cotton ripeness
SU564709A1 (en) Device for direct voltage amlification
SU624109A1 (en) Multipurpose measuring arrangement
SU1001440A1 (en) Differential amplifier
SU725043A1 (en) Active resistance-to-frequency converter
SU987630A2 (en) Modulus discriminating device
RU1795479C (en) Analog signal divider
SU1003103A1 (en) Multiplier
SU875585A1 (en) Differential amplifier
SU763919A1 (en) Functional converter
SU718919A1 (en) Frequency converter
SU838563A1 (en) Method of measuring slip of asynchronous motor with phase-wound rotor
SU1501093A1 (en) Device for determining quotient obtained from dividing a difference of two quantities by their sum
SU830415A1 (en) Multiplying device
SU718832A1 (en) Follow-up system