SU705353A1 - Анализатор выбросов амплитуд случайных сигналов - Google Patents
Анализатор выбросов амплитуд случайных сигналовInfo
- Publication number
- SU705353A1 SU705353A1 SU772533303A SU2533303A SU705353A1 SU 705353 A1 SU705353 A1 SU 705353A1 SU 772533303 A SU772533303 A SU 772533303A SU 2533303 A SU2533303 A SU 2533303A SU 705353 A1 SU705353 A1 SU 705353A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- counter
- switch
- decade
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Description
дами логических элементов И блока выделени импульсов. Структурна электрическа схема описываемого анализатора приведена на чертеже. Анализатор содержит усилитель-ог ранйчитель 1, триггер Шмитта 2, сче чик импульсов 3 преобразователь ин тервал-число 4, блок задани уровн состо щий из логических элементов ИЛИ б, 7, 8, логических элементов И 9 ... 11 и переключателей 12 ... 16, блок вьщелени импульсов, 17, состо щий из логических элементов И 18, 1 И переключател 20 и счетчик 21. Измер емый сигнал подан на входНУЮ шину 22, на шину 23 подан пороговый сигнал. Анализатор работает следующим образом. Усилитель-ограничитель 1 и триггер 2 Шмитта преобразуют выбросы ре лизации случайного процесса, поданной на входную шину 22 анализатора,в пр моугольные импульсы такой же длительности. Все сформированные им пульсы подсчитываютс счетчиком 3, подключенным к выходу триггера. Дли тельность пр моугольных импульсов преобразуетс преобразователем 4 ин тервал-число в двоичньгй код 8-4-2-1 который затем с помощью параллельно подключенных к выходам преобразоват л 4 интервал-число логических элементов И преобразуетс в дес тичный код. Исход из заданной величины дл тельности выбросов, переключател ми 12, 13, 14, 15, 16 производ т замык ние входных цепей логических элемен тов ИЛИ и соединение этих цепей с Входами логических элементов И 18,1 При этом пор до к осуиествл емлх ком м Таций мен етс в зависимости от числа разр дов и вида дес тичного числа, прин того за уровень анализа различен также и процесс фиксации зачетных импульсов. , Случай 1. Двузначное дес тичное число со значащими цифрами в каждом разр де. . Уровень анализа, то есть значение .длительности выброса, при совпадении с которым или при его превышении измеренной-длительностью вь1броса на входе счетчика 2i Должен по вл тьс импуЛьс, устанавливаетс посредством замыкани переключателем 12 входной цепи (цифры-цепи), отвечающей цифре в первом разр де уровн анализа и всех последующих до цифры 9 включительно в логическом элемента ИЛИ 6 посредством коммутации переключателе 15 соотвётствукицей цифры-цепи логического элемента ИЛИ 7с входом логического элементе И 18 (при этом св зь соответствующей входной цепи логического элемента ИЛИ 7 с.выходом данной схемы прерывают) и эаИйЛа й
Claims (2)
- 705353 в этой декаде всех последующих цифрцепей до 9-и включительно переключа- . телам 13. В третьей декаде замыкают все входные цепи логического элемента ИЛИ 8 переключател ми 14. Зачетные импульсы при такой установке переключателей по вл ютс или на выходе логического элемента И 18, или на выходе логического элемента ИЛИ 7, или на выходе логического элемента ИЛИ 8, ккоторым подключа:етс через переключатель 20 счетчик 21. Случай 2. Двузначное дес тичное число с нулем в первом разр де. Все входные цепи логического элемента ИЛИ б переключателем 12 заг икаютс , во второй декаде замыкают соответствующие входные цепи логического элемента ИЛИ 7 переключател ми 13, в третьей декаде замыкают все входные цепи логического элемента ИЛИ 8 переключател ми 14. Зачетные импульсы возникают на выходе логического элемента ИЛИ 7 или логического элемента ИЛИ 8, импульсы подсчитываютс счетчиком 21. Случай 3. Трехзначное дес тичное число со значащими цифрами в каждом разр де. Дл задани уровн анализа используют все три декады. Коммутаци соответствующих цифр-цепей в первых двух декадах та же, что и в первом случае, коммутаци в третьей декаде аналогична коммутации цифр-цепей во второй декаде. Зачетные импульсы возникают на выходе логического элемента И 19 и выходе логического элемента ИЛИ 8, к которым подключаетс через переключатель 20 счетЧик 21. Случай 4. Трехзначное дес тичное число с нул ми в первых двух разр дах . - - . Наличие нул в одном из двух разр дов или нулей в обоих первых двух разр дах не ведет к принципиальному отличию в коммутации цифр-цепей во всех трех декадах по сравнению с рассмотренным выше вторым случаем. Зачетные импульсы возникают на вькоде логического элемента И 19 или на выходе логического элемента ИЛИ 8 третьей декады, к.которым подключен счетчик 21. , . (Дл случаев 3 и 4 поло ение переключател 20 - нижнее . Искома вeличиi a оценки веро тности по влени дпительности выбро- сов, не меньшей заданной величины, наход т как отношение чийла импульсов , подсчитанного счетчиком 21, к числу импульсов, зафиксированному счетчиком 3i Формула изобретени Анализатор выбросов амплитуд случайных сигналов, содержащий усилитель-ограничнтель , вход которого со единён с входной шиной, а выход через триггер Шмитта соединен с входа ми счетчика импульсов и преобразовател интервал-число, и второй счетчик , отличающийс тем, что, с целью повышени точности ана лиза, в него введен блок задани уровн , состо щий из трех логических элементов ИЛИ, один вход каждого из которых через ключ, а второй вход через логический элемент И соединены с выходом преобразовател интервал-число и двух дополнительных ключей, и блок выделени импульсов, состо щий из переключател и двух элементов И, один вход первого Из которых соединен с выходом первого логического элемента ИЛИ блока задани уровн , выход второго логического элемента ИЛИ которого соединен с выходом первого логического элемента И, первым входом второго логического элемента И и первыми входными контактами переключател блока выделени импульсов, выходные контакты ко .торого соединены с входом второго счетчика, а вторые входные контакты соединены с выходом третьего логического элемента ИЛИ блока задани уровн , упом нутые дополнительные ключи которого включены между выходом преобразовател интервал-число и вторыми входами логических элементов И блока выделени импульсов. Источники информации, прин тые во внимание при экспертизе 1,За вка Японии 44-47819, кл. 101 С 1, 18.06.69.
- 2.Мирский Г.Л.Аппаратурное определение характеристик случайных процессов . 1972, с.231.П1гз
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772533303A SU705353A1 (ru) | 1977-08-12 | 1977-08-12 | Анализатор выбросов амплитуд случайных сигналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772533303A SU705353A1 (ru) | 1977-08-12 | 1977-08-12 | Анализатор выбросов амплитуд случайных сигналов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU705353A1 true SU705353A1 (ru) | 1979-12-25 |
Family
ID=20728688
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772533303A SU705353A1 (ru) | 1977-08-12 | 1977-08-12 | Анализатор выбросов амплитуд случайных сигналов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU705353A1 (ru) |
-
1977
- 1977-08-12 SU SU772533303A patent/SU705353A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3480948A (en) | Non-linear coder | |
US2811713A (en) | Signal processing circuit | |
US3192478A (en) | Bidirectional counter adapted for receiving plural simultaneous input signals | |
SU705353A1 (ru) | Анализатор выбросов амплитуд случайных сигналов | |
US3636458A (en) | Periodic averaging circuit | |
US3597693A (en) | Nonlinear decoder | |
US4038637A (en) | Access control system | |
US2995666A (en) | Exclusive or logical circuit | |
GB1229349A (ru) | ||
US3623073A (en) | Analogue to digital converters | |
US3247457A (en) | Analog signal peak detector using tapped delay line and sampling means | |
US3159829A (en) | Analogue-to-digital converters | |
RU2054195C1 (ru) | Многоуровневый статистический анализатор длительности выбросов и провалов напряжения | |
SU894864A1 (ru) | Статистический анализатор инструментальной погрешности аналого-цифрового преобразовател | |
SU1112325A1 (ru) | Пробник дл проверки цепей логических устройств | |
SU476526A1 (ru) | Способ регистрации каскадных переходов | |
SU540413A1 (ru) | Устройство временной коммутации асинхронных импульсных сигналов | |
US2847161A (en) | Counting circuit | |
SU547703A1 (ru) | Цифровой измеритель разности частот импульсов | |
SU1487150A1 (ru) | Формирователь импульсных последовательностей | |
JPS57103465A (en) | Audible signal detecting circuit | |
SU983566A1 (ru) | Частотно-цифровое измерительное устройство | |
SU684767A1 (ru) | Устройство дл преобразовани двоичного кода числа в последовательность импульсов | |
SU900210A1 (ru) | Цифровой анализатор спектра | |
SU919112A1 (ru) | Адаптивный коммутатор |