SU693359A1 - Генератор циклов - Google Patents

Генератор циклов

Info

Publication number
SU693359A1
SU693359A1 SU772505571A SU2505571A SU693359A1 SU 693359 A1 SU693359 A1 SU 693359A1 SU 772505571 A SU772505571 A SU 772505571A SU 2505571 A SU2505571 A SU 2505571A SU 693359 A1 SU693359 A1 SU 693359A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
group
outputs
register
Prior art date
Application number
SU772505571A
Other languages
English (en)
Inventor
Владимир Леонидович Баранов
Вадим Владимирович Павлов
Original Assignee
Ордена Ленина Институт Кибернетики Ан Украинской Сср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ордена Ленина Институт Кибернетики Ан Украинской Сср filed Critical Ордена Ленина Институт Кибернетики Ан Украинской Сср
Priority to SU772505571A priority Critical patent/SU693359A1/ru
Application granted granted Critical
Publication of SU693359A1 publication Critical patent/SU693359A1/ru

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

Изобретение относитс  к области автоматики и вычислительной техники и предназна енр дл  генерировани  импульсных сигналов с заданным периодом следовани . Известен генератор циклов, содержащий динамический регистр на магнитострикщюнной линии задержки, соединенный с сумматором последовательного дейс-пви , кварцевый генератор, соединенный с блоком синхронизации, блок ввода начальных условий и триггер, подключенные чэ« рез схему И и сумматор к динамическому регистру . Недостатком этого генератора циклов  вл етс  ограниченность функциональных возможностей, котора  заражаетс  в 1;-ене рировании выходных сигналов с различной 1астотой следовани  только по одному каналу . Наиболее близким техническим решением к данному предложению  вл етс  генератор циклов, содержащий кольцевой регистр сдвига, сумматор, блок синхронизации , генератор эталонной частоты, первый И второй коммутаторы, первый элемент И, первую и вторую группы элементов И по Ш элементов в каждой группе (fn-число выходов генератора циклов), первый, второй и третий элементы ИЛИ, w триггеров , причем выход кольцевого регистра сдвига подклк)чен к первому входу сумматора , а вход - к выходу суммы суммй1о ра , йлход переноса которохч подключен к первому входу злемевта И, первый выход; блока свпхронизацни подклю- чен к скнхрониэирук  му входу суммато. ра, перва  группа оыходов блока синхронизации через первый коммутатор подклкнчена Ко входам второго элемента ИЛИ, а втора  группа выходов блока синхронизации через второй коммутатор - ко входам третьего элемента ИЛИ, первые входы элементов И первой группы подключены к выходам соответствующих триггеров, а вторые входа - к соответствующим выходам второй Л руппы блока синхронвза- цви в первым входем соответствуюпшх элементов И второй группы, выходы але- и первой группы подключены ко входам первого элемента ИЛИ, выходы nepaotX) элемента И подключены ко вто |рым входам эпемевтрв И второй rpymuJ, выхо; кргорых,  вл юпщес  выходами reHepaTopia аЕкло1з, пойшочевы к эданичвым входам соответствующих триггеров, выход генератора эталонной частоты подключен ко входу блока синхронизации 2. Недостатком его  вл етс  сложность Цель изобретени  - упрощение устройстеа . Цель дос-зпагаетса тем, что генератор сзрдержит дополнительный кольцевой регистр сдвига, второй и треЧий элементы И, третью группу из in элементов РГ и четвертый элемент ИЛИ, причем выход до  юлнитёльного колыцевого регистра сдвига подключен к першам входам второго элемента И и четвертого элемента ИЛИ, а вход - к выходу четвертого элемента ИЛИ выход первого элемента ИЛИ подключен ко второму входу второго элемента И, выход которого подключен ко второму входу сумматора, первый, выторой к третий вхо fSfj третьего элемента И подключены COOT ветствёнНо к выходу второго и третьезго элементов ИЛИ и второму выходу блока синхронизации, а выход третьего элемента И - ко второму входу четвертого элемента ИЛИ, первые входы элементов И третьей группы подключены к выходам со ответствующих элементов И первой группы , выходы - к нулевым -входим соответ ствующих триггеров, а вторые входм, также второй вход первого элементй И к одному из шлходов перврй группы блока синхронизации На чертеже изображена структурна  схйла генератора циклов. Генератор ииклов содержит кольцевой регистр сдвига 1, сумматор 2, блок синхрониздции 3, генератор эТалонной частоты 4, блок ввода начальных условий 5 и многоканвльк го вывода 6. Блок ввода начальных условий 5 состоит ив  йпблнитёп1Ж гб колыхевбго регистра сдвига 7, двух коммутаторов В и 9, двухююдовых элементов И 10 первой группы, элементов И 11 и 12, элементов ИЛИ 13, 14, 15 и 16. Влок многоканального вывода 6 состоит из Ли триггеров 17, m двухвходовых эвемевтов И 18 второй группы, hi двухвхо Ьшх элементов И 19 третьей группы fWieMc Ta И 20. FisHepatop циклов работает следующим . Гвнератор эталонной частоты 4 вырабатзывает импульсные сигналы с частотой , которые поступают в блок синхронизаии 3. Блок синхронизации 3 с помощью елител  частоты вырабатывает по первоу выходу счетные импульсы с частотой -J.: где И - количество разр дов в одном слове динамического регистра 1, необходимое дл  генерировани  сигналов по одному выходу . Максимальна  частота импульсных сиг- налов на каждом из Hi выходов генератора циклов определ етс  временем задержки Г  мпульсного сигнала в динамическом регистре I ., 2 1ПпТ . где уп- количество слов регистра, равное количеству выходов генератора цик- . лов. Врем  задержки импульсного сигнала в регистре 7 также равно Т .Величина И-Ж равна полному количеству двоичных разр дов регистров 1 и 7, каждый из которых хранит rVVi двоичных кодов (слов) по п разр дов. Соединение регистра 1 с суммато юм 2 образует счетчик импульсов, поступающих с частотой f с первого выхода блока синхронизации 3 на один из входов сумматора 2. Сумматор 2 выполн ет за один , цикл -Г суммирование одного импульса с первого Ейыхода блока синхронизации 3 последовательно с первым (младшим) разр дом во всех ГУ словах динамического регистра 1. Сигналы на обходах генератора циклов по вл ютс  в момент по влени  импульса переноса на втором выходе сумматора 2. в каждом h-OM разр де кажiJtOiro слова динамического регистра 1. В случае нулевых начальных условий. вырабатываемых блоком 5, выходной сигнал на каждом из Yn выходов генератора циклов по 1вл етс  с частотой Дискретность заполнени  каждого Мго разр да динамического регистра 1 ооставл« (ет 2, где N - номер разр да в одном слове регистра 1. Така  дискрет ность при больших периодах следовани  выходных сигналов генератора циклов не всегда соответг.-туе т требуемому периоду. С .целью точной отработки заданного периода следовани  в регистр 1 во все Ж слова ввод тс  начальные услови  с помо- шью блока 5. jQвoичpыe Kojflj «ачеа ъвык условий формируютс  блоком 5 из импульсных сигналов , вырабатываемых блоком синхронизации 3 по и выходам первой группы в Щ ш.1Ходам второй группы, По п выходам первой группы блок син хронизации 3 вырабатывает из импульсов генератора эталонной часто.ты 4 И времен- ныхпЬспедовательностейимпульсов {разр Я- дов), сдвинутых друг относителыю друга на один период эталонной частоты и следуюших с частотой f. По И выходам второй группы блок син . хронизапии 3 вырабатывает из импульсов частоты f-i п временных последовательноотей импульсов (слов), сдвинутых друг OTW носительнр друга на один период часто-сл f и следующих с частотой f. Длитель ность этих импульсов равна первюду часТОТЫ f 2-По второму выходу блок СКВхронизадии 3 вырабатывает сигнал Запись длительностью На первом коммутаторе 8 выставл ете с  и -разр дный двоичный код начальных условий, который с помощью ц .ходового элемента ИЛИ 14 преобразуетс  из параллельного кода в последовательный По втором коммутаторе 9 задаетс  пор дковый номер слова от 1 до vn - Замыкание контактной группы коммутатора 9 обеспечивает подключение сорч втству- ющето выхода второй группь ылходов блока синхронизации 3 через элемент ИЛИ 15 ко входу элемента И 1.2. По сигналу Запись, вырабатываемому на втором выходе блока сввхроввзацин 3, срабатывает элемент И 12, череа который во врем  действи  синхроназируюшего сигнала на соответствующем выходе второй группы блока 3 пройдет последовательно, начина  с первого (младшего ) разр да, двоичный код начальных условий, заданный на коммутаторе 8. Этот двоичный код с выхода элемента И 12 че рез элемент ИЛИ 16 запишетс  в регистр 7 по месту, выбранному номером слова на коммутаторе 9. В дальнейшем двоич ный код начальных условий хранитс  в регистре 7, циркулиру  с выхода его на вход через элемент И/1И 16. Аналогичным образом записываютс  в регистр 7 все т слов начальных условий в вИдё h -разр дных двоичных кодов. 693 96 В режиме запвси вачальвых условий в регистр 7 все триггеры 17 блока 6 на Х0ДЯТСЯ в нулевом состо ний, в результате чего все элемеачы И 1О закрыты снгналом с единичных выходов триггеров 17, в элемент ИЛИ 13 вырабатывает нулевой сигнал, закрывающий элемент И 11. Блок сиюсронизадЕИ 3 в этом режиме счетные импульсы по первому выходу не вырабатывает . Динамическвй регистр 1 очишен и не мен ет своего содержимого, так как на входа сумматора 2, сигналы не посту- пают. Запуск генератора циклов осушествл етс  установкой всех триггеров 17 блока 6 в единичное состо ние. ЕдиничнЕаге выхода триггеров 17 открывают все элементы И Ю блока 5, в результате чего втоpgg группа выходов блока синхронизации з подключаетс  Е о входам элемента ИЛИ з. Одновременно с запуском генератора циклов блок синхронизации 3 начинает вырабагывать по первому выхбду счетные тлпулызл с частотой Совпадающие с - f . моментом считывани  с выходов динамических , регистров 1 и 7 младших разр дов слов. Синхронизирующий сигнал- слова с первого выхода второй группы выходов блока 3 гу1нтельйостью h /f через элемент И 1О, открытый единичным выходом триггера 17, поступает на вход элемента ИЛИ 13. С далхода элемента ИЛИ 13 синхронизирующий сигнал первого слова поступйют на второй вход элемента И 11, обес11вч|ша  прохождение последовательного даювчного кода начальных условий первого слова на вход сумматора 2. Сумматор 2 суммирует код начальных условий первого слова со счетным сигна- лом, поступающим с первого выхода блокв синхрон8эа 1ии 3, и результат записы- ваетс  с первотго выхода сумматора 2 в дивамвческкй регистр 1. Посла окончани  передачи последнего разр да первого слова из регистра Д сумматора 2 на последнем выходе первой группы выходов блока синхронизадив 3 вырабатываетс  синхронизирующий сигнал и НТО разр да, который по ступает на второй вход элемента И 19 перового канала. На первом входе элемента И 19 первого канала в это врем  действует синхроввзируЮ11Шй сигнал первого слова с ш гхода первого элемента И 1О. Элемент И 19 первого канала срабаты69 вает и пропускает синхронизирующий вмпульс разр да на вход установки / в нулевое состо ние триггера 17 первого канала. В это врем  элемент И 20 закрыт по первому входу ВВИДУ о-гсутстаи  переноса в разр д на втором вы ходе сумматора 2, Трип-ер 17 первого канала сбрасывв етс  в ву евое состо ние, закрыва  единичным выходом первый элемент И 10 блока 5, .. Аналот ичным образом происходит перезапись начальных условий остальных слов из регистра 7 через элемент И 11, сумматор 2 в регистр 1. После каждой перезаписв 1-го слова сраёатЬтвает элемент И 19 канала блока 6, в результате чего сбрасываетс  чрйггер 17 этого канала и закрываетс  i-Фгй элемент И 10 в блоке. 5.. После перезаписи всех наче ьных условий Из динамического регистра 7 в динамический регистр 1 все триггеры 17 блока в перейдут в нулевое состо ние. В резулътате все элементы И 10 блока 5 закроютсй едййичнймн выходами тригге-; ров 17 блока 6. На выходе элемента И лИ 13 сформируетс  нулевой сигнал, который закроет элемент И 11, запрещающий дальнейшее поступление кодов начальвьгх уелоВИЙ с выхода регистра 7 на вход cjnwMaтора 2.: В дальнейшем двйиздвлй счетчик, образованный соединением, сумматора с регйст ром 1, выполн ет счёт ампульсов первого выхода блока Синхронизации 3 с начальных условий в каждом слове, которые были задана двоичными кодами динамического регистра 7. Так будет продолжатьс  до тех пор, по ка не по витс  перенос в Vl-ом разр де в любом слове. Допустим перенос в Ь-ом разр де произойдёт в первом слове регист ра 1, В этом случае на втором выходе сумматора 2 во врем  действи  синхрони- a ipyKjiEiero сигнала И-го разр да на Последнем выходе первой группы блока 3 вго витс  сигнал переноса, который откро ет элемент И 20 и поступит на nepBbie входы всех элементов И 18, Однако еработает только элемейт И 18 первого канала , так как на второй вход iaro поступит сигнал с первого выхода второй группы выходов блока синхронизаини 3, совпадающий с периодом обработки первого слова в сумматоре 2. Импупьстшгй сигнал с выхода элемента И 18 первого канала пройдет на пёр9 вый выход блока 6 и установит в единичное состо ние триггер 17, который откроет первый элемент И 10 блока 5. Остальные элементы И 10 Останутс  закрытыми единичными выходами триггеров 17 остальных каналов соответственно. Синхронизирующий сигнал первого слова с первого №1хода второй группы выходов блока 3 прьйдет через первый элемент И 10, элемент ИЛИ 13 на второй вход элемента И 11, кото{ый откроетс  и пропустит начальные услови  первого слбва с выхода динамического регистра 7на вход сумматора 2. Таким образом восстанавливаютс  начальные услови  в пёрВок слове Динамического регистра 1 после генерации блоком 6 выходного импульса по первому каналу. После переписи двоичного кода начальнь1х условий первого слова из динамического регистра 7 8динамически регистр 1 цикл генерации вьгходного импудьса по первому каналу повторитс . Аналогичным образом генерирутютс  выходные импульсы генератора циклов в других каналах при переполнении в И-ый разр д соответствующего слова динамического регистра 1. Аналогично процессу восстановлени  начальных условий в первом слове динамического регистра 1 осуществл етс  восстановление начальных условий в других словах динамического регистра 1 при генераций выходного импульса в соответст вующем канале блока 6. : Реализаци  генераторов циклов с параlA TpaMH Hi 10 по предлагаемой схеме энйчйт«льно проще. Введение в генератор йиклов Второго динамического регистра, одаого элемента И на двia входа, одного элемента И на три входа, одного элемента ИЛИ на два входа и двухвходовых элементов И позволило исключить из схемы устройства hi - 2 коммутаторов, т- 2 элементов ИЛИ на п входов и вместо tti элементов И аи три входа использовать столько же даухвходовых элементов И. Формула в а о б р е т е н и   Генератор циклов, содержащий кольцевой регистр сдвига, сумматор, блок синхронизации , генератор эталонной частоты, первый и второй коммутаторы, первый элемент И, первую н вторую группы элементов в каждой группе (Hi-число выходов генератора циклов), первый, второй и третей элементъ ИЛИ, ги триггеров, причем выход колы1евого регистра сдвига подключен к первому входу сумматора, а вход - к выходу суммы сумматора, выход переноса которого подключен к первому входу первого элемента И, перш1й выход блока синхронизации подключен к синхрониэируюшему входу сумматора, перва  группа выходов блока синхронизации через первый коммутатор подключена ко входам второго элемента ИЛИ, а втора  группа выходов блока синхронизации через второй коммутатор - ко входам третьего эле мента ИЛИ, первьте входы элементов И первой группы подключены к выходам COOT- ; ветствуюишх триггеров, а вторые входы к соответствующим выходим второй группы блока синхронизации и перизтм входам соответствующих элементов И второй груплы, выходы элементов И первой группы подключены ко входам первого элемента ИЛИ, выход первого элемента И подключен ко вторым входам элементов И второй группы, выходы которыХ) вл ющиес  выходами генератора циклов, подключены к единичным входам соответству- юптих триггеров, выход генератора эталонной частоты подключен ко входу блока синхронизации, о т л и ч а ю щ и и с   тем, что, с целью упрощени  генератора циклов, он содержит дополнительный кольцевой регистр сдвига, второй и третий алементы И, третью группу из hi злементов И и четвертый элемент ИЛИ, причем выход дополнительного кольцевого регистра сдвига подключен к первым входам второго элемента Ив четвертого элемента ИЛИ, а вход - к выходу четвертого элемента ИЛИ, выход первого элемента ИЛИ подключен ко второму входу второхч) элемента И, выход которого подалючен кй второму входу сумматора, первый, второй и третий входы третьего элемента И подключены соответственно к выходу второго и третьего элемейтов ИЛИ и второму выходу блока синхронизации, а выход третьего элемента И - ко второму входу четвертого элемента ИЛИ, первые входы элементов И третьей группы подключены к выходам соответствующих элементов И первой группы, выхода - к йулевым входам соответствующих триггеров, а вторые входьт , а также второй вход первого элемента И - к одному из йыходов первой группы блока сйнхрониэатн.
Источники  нформацйв, 11рвн 1ые во внимание при экспертизе
1.Авторское свидетельство СССР Ns 291198, кл. G 06 F 7/ОО, 1969.
2.Авторское свидетельство СССР
№ 485437, кл. Q Об F 1/02,23.04.73 (прототип).
SU772505571A 1977-07-05 1977-07-05 Генератор циклов SU693359A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772505571A SU693359A1 (ru) 1977-07-05 1977-07-05 Генератор циклов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772505571A SU693359A1 (ru) 1977-07-05 1977-07-05 Генератор циклов

Publications (1)

Publication Number Publication Date
SU693359A1 true SU693359A1 (ru) 1979-10-25

Family

ID=20717163

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772505571A SU693359A1 (ru) 1977-07-05 1977-07-05 Генератор циклов

Country Status (1)

Country Link
SU (1) SU693359A1 (ru)

Similar Documents

Publication Publication Date Title
SU693359A1 (ru) Генератор циклов
SU746480A1 (ru) Цифровой генератор модулирующего сигнала
SU687407A1 (ru) Цифровой частотомер
SU1037287A1 (ru) Устройство дл моделировани потока импульсных помех
SU543171A1 (ru) Интегральна пространственно-временна коммутационна система
SU1140234A2 (ru) Генератор последовательности импульсов
SU771619A1 (ru) Устройство дл допускового контрол
SU762142A1 (ru) Генератор серий импульсов
SU824118A1 (ru) Устройство ввода поправок в хранительВРЕМЕНи
SU1247828A2 (ru) Устройство дл коррекции шкалы времени
SU957424A1 (ru) Генератор импульсов
SU1413590A2 (ru) Устройство дл коррекции шкалы времени
SU949786A1 (ru) Генератор последовательности импульсов
SU1580387A1 (ru) Устройство дл моделировани двоичного канала св зи
SU1368884A1 (ru) Устройство дл ввода-вывода информации
SU744948A1 (ru) Устройство дл задержки импульсов
SU921095A1 (ru) Делитель частоты
SU834691A1 (ru) Устройство дл ввода информации
SU1285569A1 (ru) Устройство дл формировани случайных интервалов времени
SU1045407A2 (ru) Распределитель импульсов
SU1035595A1 (ru) Система синхронизации
SU962976A1 (ru) Устройство дл вычислени коррел ционной функции импульсной последовательности
SU437061A1 (ru) Генератор цепеей маркова
SU733109A1 (ru) Троичный реверсивный п-разр дный счетчик импульсов
SU824212A1 (ru) Устройство дл контрол формирователейМ-пОСлЕдОВАТЕльНОСТЕй