НАПРЯЖЕНИЯ транзистора подсоединен к базе perynnpyio щего транзистора, база первого транзисто ра соединена с коллектором усилительного транзистора и через резистор с общей шиной. На чертеже, представлена электрическа схема импульсного стабилизатора посто ного напр жени . Стабилизатор содержит регулирующий транзистор 1, дроссель 2, резисторы 3, 4, 5, усилительный транзистор 6, стаби- хштрон 7, резисторы 8, 9, блок 10 управлени регулирующим транзистором 1, выполненный на первом транзист е 11, втором транзисторе 12, диоде 13 и ре зисторах 14, 15, 16, возвратный диод 17 и выходной конденсатор 18. Стабилизатор работает следующим образом .. При поступлении на вход стабилизатора сетевого напр жени транзисторы 1 и 12 будут замкнуты, а транзистор 11 разомкнут . Напр жение на вхоае стабклизатора будет повьпиатьс . Одновременно начнет открыватьс усилительный транзио тор 6 схемы сравнени , что приведет к увеличению отрицательного потенциала на базе транзистора 11. При определенном уровне сигнала транзистор 11 лав ноо&разно перейдет на разомкнутого состо ни в замкнутое, благо наличию полонш- тельной офатной св зи по току. Транзиоторы 1 и 12 при этом paaoMKiiyTca. Сле дующее за этшл поншкенае напр жени на выходе стабилизатора вызовет увелирчевие сотфотавленн травзнстора 6 и уменьшение отршштельного потенциала на базе транзистора 11. Транзистор 11 сно ва разомкнетс , а транзисторы 1 и 12 замкнутс . Далее провесе повтор етс . Сигнал, воздействующий на регулирующий транзистсф, измен ет скважность его р&боты , поддержива посто нным выходное напр жение стабилизатора. Достоинством предложенной схемы вл етс надежное и быстрое запирание егулирующего транзистора без дополни ельного источника смещени . Формула изобретени Импульсный стабилизатор посто нного напр сени , содержащий включенные последовательно в выходную щину регулирук щий транзист ор и дроссель интегрирующего фильтра, параллельно выходным выводом дл подключени нагрузки подсоединен выходной делитель, состо щий из последовательно соединенных резисторов, средн точка которых подсоединена к ба зе усилительного транзистора, эмиттер которого через стабилитрон подключен к выходному выводу, а коллектор через резистор - к обшей щине, причем точка соединени эмиттера усилительного тра зистора и катода стабилитрона через резистор соединена с общей шиной, блок управлени регулирующим .транзистором, отличающийс тем, что, с целью упрощени схемы и повыщени КПД путем уменьшени потерь при переключении регулирующего транзистора, блок утфавлени регулирующим транзистором выполнен на первом трана сторе, переход эмиттерколлектор , которого через резисторы подключен параллельно входным выводам, и втором транзисторе, включенном параллель но переходу эмиттер-коллектор первого транзистора последовательно с диодом цепью эмиттер-база, причем анод диода соединен с :эмиттер6м первого транзистфа,; а коллектор второго транзистора подсоединен к базе регулирующего транзистора, база первого транзистора соединена с коллектором усилительного транзистора и через резистор с общей шиной. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 373713, .кл. G05 Р 1/58, 1973.